## 資料中の「日立製作所」、「日立XX」等名称の株式会社ルネサス テクノロジへの変更について

2003年4月1日を以って三菱電機株式会社及び株式会社日立製作所のマイコン、ロジック、アナログ、ディスクリート半導体、及びDRAMを除くメモリ(フラッシュメモリ・SRAM等)を含む半導体事業は株式会社ルネサス テクノロジに承継されました。従いまして、本資料中には「日立製作所」、「株式会社日立製作所」、「日立半導体」、「日立XX」といった表記が残っておりますが、これらの表記は全て「株式会社ルネサス テクノロジ」に変更されておりますのでご理解の程お願い致します。尚、会社商標・ロゴ・コーポレートステートメント以外の内容については一切変更しておりませんので資料としての内容更新ではありません。

ルネサステクノロジ ホームページ (http://www.renesas.com)

2003年4月1日 株式会社ルネサス テクノロジ カスタマサポート部



#### ご注意

#### 安全設計に関するお願い

1. 弊社は品質、信頼性の向上に努めておりますが、半導体製品は故障が発生したり、誤動作する場合があります。弊社の半導体製品の故障又は誤動作によって結果として、人身事故、火災事故、社会的損害などを生じさせないような安全性を考慮した冗長設計、延焼対策設計、誤動作防止設計などの安全設計に十分ご留意ください。

#### 本資料ご利用に際しての留意事項

- 1. 本資料は、お客様が用途に応じた適切なルネサス テクノロジ製品をご購入いただく ための参考資料であり、本資料中に記載の技術情報についてルネサス テクノロジが 所有する知的財産権その他の権利の実施、使用を許諾するものではありません。
- 2. 本資料に記載の製品データ、図、表、プログラム、アルゴリズムその他応用回路例の 使用に起因する損害、第三者所有の権利に対する侵害に関し、ルネサス テクノロジ は責任を負いません。
- 3. 本資料に記載の製品データ、図、表、プログラム、アルゴリズムその他全ての情報は本資料発行時点のものであり、ルネサステクノロジは、予告なしに、本資料に記載した製品または仕様を変更することがあります。ルネサステクノロジ半導体製品のご購入に当たりましては、事前にルネサステクノロジ、ルネサス販売または特約店へ最新の情報をご確認頂きますとともに、ルネサステクノロジホームページ(http://www.renesas.com)などを通じて公開される情報に常にご注意ください。
- 4. 本資料に記載した情報は、正確を期すため、慎重に制作したものですが万一本資料の 記述誤りに起因する損害がお客様に生じた場合には、ルネサス テクノロジはその責 任を負いません。
- 5. 本資料に記載の製品データ、図、表に示す技術的な内容、プログラム及びアルゴリズムを流用する場合は、技術内容、プログラム、アルゴリズム単位で評価するだけでなく、システム全体で十分に評価し、お客様の責任において適用可否を判断してください。ルネサス テクノロジは、適用可否に対する責任は負いません。
- 6. 本資料に記載された製品は、人命にかかわるような状況の下で使用される機器あるいはシステムに用いられることを目的として設計、製造されたものではありません。本資料に記載の製品を運輸、移動体用、医療用、航空宇宙用、原子力制御用、海底中継用機器あるいはシステムなど、特殊用途へのご利用をご検討の際には、ルネサステクノロジ、ルネサス販売または特約店へご照会ください。
- 7. 本資料の転載、複製については、文書によるルネサス テクノロジの事前の承諾が必要です。
- 8. 本資料に関し詳細についてのお問い合わせ、その他お気付きの点がございましたらルネサス テクノロジ、ルネサス販売または特約店までご照会ください。

#### 改訂一覧は表紙をクリックして直接ご覧になれます。

改訂一覧は改訂箇所をまとめたものであり、 詳細については必ず本文の内容をご確認ください。

ADJ-602-208A

## 日立シングルチップマイクロコンピュータ H8/3052F-ZTAT™ハードウェアマニュアル

| H8/3052F-ZTAT                 | HD64F3052TE, HD64F3052F<br>HD64F3052BTE, HD64F3052BF<br>HD64F3052BVTE, HD64F3052BVF |
|-------------------------------|-------------------------------------------------------------------------------------|
| <br>H8/3052F-ZTAT™ハードウェアマニュアル |                                                                                     |
| 発行年月日                         | 平成 11 年 9 月 第 1 版                                                                   |
|                               | 平成 13 年 3 月 第 2 版                                                                   |
| 発行                            | 株式会社 日立製作所                                                                          |
| 位年                            | 半導体グループ電子統括営業本部                                                                     |
| 編集                            | 株式会社の日立小平セミコンは作品によっている。                                                             |
| ©株式会社 日立製作所                   | 技術ドキュメントグループ<br>1999                                                                |
| ◎休式云红 口立卷计划                   | 1999                                                                                |

## ご注意

- 1 本書に記載の製品及び技術のうち「外国為替及び外国貿易法」に基づき安全保障貿易管理関連貨物・技術に該当するものを輸出する場合,または国外に持ち出す場合は日本国政府の許可が必要です。
- 2 本書に記載された情報の使用に際して,弊社もしくは第三者の特許権,著作権,商標権,その他の知的所有権等の権利に対する保証または実施権の許諾を行うものではありません。また本書に記載された情報を使用した事により第三者の知的所有権等の権利に関わる問題が生じた場合,弊社はその責を負いませんので予めご了承ください。
- 3 製品及び製品仕様は予告無く変更する場合がありますので,最終的な設計,ご購入,ご使用に際しましては,事前に最新の製品規格または仕様書をお求めになりご確認ください。
- 4 弊社は品質・信頼性の向上に努めておりますが、宇宙、航空、原子力、燃焼制御、運輸、交通、各種安全装置、ライフサポート関連の医療機器等のように、特別な品質・信頼性が要求され、その故障や誤動作が直接人命を脅かしたり、人体に危害を及ぼす恐れのある用途にご使用をお考えのお客様は、事前に弊社営業担当迄ご相談をお願い致します。
- 5 設計に際しては,特に最大定格,動作電源電圧範囲,放熱特性,実装条件及びその他諸条件につきましては,弊社保証範囲内でご使用いただきますようお願い致します。 保証値を越えてご使用された場合の故障及び事故につきましては,弊社はその責を負いません。 また保証値内のご使用であっても半導体製品について通常予測される故障発生率,故障モードを ご考慮の上,弊社製品の動作が原因でご使用機器が人身事故,火災事故,その他の拡大損害を生 じないようにフェールセーフ等のシステム上の対策を講じて頂きますようお願い致します。
- 6 本製品は耐放射線設計をしておりません。
- 7 本書の一部または全部を弊社の文書による承認なしに転載または複製することを堅くお断り致します。
- 8 本書をはじめ弊社半導体についてのお問い合わせ,ご相談は弊社営業担当迄お願い致します。

## はじめに

本 LSI は、内部 32 ビット構成の H8/300H CPU を核にして、システム構成に必要な周辺機能を集積した高性能シングルチップマイクロコンピュータです。

H8/300H CPU は、内部 32 ビット構成で 16 ビット×16 本の汎用レジスタと高速動作を指向した簡潔で最適化された命令セットを備えており、16M バイトのリニアなアドレス空間を扱うことができます。

周辺機能として、ROM、RAM、16 ビットインテグレーテッドタイマユニット(ITU)、プログラマブルタイミングパターンコントローラ(TPC)、ウォッチドッグタイマ(WDT)、シリアルコミュニケーションインタフェース(SCI)、A/D 変換器、D/A 変換器、I/O ポート、DMA コントローラ (DMAC)、リフレッシュコントローラなどを内蔵しています。2 チャネルの SCI のうち 1 チャネルは、ISO/IEC7816-3 に準拠したスマートカードインタフェースを拡張機能としてサポートしています。また、電池駆動時の消費電力を低減するため、モジュール単位のスタンバイ機能やチップに供給するシステムクロックの分周比をプログラマブルに変更する機能を追加しています。

アドレス空間は8つのエリアに分割されており、エリアごとにデータバス幅、アクセスステートを選択でき、各種のメモリを容易に接続することができます。MCU 動作モードは、モード 1~7 があり、データバス幅の初期値とアドレス空間を選択することができます。

このため、本 LSI を用いることにより高性能かつ小型のシステムを容易に実現することができます。

本 LSI は、フラッシュメモリを内蔵した F-ZTAT<sup>™</sup>\*版であり、基板実装後のプログラム書き換え を可能にしています。変化の激しい市場ニーズに即応し、フレキシブルな製品開発が実現できます。 本マニュアルは、本 LSI のハードウェアについて説明します。命令の詳細については、「H8/300H シリーズ プログラミングマニュアル」をあわせてご覧ください。

【注】\* F-ZTAT™は(株)日立製作所の商標です。

## 本版で改訂または追加された箇所

| 章  | 節/項                                           | 頁      | 項目                               | 内容                                                   |
|----|-----------------------------------------------|--------|----------------------------------|------------------------------------------------------|
|    | 全般                                            |        | H8/3052F-ZTATB マスク品              | 掲載製品追加                                               |
| 1  | 1.1 概要                                        | 1-4    | 表 1.1 特長                         | 製品ラインアップ変更                                           |
|    |                                               | 1-5    | 図 1.1 内部ブロック図                    | V <sub>cL</sub> V <sub>cL</sub> /V <sub>cc</sub> に変更 |
|    | 1.3.1 ピン配置図                                   | 1-6    | 図 1.2 ピン配置図                      | 1 ピンの変更                                              |
|    |                                               |        |                                  | 【注】変更                                                |
|    | 1.3.2 動作モード別端子                                | 1-7    |                                  | 1 ピンの変更                                              |
|    | 機能一覧                                          |        | (FP-100B,TFP-100B)               | 【注】*1 変更                                             |
|    | 1.3.3 端子機能                                    | 1-15   | 表 1.3 端子機能                       | 【注】追加                                                |
| 18 | 18.10.1 ソケットアダプ<br>タとメモリマップ                   | 18-39  | 表 18.12 本 LSI ソケットアダプタ<br>型名     | 型名追加                                                 |
| 19 | 19.2.1 水晶発振子を                                 | 19-2   | (1)回路構成                          | 説明追加                                                 |
|    | 接続する方法                                        |        | 表 19.1(1) ダンピング抵抗値               | 25MHz 追加                                             |
|    |                                               |        | 表 19.1(2) 外付け容量値                 | 追加                                                   |
|    |                                               | 19-3   | 表 19.2 水晶発振子のパラメ タ               | 20、25MHz 追加                                          |
|    | 19.2.2 外部クロックを<br>入力する方法                      | 19-5   | 表 19.3 クロックタイミング                 | 変更                                                   |
| 21 | 21.1 絶対最大定格                                   | 21-1   | 表 21.1 絶対最大定格                    | 変更                                                   |
|    | 21.2.1 DC 特性(1)                               | 21-3   | 表 21.2 DC 特性(1)                  | 消費電流変更                                               |
|    |                                               | 21-4   | 表 21.2 DC 特性 ( 2 )               | 追加                                                   |
|    |                                               | 21-6   | 表 21.3 出力許容電流値                   | 条件変更                                                 |
|    | 21.2.2 AC 特性                                  | 21-7   | 表 21.4 バスタイミング                   | 変更                                                   |
|    |                                               | 21-8   | 表 21.5 リフレッシュコントローラ<br>バスタイミング   | 変更                                                   |
|    |                                               | 21-9   | 表 21.6 制御信号タイミング                 | 変更                                                   |
|    |                                               | 21-10  | 表 21.7 内蔵周辺モジュール<br>タイミング        | 変更                                                   |
|    | 21.2.3 A/D 変換特性                               | 21-11  | 表 21.8 A/D 変換特性                  | 変更                                                   |
|    | 21.2.4 D/A 変換特性                               | 21-11  | 表 21.9 D/A 变換特性                  | 変更                                                   |
|    | 21.2.5 フラッシュメモ<br>リ特性                         | 21-12  | 表 21.10 フラッシュメモリ特性               | 条件変更                                                 |
|    | 21.3.1 バスタイミング                                | 21-14  | 図 21.4 基本バスタイミング /<br>2 ステートアクセス | 修正                                                   |
| 付録 | F. 型名一覧                                       | 付録-135 | 表 F.1 H8/3052F-ZTAT 型名一覧         | 型名追加                                                 |
|    | H. H8/3052F-ZTAT と<br>H8/3048F-ZTAT との<br>相違点 | 付録-138 |                                  | H8/3052F-ZTAT 端子仕様<br>変更                             |

# 目次

| 第15   | 章 概要           |                                                     |      |
|-------|----------------|-----------------------------------------------------|------|
| 1.1   | 概要             |                                                     | 1-1  |
| 1.2   | 内部ブロ           | ロック図                                                | 1-5  |
| 1.3   | 端子説師           | 明                                                   | 1-6  |
|       | 1.3.1          | <br>ピン配置図                                           |      |
|       | 1.3.2          | 動作モード別端子機能一覧                                        |      |
|       | 1.3.3          | 端子機能                                                |      |
| 第 2 i | 章 CPU          |                                                     |      |
| 2.1   | 概要             |                                                     | 2-1  |
|       | 2.1.1          | 特長                                                  | 2-1  |
|       | 2.1.2          | H8/300CPU との相違点                                     | 2-2  |
| 2.2   | CPU 動          | 作モード                                                | 2-2  |
| 2.3   | アドレ            | ス空間                                                 | 2-3  |
| 2.4   | レジスケ           | タ構成                                                 | 2-4  |
|       | 2.4.1          | 概要                                                  | 2-4  |
|       | 2.4.2          | 汎用レジスタ                                              |      |
|       | 2.4.3          | コントロールレジスタ                                          | 2-6  |
|       | 2.4.4          | CPU 内部レジスタの初期値                                      |      |
| 2.5   | データ            | 構成                                                  | 2-7  |
|       | 2.5.1          | 汎用レジスタのデータ構成                                        |      |
|       | 2.5.2          | メモリ上でのデータ構成                                         |      |
| 2.6   | 命令セ            | ット                                                  | 2-10 |
|       | 2.6.1          | 命令セットの概要                                            |      |
|       | 2.6.2          | 命令とアドレッシングモードの組み合わせ                                 |      |
|       | 2.6.3          | 命令の機能別一覧                                            |      |
|       | 2.6.4          | 命令の基本フォーマット                                         |      |
| 2.7   | 2.6.5          | ビット操作命令使用上の注意ッシングモードと実効アドレスの計算方法ッシングモードと実効アドレスの計算方法 |      |
| 2.7   |                |                                                     |      |
|       | 2.7.1          | アドレッシングモード<br>実効アドレスの計算方法                           |      |
| 2.8   | 2.7.2          | 美知アトレスの計算力法<br>態                                    |      |
| 2.0   |                |                                                     |      |
|       | 2.8.1<br>2.8.2 | 概要                                                  |      |
|       | 2.8.2          | プログラム美行                                             |      |
|       | 2.8.4          | 例外処理の動作                                             |      |
|       | 2.8.5          | バス権解放状態                                             |      |

|            | 2.8.6 リセット状態         | 2-31           |
|------------|----------------------|----------------|
|            | 2.8.7 低消費電力状態        | 2-31           |
| 2.9        | 基本動作タイミング            | 2-32           |
|            | 2.9.1 概要             | 2-32           |
|            | 2.9.2 内蔵メモリアクセスタイミン  | ブ2-32          |
|            | 2.9.3 内蔵周辺モジュールアクセス  | タイミング2-33      |
|            |                      | イミング2-33       |
| 第 3        | 章 MCU 動作モード          |                |
| 3.1        | 概要                   | 3-1            |
|            | 3.1.1 動作モードの種類の選択    | 3-1            |
|            | 3.1.2 レジスタ構成         | 3-2            |
| 3.2        | モードコントロールレジスタ ( MDCR | )3-2           |
| 3.3        | システムコントロールレジスタ (SYSC | CR)3-3         |
| 3.4        | 各動作モードの説明            | 3-5            |
|            | 3.4.1 モード 1          | 3-5            |
|            | 3.4.2 モード 2          | 3-5            |
|            | 3.4.3 モード 3          | 3-5            |
|            | 3.4.4 モード 4          | 3-5            |
|            | 3.4.5 モード 5          | 3-5            |
|            |                      | 3-5            |
|            |                      | 3-6            |
| 3.5        | 各動作モードにおける端子機能       | 3-6            |
| 3.6        | 各動作モードのメモリマップ        | 3-6            |
| <b>~</b> ₄ | 章 例外処理               |                |
|            |                      |                |
| 4.1        |                      | 4-1            |
|            |                      | 4-1            |
|            |                      | 4-1            |
|            |                      | l <b>v</b> 4-2 |
| 4.2        |                      | 4-3            |
|            |                      | 4-3            |
|            |                      | 4-3            |
|            | —                    | 4-6            |
| 4.3        |                      | 4-6            |
| 4.4        |                      | 4-6            |
| 4.5        | 例外処理後のスタックの状態        | 4-7            |
| 4.6        | スタック使用上の注意           | 4-7            |

#### 第5章 割込みコントローラ

| 5.1 | 概要    |                                         | 5-1  |
|-----|-------|-----------------------------------------|------|
|     | 5.1.1 | 特長                                      | 5-1  |
|     | 5.1.2 | ブロック図                                   | 5-2  |
|     | 5.1.3 | 端子構成                                    | 5-2  |
|     | 5.1.4 | レジスタ構成                                  | 5-3  |
| 5.2 | 各レジ   | スタの説明                                   | 5-4  |
|     | 5.2.1 | システムコントロールレジスタ ( SYSCR )                | 5-4  |
|     | 5.2.2 | インタラプトプライオリティレジスタ A、B (IPRA、IPRB)       |      |
|     | 5.2.3 | IRQ ステータスレジスタ ( ISR )                   |      |
|     | 5.2.4 | IRQ イネーブルレジスタ ( IER )                   |      |
|     | 5.2.5 | IRQ センスコントロールレジスタ ( ISCR )              |      |
| 5.3 | 割込み   | 要因                                      |      |
|     | 5.3.1 | 外部割込み                                   | 5-14 |
|     | 5.3.2 | 内部割込み                                   |      |
|     | 5.3.3 | 割込み例外処理ベクタテーブル                          |      |
| 5.4 | 割込み   | 動作                                      |      |
|     | 5.4.1 | 割込み動作の流れ                                | 5-17 |
|     | 5.4.2 | 割込み例外処理シーケンス                            |      |
|     | 5.4.3 | 割込み応答時間                                 |      |
| 5.5 |       | の注意                                     |      |
|     | 5.5.1 | - 1 - 1 - 1 - 1 - 1 - 1 - 1 - 1 - 1 - 1 |      |
|     | 5.5.2 | 割込みの受付けを禁止している命令                        |      |
|     | 5.5.3 | EEPMOV 命令実行中の割込み                        |      |
|     | 5.5.4 | 外部割込み使用上の注意                             |      |
|     |       |                                         |      |
| 第6  | 章 バス  | 、コントローラ                                 |      |
| 6.1 |       |                                         | 6-1  |
|     | 6.1.1 | 特長                                      |      |
|     | 6.1.2 | ブロック図                                   |      |
|     | 6.1.3 | 端子構成                                    |      |
|     | 6.1.4 | レジスタ構成                                  |      |
| 6.2 |       | ・<br>スタの説明                              |      |
|     | 6.2.1 | バス幅コントロールレジスタ(ABWCR)                    |      |
|     | 6.2.2 | アクセスステートコントロールレジスタ (ASTCR)              |      |
|     | 6.2.3 | ウェイトコントロールレジスタ (WCR)                    |      |
|     | 6.2.4 | ウェイトステートコントローライネーブルレジスタ(WCER)           |      |
|     | 6.2.5 | バスリリースコントロールレジスタ(BRCR)                  |      |
|     | 6.2.6 | チップセレクトコントロールレジスタ ( CSCR )              |      |
| 6.3 |       | 明                                       |      |
|     | 6.3.1 | <br>エリア分割                               |      |
|     | 6.3.2 | チップセレクト信号                               |      |
|     | 6.3.3 | データバス                                   |      |
|     | 6.3.4 | バス制御信号タイミング                             |      |
|     |       |                                         |      |

|     | 6.3.5 ウェイトモード           |                      | 6-20 |
|-----|-------------------------|----------------------|------|
|     | 6.3.6 メモリとの接続例          |                      | 6-26 |
|     | 6.3.7 バスアービタの動作         |                      | 6-28 |
| 6.4 | 使用上の注意                  |                      | 6-31 |
|     | 6.4.1 DRAM および PSRAM の接 | 5続                   | 6-31 |
|     | 6.4.2 レジスタライトタイミング      | s                    | 6-31 |
|     |                         | グ                    |      |
|     | 6.4.4 ソフトウェアスタンバイモ      | ドへの遷移                | 6-32 |
| 第 7 | '章 リフレッシュコントローラ         |                      |      |
| 7.1 | •                       |                      | 7-1  |
|     | 7.1.1 特長                |                      | 7-1  |
|     |                         |                      |      |
|     |                         |                      |      |
|     |                         |                      |      |
| 7.2 |                         |                      |      |
|     |                         | ・レジスタ(RFSHCR)        |      |
|     |                         | ロールステータスレジスタ(RTMCSR) |      |
|     |                         | 9 (RTCNT)            |      |
|     |                         | タントレジスタ(RTCOR)       |      |
| 7.3 |                         |                      |      |
|     |                         |                      |      |
|     |                         |                      |      |
|     |                         |                      |      |
|     |                         |                      |      |
| 7.4 |                         |                      |      |
| 7.5 |                         |                      |      |
|     |                         |                      |      |
| 第8  | 3章 DMA コントロール           |                      |      |
| 8.1 | 概要                      |                      | 8-1  |
|     | 8.1.1 特長                |                      | 8-1  |
|     | 8.1.2 ブロック図             |                      | 8-2  |
|     | 8.1.3 機能概要              |                      | 8-3  |
|     | 8.1.4 端子構成              |                      | 8-4  |
|     |                         |                      |      |
| 8.2 | 各レジスタの説明(1)(ショートフ       | アドレスモード)             | 8-6  |
|     |                         | MAR )                |      |
|     |                         | AR )                 |      |
|     |                         | ГСR )                |      |
|     |                         | ロールレジスタ ( DTCR )     |      |
| 8.3 | 各レジスタの説明 (2) (フルアドレ     | ノスモード)               | 8-11 |
|     | 8.3.1 メモリアドレスレジスタ(      | MAR )                | 8-11 |
|     |                         | AR )                 |      |
|     | 8.3.3 転送カウントレジスタ(E)     | ГСR )                | 8-11 |

|            | 0.2.4          |                                  | 0.10 |
|------------|----------------|----------------------------------|------|
| 8.4        | 8.3.4<br>動作道   | データトランスファコントロールレジスタ(DTCR )<br>明  |      |
| 0.4        | ±/// 1 = 8.4.1 | 概要                               |      |
|            | 8.4.2          | I/O モード                          |      |
|            | 8.4.3          | アイドルモード                          |      |
|            | 8.4.4          | リピートモード                          |      |
|            | 8.4.5          | ノーマルモード                          |      |
|            | 8.4.6          | プロック転送モード                        |      |
|            | 8.4.7          | DMAC の起動要因                       |      |
|            | 8.4.8          | DMAC のバスサイクル                     |      |
|            | 8.4.9          | DMAC 複数チャネルの動作                   |      |
|            | 8.4.10         | 外部バス権要求、リフレッシュコントローラと DMAC の関係   |      |
|            | 8.4.11         | NMI 割込みと DMAC                    | 8-39 |
|            | 8.4.12         | DMAC 動作の強制終了                     | 8-39 |
|            | 8.4.13         | フルアドレスモードの解除                     | 8-40 |
|            | 8.4.14         | リセット、スタンバイモード、スリープモード時の DMAC の状態 | 8-41 |
| 8.5        | 割込み            |                                  | 8-42 |
| 8.6        | 使用上            | の注意                              | 8-43 |
|            | 8.6.1          | ワードデータ転送時の注意                     | 8-43 |
|            | 8.6.2          | DMAC による DMAC 自体のアクセス            |      |
|            | 8.6.3          | MAR のロングワードアクセス                  |      |
|            | 8.6.4          | フルアドレスモード設定時の注意                  |      |
|            | 8.6.5          | 内部割込みで DMAC を起動する場合の注意           | 8-43 |
|            | 8.6.6          | NMI 割込みとブロック転送モード                | 8-44 |
|            | 8.6.7          | MAR、IOAR のアドレス指定                 | 8-45 |
|            | 8.6.8          | 転送中断時のバスサイクル                     | 8-46 |
|            |                |                                  |      |
| 第9         | 章 I/O オ        | <b>ぺ-</b> ├                      |      |
| 9.1        | 概要             |                                  | 9-1  |
| 9.2        | ポート            | 1                                | 9-4  |
|            | 9.2.1          | 概要                               | 9-4  |
|            | 9.2.2          | レジスタ構成                           | 9-4  |
| 9.3        | ポート            | 2                                | 9-6  |
|            | 9.3.1          | 概要                               | 9-6  |
|            | 9.3.2          | レジスタ構成                           |      |
| 9.4        |                | 3                                |      |
|            | 9.4.1          | 概要                               | 0_0  |
|            | 9.4.2          | レジスタ構成                           |      |
| 9.5        |                | 4                                |      |
| <i>7.0</i> | 9.5.1          | 概要                               |      |
|            | 9.5.1          | <del>似女</del>                    |      |
| 9.6        |                | 5                                |      |
| 7.0        |                |                                  |      |
|            | 9.6.1          | 概要                               |      |
|            | 9.6.2          | レジスタ構成                           | 9-14 |

|      | <b>ツート</b> (                                                                                                                              | 5                        | 9-1/                            |
|------|-------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|---------------------------------|
|      | 9.7.1                                                                                                                                     | 概要                       | 9-17                            |
|      | 9.7.2                                                                                                                                     | レジスタ構成                   | 9-17                            |
| 9.8  | ポートで                                                                                                                                      | 7                        | 9-20                            |
|      | 9.8.1                                                                                                                                     | 概要                       | 9-20                            |
|      | 9.8.2                                                                                                                                     | レジスタ構成                   | 9-20                            |
| 9.9  | ポート8                                                                                                                                      | 3                        | 9-21                            |
|      | 9.9.1                                                                                                                                     | 概要                       | 9-21                            |
|      | 9.9.2                                                                                                                                     | レジスタ構成                   |                                 |
| 9.10 | ポート?                                                                                                                                      | )                        |                                 |
|      | 9.10.1                                                                                                                                    | 概要                       |                                 |
|      | 9.10.2                                                                                                                                    | レジスタ構成                   |                                 |
| 9.11 | ボート                                                                                                                                       | A                        |                                 |
|      | 9.11.1                                                                                                                                    | 概要                       |                                 |
|      | 9.11.2                                                                                                                                    | レジスタ構成                   |                                 |
| 0.10 | 9.11.3                                                                                                                                    | 端子機能                     |                                 |
| 9.12 |                                                                                                                                           | B                        |                                 |
|      | 9.12.1                                                                                                                                    | 概要                       |                                 |
|      | 9.12.2<br>9.12.3                                                                                                                          | レジスタ構成<br>端子機能           |                                 |
|      |                                                                                                                                           |                          |                                 |
| 第 10 | •                                                                                                                                         | ごットインテグレーテッドタイマユニット(ITU) |                                 |
| 10.1 | 概要                                                                                                                                        |                          | 10-1                            |
|      | 10.1.1                                                                                                                                    | 特長                       | 10-1                            |
|      | 10.1.2                                                                                                                                    | · · —                    |                                 |
|      | 10 1 2                                                                                                                                    | ブロック図                    |                                 |
|      | 10.1.3                                                                                                                                    | 端子構成                     | 10-9                            |
|      | 10.1.4                                                                                                                                    | 端子構成<br>レジスタ構成           | 10-9<br>10-10                   |
| 10.2 | 10.1.4<br>各レジス                                                                                                                            | 端子構成<br>レジスタ構成<br>スタの説明  | 10-9<br>10-10<br>10-12          |
| 10.2 | 10.1.4<br>各レジス<br>10.2.1                                                                                                                  | 端子構成                     | 10-9<br>10-10<br>10-12          |
| 10.2 | 10.1.4<br>各レジス<br>10.2.1<br>10.2.2                                                                                                        | 端子構成                     | 10-9<br>10-10<br>10-12<br>10-13 |
| 10.2 | 10.1.4<br>各レジス<br>10.2.1<br>10.2.2<br>10.2.3                                                                                              | 端子構成                     |                                 |
| 10.2 | 10.1.4<br>各レジン<br>10.2.1<br>10.2.2<br>10.2.3<br>10.2.4                                                                                    | 端子構成                     |                                 |
| 10.2 | 10.1.4<br>各レジン<br>10.2.1<br>10.2.2<br>10.2.3<br>10.2.4<br>10.2.5                                                                          | 端子構成                     |                                 |
| 10.2 | 10.1.4<br>各レジス<br>10.2.1<br>10.2.2<br>10.2.3<br>10.2.4<br>10.2.5<br>10.2.6                                                                | 端子構成                     |                                 |
| 10.2 | 10.1.4<br>各レジス<br>10.2.1<br>10.2.2<br>10.2.3<br>10.2.4<br>10.2.5<br>10.2.6<br>10.2.7                                                      | 端子構成                     |                                 |
| 10.2 | 10.1.4<br>各レジン<br>10.2.1<br>10.2.2<br>10.2.3<br>10.2.4<br>10.2.5<br>10.2.6<br>10.2.7<br>10.2.8                                            | 端子構成                     |                                 |
| 10.2 | 10.1.4<br>各レジス<br>10.2.1<br>10.2.2<br>10.2.3<br>10.2.4<br>10.2.5<br>10.2.6<br>10.2.7                                                      | 端子構成                     |                                 |
| 10.2 | 10.1.4<br>各レジス<br>10.2.1<br>10.2.2<br>10.2.3<br>10.2.4<br>10.2.5<br>10.2.6<br>10.2.7<br>10.2.8<br>10.2.9                                  | 端子構成                     |                                 |
| 10.2 | 10.1.4<br>各レジス<br>10.2.1<br>10.2.2<br>10.2.3<br>10.2.4<br>10.2.5<br>10.2.6<br>10.2.7<br>10.2.8<br>10.2.9<br>10.2.10                       | 端子構成                     |                                 |
| 10.2 | 10.1.4<br>各レジス<br>10.2.1<br>10.2.2<br>10.2.3<br>10.2.4<br>10.2.5<br>10.2.6<br>10.2.7<br>10.2.8<br>10.2.9<br>10.2.10<br>10.2.11            | 端子構成                     |                                 |
| 10.2 | 10.1.4<br>各レジス<br>10.2.1<br>10.2.2<br>10.2.3<br>10.2.4<br>10.2.5<br>10.2.6<br>10.2.7<br>10.2.8<br>10.2.9<br>10.2.10<br>10.2.11<br>10.2.12 | 端子構成                     |                                 |
|      | 10.1.4<br>各レジス<br>10.2.1<br>10.2.2<br>10.2.3<br>10.2.4<br>10.2.5<br>10.2.6<br>10.2.7<br>10.2.8<br>10.2.9<br>10.2.10<br>10.2.11<br>10.2.12 | 端子構成                     |                                 |

| 10.4 | 動作説明     | 月                                          | 10-37 |
|------|----------|--------------------------------------------|-------|
|      | 10.4.1   | 概要                                         | 10-37 |
|      | 10.4.2   | 基本機能                                       | 10-38 |
|      | 10.4.3   | 同期動作                                       | 10-45 |
|      | 10.4.4   | PWM モード                                    | 10-46 |
|      | 10.4.5   | リセット同期 PWM モード                             | 10-49 |
|      | 10.4.6   | 相補 PWM モード                                 | 10-51 |
|      | 10.4.7   | 位相計数モード                                    |       |
|      | 10.4.8   | バッファ動作                                     |       |
|      | 10.4.9   | ITU 出力タイミング                                |       |
| 10.5 | 割込み.     |                                            |       |
|      | 10.5.1   | ステータスフラグのセットタイミング                          | 10-68 |
|      | 10.5.2   | ステータスフラグのクリアタイミング                          |       |
|      | 10.5.3   | 割込み要因と DMA コントローラの起動                       | 10-70 |
| 10.6 | 使用上位     | D注意                                        | 10-71 |
|      |          |                                            |       |
| 第 11 | 章 プロ     | lグラマブルタイミングパターンコントローラ(TPC)                 |       |
| 11.1 |          |                                            | 11-1  |
|      | 11.1.1   | 特長                                         |       |
|      | 11.1.1   | 付及                                         |       |
|      | 11.1.2   | 端子構成                                       |       |
|      | 11.1.3   | - リー・リー・リー・リー・リー・リー・リー・リー・リー・リー・リー・リー・リー・リ |       |
| 11.2 |          | スタの説明                                      |       |
|      | 11.2.1   | ポート A データディレクションレジスタ(PADDR)                |       |
|      | 11.2.2   | ポート A データレジスタ ( PADR )                     |       |
|      | 11.2.3   | ポート B データディレクションレジスタ(PBDDR)                |       |
|      | 11.2.4   | ポート B データレジスタ ( PBDR )                     |       |
|      | 11.2.5   | ネクストデータレジスタ A ( NDRA )                     |       |
|      | 11.2.6   | ネクストデータレジスタ B ( NDRB )                     |       |
|      | 11.2.7   | ネクストデータイネーブルレジスタ A ( NDERA )               |       |
|      | 11.2.8   | ネクストデータイネーブルレジスタ B ( NDERB )               |       |
|      | 11.2.9   | TPC 出力コントロールレジスタ ( TPCR )                  | 11-13 |
|      | 11.2.10  | TPC 出力モードレジスタ ( TPMR )                     | 11-15 |
| 11.3 | 動作説明     | 月                                          | 11-17 |
|      | 11.3.1   | 概要                                         | 11-17 |
|      | 11.3.2   | 出力タイミング                                    | 11-18 |
|      | 11.3.3   | TPC 出力通常動作                                 | 11-19 |
|      | 11.3.4   | TPC 出力ノンオーバラップ動作                           | 11-21 |
|      | 11.3.5   | インプットキャプチャによる TPC 出力                       |       |
| 11.4 | 使用上位     | D注意                                        | 11-23 |
|      | 11.4.1   | TPC 出力端子の動作                                | 11-23 |
|      | 11.4.2   | ノンオーバラップ動作時の注意                             |       |
|      | <b>-</b> |                                            |       |

#### 第 12 章 ウォッチドッグタイマ

| 12.1 | 概要     |                                   | 12-1  |
|------|--------|-----------------------------------|-------|
|      | 12.1.1 | 特長                                | 12-1  |
|      | 12.1.2 | ブロック図                             |       |
|      | 12.1.3 | レジスタ構成                            | 12-2  |
| 12.2 | 各レジス   | スタの説明                             | 12-3  |
|      | 12.2.1 | タイマカウンタ ( TCNT )                  | 12-3  |
|      | 12.2.2 | タイマコントロール / ステータスレジスタ ( TCSR )    | 12-4  |
|      | 12.2.3 | リセットコントロール / ステータスレジスタ ( RSTCSR ) | 12-6  |
|      | 12.2.4 | レジスタ書き換え時の注意                      | 12-7  |
| 12.3 | 動作説明   | 阴                                 | 12-9  |
|      | 12.3.1 | ウォッチドッグタイマ時の動作                    | 12-9  |
|      | 12.3.2 | インターバルタイマ時の動作                     | 12-10 |
|      | 12.3.3 | オーバフローフラグ(OVF)セットタイミング            | 12-10 |
|      | 12.3.4 | ウォッチドッグタイマリセット(WRST)のセットタイミング     | 12-11 |
| 12.4 | 割込み.   |                                   | 12-12 |
| 12.5 | 使用上位   | か注意                               | 12-12 |
|      |        |                                   |       |
| 第 13 | 章 シリ   | アルコミュニケーションインタフェース                |       |
| 13.1 | 概要     |                                   | 13-1  |
|      | 13.1.1 | 特長                                | 13-1  |
|      | 13.1.2 | プロック図                             |       |
|      | 13.1.3 | 端子構成                              |       |
|      | 13.1.4 | レジスタ構成                            |       |
| 13.2 | 各レジス   | スタの説明                             | 13-4  |
|      | 13.2.1 | レシープシフトレジスタ ( RSR )               | 13-4  |
|      | 13.2.2 | レシーブデータレジスタ(RDR)                  | 13-4  |
|      | 13.2.3 | トランスミットシフトレジスタ ( TSR )            |       |
|      | 13.2.4 | トランスミットデータレジスタ(TDR)               | 13-5  |
|      | 13.2.5 | シリアルモードレジスタ ( SMR )               |       |
|      | 13.2.6 | シリアルコントロールレジスタ ( SCR )            |       |
|      | 13.2.7 | シリアルステータスレジスタ ( SSR )             |       |
|      | 13.2.8 | ビットレートレジスタ (BRR)                  |       |
| 13.3 | 動作説明   | 阴                                 | 13-25 |
|      | 13.3.1 | 概要                                | 13-25 |
|      | 13.3.2 | 調歩同期式モード時の動作                      |       |
|      | 13.3.3 | マルチプロセッサ通信機能                      |       |
|      | 13.3.4 | クロック同期式モード時の動作                    |       |
| 13.4 | SCI 割辽 | <b>込み</b>                         | 13-50 |
| 13.5 | 使用上位   | D注意                               | 13-51 |

| 第 14 | 章 スマ   | <b>?ートカードインタフェース</b>             |       |
|------|--------|----------------------------------|-------|
| 14.1 | 概要     |                                  | 14-1  |
|      | 14.1.1 | 特長                               | 14-1  |
|      | 14.1.2 | ブロック図                            | 14-2  |
|      | 14.1.3 | 端子構成                             | 14-2  |
|      | 14.1.4 | レジスタ構成                           | 14-3  |
| 14.2 | 各レジ    | スタの説明                            | 14-3  |
|      | 14.2.1 | スマートカードモードレジスタ(SCMR)             | 14-3  |
|      | 14.2.2 | シリアルステータスレジスタ (SSR)              |       |
|      | 14.2.3 | シリアルモードレジスタ (SMR)                | 14-6  |
|      | 14.2.4 | シリアルコントロールレジスタ ( SCR )           | 14-7  |
| 14.3 | 動作説明   | 明                                | 14-8  |
|      | 14.3.1 | 概要                               | 14-8  |
|      | 14.3.2 | ·····<br>端子接続                    | 14-8  |
|      | 14.3.3 | データフォーマット                        | 14-9  |
|      | 14.3.4 | レジスタ設定                           | 14-10 |
|      | 14.3.5 | クロック                             | 14-12 |
|      | 14.3.6 | データの送信 / 受信動作                    | 14-13 |
| 14.4 | 使用上的   | の注意                              | 14-20 |
|      |        |                                  |       |
| 第 15 | 章 A/D  | 变換器                              |       |
| 15.1 | 概要     |                                  | 15-1  |
|      | 15.1.1 | 特長                               | 15_1  |
|      | 15.1.2 | プロック図                            |       |
|      | 15.1.3 | 端子構成                             |       |
|      | 15.1.4 | レジスタ構成                           |       |
| 15.2 |        | スタの説明                            |       |
|      | 15.2.1 | A/D データレジスタ A~D(ADDRA~D)         |       |
|      | 15.2.1 | A/D コントロール / ステータスレジスタ ( ADCSR ) |       |
|      | 15.2.3 | A/D コントロールレジスタ ( ADCR )          |       |
| 15.3 |        | のインタフェース                         |       |
| 15.4 |        | 明                                |       |
| 13.4 |        |                                  |       |
|      | 15.4.1 | 単一モード (SCAN=0)                   |       |
|      | 15.4.2 | スキャンモード (SCAN=1)                 |       |
|      | 15.4.3 | 入力サンプリングと A/D 変換時間               | 15-14 |

| 第 16 | 章 D/A i | 变換器         |      |
|------|---------|-------------|------|
| 16.1 | 概要      |             | 16-1 |
|      |         | 特長<br>ブロック図 |      |

外部トリガ入力タイミング......15-15

15.4.3 15.4.4

15.5

15.6

|         | 16.1.3 | 端子構成                            | 16-2  |
|---------|--------|---------------------------------|-------|
|         | 16.1.4 | レジスタ構成                          |       |
| 16.2    | 各レジス   | くタの説明                           | 16-3  |
|         | 16.2.1 | D/A データレジスタ 0、1 ( DADR0、1 )     | 16-3  |
|         | 16.2.2 | D/A コントロールレジスタ ( DACR )         |       |
|         | 16.2.3 | D/A スタンバイコントロールレジスタ ( DASTCR )  | 16-5  |
| 16.3    | 動作説印   | ]                               | 16-6  |
| 16.4    | D/A 出力 | ]制御                             | 16-7  |
|         |        |                                 |       |
|         | '章 RAM |                                 |       |
| 17.1    | 概要     |                                 |       |
|         | 17.1.1 |                                 |       |
|         |        | レジスタ構成                          |       |
| 17.2    |        | <b>ムコントロールレジスタ(SYSCR)</b>       |       |
| 17.3    | 動作説即   | ]                               | 17-3  |
| <b></b> |        |                                 |       |
|         | 章 ROM  | 1                               | 10.1  |
| 18.1    |        |                                 |       |
| 18.2    | 概要     |                                 |       |
|         | 18.2.1 | ブロック図                           |       |
|         | 18.2.2 | モード遷移図                          |       |
|         | 18.2.3 | オンボードプログラミングモード                 |       |
|         | 18.2.4 | RAM によるフラッシュメモリのエミュレーション        |       |
|         | 18.2.5 | ブートモードとユーザプログラムモードの相違点          |       |
| 10.0    | 18.2.6 | _ ブロック分割法<br>-                  |       |
| 18.3    |        | į                               |       |
| 18.4    |        | 7構成                             |       |
| 18.5    | レジスタ   | 7の説明                            | 18-9  |
|         | 18.5.1 | フラッシュメモリコントロールレジスタ 1 (FLMCR1)   |       |
|         | 18.5.2 | フラッシュメモリコントロールレジスタ 2 ( FLMCR2 ) |       |
|         | 18.5.3 | 消去ブロック指定レジスタ 1 (EBR1)           |       |
|         | 18.5.4 | 消去ブロック指定レジスタ 2 (EBR2)           |       |
|         | 18.5.5 | RAM コントロールレジスタ (RAMCR)          |       |
| 18.6    | オンボー   | - ドプログラミングモード                   | 18-17 |
|         | 18.6.1 | ブートモード                          |       |
|         | 18.6.2 | ユーザプログラムモード                     |       |
| 18.7    | フラッシ   | /ュメモリの書き込み / 消去                 | 18-25 |
|         | 18.7.1 | プログラムモード                        | 18-26 |
|         | 18.7.2 | プログラムベリファイモード                   |       |
|         | 18.7.3 | プログラム / プログラムベリファイフローの注意点       |       |
|         | 18.7.4 | イレースモード                         |       |
|         | 18.7.5 | イレースベリファイモード                    | 18-31 |

| 18.8  | プロテクト                                | 18-33 |
|-------|--------------------------------------|-------|
|       | 18.8.1 ハードウェアプロテクト                   | 18-33 |
|       | 18.8.2 ソフトウェアプロテクト                   | 18-34 |
|       | 18.8.3 エラープロテクト                      |       |
|       | 18.8.4 NMI 入力の禁止条件                   |       |
| 18.9  | RAM によるフラッシュメモリのエミュレーション             | 18-37 |
| 18.10 | フラッシュメモリの PROM モード                   |       |
|       | 18.10.1 ソケットアダプタとメモリマップ              |       |
|       | 18.10.2 PROM モード使用時の注意事項             |       |
| 18.11 | フラッシュメモリの書き込み / 消去時の注意               | 18-40 |
|       |                                      |       |
|       | 章 クロック発振器                            |       |
| 19.1  | 概要                                   |       |
|       | 19.1.1 プロック図                         |       |
| 19.2  | 発振器                                  | 19-2  |
|       | 19.2.1 水晶発振子を接続する方法                  | 19-2  |
|       | 19.2.2 外部クロックを入力する方法                 |       |
| 19.3  | デューティ補正回路                            | 19-6  |
| 19.4  | プリスケーラ                               | 19-6  |
| 19.5  | 分周器                                  | 19-6  |
|       | 19.5.1 レジスタ構成                        | 19-6  |
|       | 19.5.2 分周比コントロールレジスタ ( DIVCR )       | 19-6  |
|       | 19.5.3 使用上の注意                        | 19-7  |
| ~~    | **                                   |       |
|       | 章 低消費電力状態                            |       |
| 20.1  | 概要                                   |       |
| 20.2  | レジスタ構成                               | 20-3  |
|       | 20.2.1 システムコントロールレジスタ (SYSCR)        | 20-3  |
|       | 20.2.2 モジュールスタンバイコントロールレジスタ (MSTCR)  | 20-5  |
| 20.3  | スリープモード                              | 20-7  |
|       | 20.3.1 スリープモードへの遷移                   | 20-7  |
|       | 20.3.2 スリープモードの解除                    |       |
| 20.4  | ソフトウェアスタンバイモード                       | 20-8  |
|       | 20.4.1 ソフトウェアスタンバイモードへの遷移            | 20-8  |
|       | 20.4.2 ソフトウェアスタンバイモードの解除             |       |
|       | 20.4.3 ソフトウェアスタンバイモード解除後の発振安定待機時間の設定 | 20-9  |
|       | 20.4.4 ソフトウェアスタンバイモードの応用例            | 20-10 |
|       | 20.4.5 使用上の注意                        |       |
| 20.5  | ハードウェアスタンパイモード                       |       |
|       | 20.5.1 ハードウェアスタンバイモードへの遷移            | 20-11 |
|       | 20.5.2 ハードウェアスタンバイモードの解除             |       |
|       | 20.5.3 ハードウェアスタンバイモードのタイミング          | 20-11 |

| 20.6           | モジュー         | - ルスタンバイ機能             | 20-12     |
|----------------|--------------|------------------------|-----------|
|                | 20.6.1       | モジュールスタンバイタイミング        | 20-12     |
|                | 20.6.2       | モジュールスタンバイ中のリード / ライト  | 20-12     |
|                | 20.6.3       | 使用上の注意                 |           |
| 20.7           | クロッ          | v ク出力禁止機能              | 20-13     |
|                |              |                        |           |
| 第 21           | 章 電気         | 的特性(暫定仕樣)              |           |
| 21.1           | 絶対最大         | T定格                    | 21-1      |
| 21.2           | 電気的特         | <b>特性</b>              | 21-2      |
|                | 21.2.1       | DC 特性                  | 21-2      |
|                | 21.2.2       | AC 特性                  | 21-7      |
|                | 21.2.3       | A/D 变換特性               | 21-11     |
|                | 21.2.4       | D/A 変換特性               |           |
|                | 21.2.5       | フラッシュメモリ特性             |           |
| 21.3           | 動作タイ         | ′ミング                   |           |
|                | 21.3.1       | バスタイミング                |           |
|                | 21.3.2       | リフレッシュコントローラバスタイミング    |           |
|                | 21.3.3       | 制御信号タイミング              |           |
|                | 21.3.4       | クロックタイミング              |           |
|                | 21.3.5       | TPC、I/O ポートタイミング       |           |
|                | 21.3.6       | ITU タイミング              |           |
|                | 21.3.7       | SCI 入出力タイミング           |           |
|                | 21.3.8       | DMAC タイミング             | 21-26     |
| / <b>-</b> /-> |              |                        |           |
| 付録             |              |                        |           |
| A.             | 命令           |                        |           |
|                | A.1          | 命令一覧                   | 付録-1      |
|                | A.2          | オペレーションコードマップ          |           |
|                | A.3          | 命令実行ステート数              |           |
| B.             | 内部 I/O       | レジスター覧                 |           |
|                | B.1          | アドレス一覧                 |           |
|                | B.2          | 機能一覧                   |           |
| C .            | I/O ポー       | トブロック図                 |           |
|                | C.1          | ポート1ブロック図              |           |
|                | C.2          | ポート 2 ブロック図            |           |
|                | C.3          | ポート 3 ブロック図            |           |
|                | C.4          | ポート 4 ブロック図            |           |
|                | C.5          | ポート5ブロック図              |           |
|                | C.6          | ポート6ブロック図              |           |
|                | C.7          | ポート 7 ブロック図            |           |
|                | C.8          | ポート 8 ブロック図ポート 9 ブロック図 |           |
|                | C.9          | ホート9フロック図ポート A ブロック図   |           |
|                | C.10<br>C.11 | ポート B ブロック図            |           |
|                | U.11         | - ハートゥノロッノ凶            | 17 亚米-124 |

| D. | 端子状態                                | 付録-128 |
|----|-------------------------------------|--------|
|    | D.1 各処理状態におけるポートの状態                 | 付録-128 |
|    | D.2 リセット時の端子状態                      | 付録-131 |
| E. | ハードウェアスタンバイモード遷移 / 復帰時のタイミングについて    | 付録-134 |
|    | E.1 ハードウェアスタンバイモードの遷移タイミング          | 付録-134 |
|    | E.2 ハードウェアスタンバイモードからの復帰タイミング        | 付録-134 |
| F. | 型名一覧                                | 付録-135 |
| G. | 外形寸法図                               | 付録-136 |
| H. | H8/3052F-ZTAT と H8/3048F-ZTAT との相違点 | 付録-138 |
|    |                                     |        |

## 1. 概要

### 1.1 概要

本 LSI は、日立オリジナルアーキテクチャを採用した H8/300H CPU を核にして、システム構成に必要な周辺機能を集積したシングルチップマイクロコンピュータ (MCU)です。

H8/300H CPU は、内部 32 ビット構成で 16 ビット×16 本の汎用レジスタと高速動作を指向した簡潔で最適化された命令セットを備えており、16M バイトのリニアなアドレス空間を扱うことができます。また、H8/300CPU の命令に対しオブジェクトレベルで上位互換を保っていますので、H8/300シリーズから容易に移行することができます。

システム構成に必要な周辺機能としては、ROM、RAM、16 ビットインテグレーテッドタイマユニット(ITU)、プログラマブルタイミングパターンコントローラ(TPC)、ウォッチドッグタイマ(WDT)、シリアルコミュニケーションインタフェース(SCI)、A/D 変換器、D/A 変換器、I/O ポート、DMA コントローラ(DMAC)、リフレッシュコントローラなどを内蔵しています。

本 LSI は、512k バイト ROM と 8k バイト RAM を内蔵しています。

MCU 動作モードは、モード  $1 \sim 7$  (シングルチップモード 1 種類、拡張モード 6 種類)があり、データバス幅とアドレス空間を選択することができます。

本 LSI は F-ZTAT™\*版であり、基板実装後のプログラム書き換えが可能です。

本 LSI の特長を表 1.1 に示します。

【注】\* F-ZTAT は㈱日立製作所の商標です。

表 1.1 特長

| 表 1.1 特長     |                                           |  |  |  |  |
|--------------|-------------------------------------------|--|--|--|--|
| 項目           | 仕 様                                       |  |  |  |  |
| CPU          | H8/300CPU に対してオブジェクトレベルで上位互換              |  |  |  |  |
|              | 汎用レジスタマシン                                 |  |  |  |  |
|              | • 汎用レジスタ:                                 |  |  |  |  |
|              | 16 ビット×16 本                               |  |  |  |  |
|              | (8ビット×16本+16ビット×8本、32ビット×8本としても使用可能)      |  |  |  |  |
|              | 高速動作                                      |  |  |  |  |
|              | ● 最大動作周波数:25MHz                           |  |  |  |  |
|              | ● 加減算:80ns                                |  |  |  |  |
|              | ● 乗除算:560ns                               |  |  |  |  |
|              | ● アドレス空間 16M バイト                          |  |  |  |  |
|              | 特長ある命令                                    |  |  |  |  |
|              | ● 8/16/32 ビット転送・演算命令                      |  |  |  |  |
|              | ● 符号なし / 符号付乗算命令                          |  |  |  |  |
|              | (8ビット×8ビット、16ビット×16ビット)                   |  |  |  |  |
|              | • 符号なし/符号付除算命令                            |  |  |  |  |
|              | (16 ビット÷8 ビット、32 ビット÷16 ビット)              |  |  |  |  |
|              | • ビットアキュムレータ機能                            |  |  |  |  |
|              | • レジスタ間接指定によりビット番号を指定可能なビット操作命令           |  |  |  |  |
| メモリ          | <ul><li>FLASH メモリ: 512k バイト</li></ul>     |  |  |  |  |
|              | • RAM: 8k バイト                             |  |  |  |  |
| 割込みコントローラ    | ● 外部割込み端子 7 本:NMI、ĪRQ。 ~ ĪRQ。             |  |  |  |  |
|              | ● 内部割込み 30 要因                             |  |  |  |  |
|              | • 3 レベルの割込み優先順位が設定可能                      |  |  |  |  |
| バスコントローラ     | • アドレス空間を8エリアに分割し、エリアごとに独立してバス仕様を設定可      |  |  |  |  |
|              | 能                                         |  |  |  |  |
|              | エリア 0~7 に対してそれぞれチップセレクト出力可能               |  |  |  |  |
|              | エリアごとに 8 ビットアクセス空間 / 16 ビットアクセス空間を設定可能    |  |  |  |  |
|              | ● エリアごとに 2 ステートアクセス空間 / 3 ステートアクセス空間を設定可能 |  |  |  |  |
|              | 4 種類のウェイトモードを設定可能                         |  |  |  |  |
|              | ・ バス権調停機能                                 |  |  |  |  |
| リフレッシュコントローラ | DRAM リフレッシュ                               |  |  |  |  |
|              | ● × 16 ビット構成の DRAM を直接接続可能                |  |  |  |  |
|              | CAS ビフォ RAS リフレッシュ     In Table 1         |  |  |  |  |
|              | セルフリフレッシュモード設定可能                          |  |  |  |  |
|              | PSRAM リフレッシュ                              |  |  |  |  |
|              | ・ セルフリフレッシュモード設定可能                        |  |  |  |  |
|              | インターバルタイマとして使用可能                          |  |  |  |  |

| 項目                         | 仕 様                                                                                         |
|----------------------------|---------------------------------------------------------------------------------------------|
| DMA コントローラ                 | ショートアドレスモード                                                                                 |
| (DMAC)                     | <ul><li>最大4チャネルを使用可能</li></ul>                                                              |
|                            | • I/O モード / アイドルモード / リピートモードの選択可能                                                          |
|                            | ● 起動要因:                                                                                     |
|                            | ITU チャネル 0~3 のコンペアマッチ / インプットキャプチャ A 割込み、SCI<br>チャネル 0 の送信データエンプティ / 受信データフル割込み、外部リクエス<br>ト |
|                            | フルアドレスモード                                                                                   |
|                            | <ul><li>最大2チャネルを使用可能</li></ul>                                                              |
|                            | <ul><li>ノーマルモード/ブロック転送モードの選択可能</li></ul>                                                    |
|                            | ● 起動要因:                                                                                     |
|                            | ITU チャネル 0~3 のコンペアマッチ / インプットキャプチャ A 割込み、外部リクエスト、オートリクエスト                                   |
| 16 ビットインテグレーテッ<br>ドタイマユニット | 16 ビットタイマ 5 チャネルを内蔵。最大 12 端子のパルス出力、または最大 10 種類のパルスの入力処理が可能                                  |
| (ITU)                      | ● 16 ビットタイマカウンタ×1 (チャネル 0~4)                                                                |
|                            | <ul><li>アウトプットコンペア出力 / インプットキャプチャ入力 (兼用端子) × 2 (チャネル 0~4)</li></ul>                         |
|                            | <ul><li>● 同期動作可能(チャネル0~4)</li></ul>                                                         |
|                            | ● PWM モード設定可能(チャネル 0~4)                                                                     |
|                            | <ul><li>位相計数モード設定可能(チャネル2)</li></ul>                                                        |
|                            | • バッファ動作可能 (チャネル 3、4)                                                                       |
|                            | ● リセット同期 PWM モード設定可能(チャネル 3、4)                                                              |
|                            | ● 相補 PWM モード設定可能 (チャネル 3、4 )                                                                |
|                            | ● コンペアマッチ / インプットキャプチャ A の割込みにより DMAC 起動可能<br>(チャネル 0~3)                                    |
| プログラマブルタイミング               | ● ITU をタイムベースとした最大 16 ビットのパルス出力が可能                                                          |
| パターンコントローラ<br>(TPC)        | • 最大 4 ビット×4 系統のパルス出力が可能(16 ビット×1 系統、8 ビット×2<br>系統などの設定も可能)                                 |
|                            | • ノンオーバラップモード設定可能                                                                           |
|                            | ● DMAC による出力データの転送可能                                                                        |
| ウォッチドッグタイマ                 | • オーバフローによりリセット信号を発生可能                                                                      |
| (WDT)×1チャネル                | • インターバルタイマとして使用可能                                                                          |
| シリアルコミュニケーショ               | ● 調歩同期 / クロック同期式モードの選択可能                                                                    |
| ンインタフェース (SCI)             | • 送受信同時動作(全二重動作)可能                                                                          |
| ×2チャネル                     | • 専用のボーレートジェネレータ内蔵                                                                          |
|                            | • スマートカードインタフェース拡張機能内蔵(SCI0 のみ)                                                             |
| A/D 変換器                    | ● 分解能:10 ビット                                                                                |
|                            | • 8 チャネル: 単一モード / スキャンモード選択可能                                                               |
|                            | • アナログ変換電圧範囲の設定が可能                                                                          |
|                            | ● サンプル&ホールド機能付                                                                              |
|                            | ● 外部トリガによる A/D 変換開始可能                                                                       |
| D/A 変換器                    | <ul><li>分解能:8ビット</li></ul>                                                                  |
|                            | • 2チャネル                                                                                     |
|                            | • ソフトウェアスタンバイモード時 D/A 出力保持可能                                                                |

| 項目       |                                |                   | 仕 様                                                                          |                |                  |  |  |  |
|----------|--------------------------------|-------------------|------------------------------------------------------------------------------|----------------|------------------|--|--|--|
| I/O ポート  | <ul><li>◆ 入出力端子 70 本</li></ul> |                   |                                                                              |                |                  |  |  |  |
|          | <ul><li>入力端子9本</li></ul>       | ;                 |                                                                              |                |                  |  |  |  |
| 動作モード    | 7 種類の MCU 動作                   | 7 種類の MCU 動作モード   |                                                                              |                |                  |  |  |  |
|          | モード ア                          | ドレス空間             | アドレス端子                                                                       | バス幅初期値         | バス幅最大値           |  |  |  |
|          | モード1 11                        | Mバイト              | $A_{19} \sim A_{0}$                                                          | 8 ビット          | 16 ビット           |  |  |  |
|          | モード2 11                        | Mバイト              | $A_{19} \sim A_{0}$                                                          | 16 ビット         | 16 ビット           |  |  |  |
|          | モード3 16                        | Mバイト              | $A_{23} \sim A_{0}$                                                          | 8 ビット          | 16 ビット           |  |  |  |
|          | モード4 16                        | Mバイト              | $A_{23} \sim A_{0}$                                                          | 16 ビット         | 16 ビット           |  |  |  |
|          | モード5 11                        | Mバイト              | $A_{19} \sim A_{0}$                                                          | 8 ビット          | 16 ビット           |  |  |  |
|          | モード6 16                        | M バイト             | $A_{23} \sim A_{0}$                                                          | 8 ビット          | 16 ビット           |  |  |  |
|          | モード7 11                        | Mバイト              | -                                                                            | -              | -                |  |  |  |
|          | • モード1~4 <sup>-</sup>          | では内蔵 RC           | OM は無効となり                                                                    | ります。           |                  |  |  |  |
| 低消費電力状態  | • スリープモー                       | ۲                 |                                                                              |                |                  |  |  |  |
|          | • ソフトウェア                       | スタンバイ             | モード                                                                          |                |                  |  |  |  |
|          | ・ ハードウェアスタンバイモード               |                   |                                                                              |                |                  |  |  |  |
|          | • モジュール別                       | • モジュール別スタンバイ機能あり |                                                                              |                |                  |  |  |  |
|          | • システムクロ                       | ック分周比             | 可変                                                                           |                |                  |  |  |  |
| その他      | • クロック発振                       | 器内蔵               |                                                                              |                |                  |  |  |  |
| 製品ラインアップ |                                |                   |                                                                              |                |                  |  |  |  |
|          | 製品分                            | 〉類                | 製品型名                                                                         | <b>-</b>   ' ' | ッケージ<br>ッケージコード) |  |  |  |
|          | H8/3052F-ZTAT                  | 5V 動作品            |                                                                              |                |                  |  |  |  |
|          | H8/3052F-ZTAT<br>B マスク品        | 5V 動作品            | HD64F3052BF 100 ピン QFP (FP-100B)<br>HD64F3052BTE 100 ピン TQFP (TFP-100B)      |                |                  |  |  |  |
|          |                                | 3V 動作品            | V 動作品 HD64F3052BVF 100 ピン QFP (FP-100B) HD64F3052BVTE 100 ピン TQFP (TFP-100B) |                |                  |  |  |  |
|          |                                |                   |                                                                              | •              |                  |  |  |  |

## 1.2 内部ブロック図

内部ブロック図を図 1.1 に示します。



図 1.1 内部ブロック図

## 1.3 端子説明

#### 1.3.1 ピン配置図

本 LSI のピン配置図を図 1.2 に示します。



図 1.2 ピン配置図 (FP-100B、TFP-100B:上面図)

## 1.3.2 動作モード別端子機能一覧

動作モード別端子機能を表 1.2 に示します。

表 1.2 動作モード別端子機能一覧 (FP-100B、TFP-100B)

| ピン | 表 1.2 動作セート別編士機能一覧(FP-100B、TFP-100B)<br>端子名              |                                                          |                                                          |                                                          |                                                          |                                                          |                                                          |  |
|----|----------------------------------------------------------|----------------------------------------------------------|----------------------------------------------------------|----------------------------------------------------------|----------------------------------------------------------|----------------------------------------------------------|----------------------------------------------------------|--|
| 番号 | モード1                                                     | モード2                                                     | モード3                                                     | モード 4                                                    | モード 5                                                    | モード 6                                                    | モード7                                                     |  |
| 1  | V <sub>CL</sub> (V <sub>CC</sub> ) *1                    | V <sub>CL</sub> ( V <sub>CC</sub> ) *1                   |  |
| 2  | PB <sub>0</sub> /TP <sub>8</sub> /TIOCA <sub>3</sub>     | PB <sub>0</sub> /TP <sub>8</sub><br>/TIOCA <sub>3</sub>  | PB <sub>0</sub> /TP <sub>8</sub> /TIOCA <sub>3</sub>     |  |
| 3  | PB <sub>1</sub> /TP <sub>9</sub> /TIOCB <sub>3</sub>     |  |
| 4  | PB <sub>2</sub> /TP <sub>10</sub><br>/TIOCA <sub>4</sub> |  |
| 5  | PB <sub>3</sub> /TP <sub>11</sub><br>/TIOCB <sub>4</sub> |  |
| 6  | PB <sub>4</sub> /TP <sub>12</sub><br>/TOCXA <sub>4</sub> |  |
| 7  | PB <sub>s</sub> /TP <sub>13</sub><br>/TOCXB <sub>4</sub> | PB <sub>5</sub> /TP <sub>13</sub><br>/TOCXB <sub>4</sub> | PB <sub>s</sub> /TP <sub>13</sub><br>/TOCXB <sub>4</sub> | PB <sub>5</sub> /TP <sub>13</sub><br>TOCXB <sub>4</sub>  |  |
| 8  | PB <sub>6</sub> /TP <sub>14</sub> /DREQ <sub>0</sub>     | PB <sub>6</sub> /TP <sub>14</sub><br>/DREQ <sub>0</sub>  |  |
| 9  | PB <sub>7</sub> /TP <sub>15</sub> /DREQ <sub>1</sub>     | /                                                        |                                                          |                                                          | /                                                        | ,                                                        | 0                                                        |  |
| 10 | FWE                                                      |  |
| 11 | V <sub>ss</sub>                                          |  |
| 12 | P9 <sub>0</sub> /TxD <sub>0</sub>                        |  |
| 13 | P9 <sub>1</sub> /TxD <sub>1</sub>                        | P9,/TxD,                                                 | P9 <sub>1</sub> /TxD <sub>1</sub>                        |  |
| 14 | P9 <sub>2</sub> /RxD <sub>0</sub>                        |  |
| 15 | P9 <sub>3</sub> /RxD <sub>1</sub>                        |  |
| 16 | P9 <sub>4</sub> /SCK <sub>3</sub> /IRQ <sub>4</sub>      | P9 <sub>4</sub> /SCK <sub>3</sub> /IRQ <sub>4</sub>      | P9₄/SCK₀/ĪRQ₄                                            | P9₄/SCK₀/ĪRQ₄                                            | P9₄/SCK₀/ĪRQ₄                                            | P9₄/SCK₀/ĪRQ₄                                            | P9 <sub>4</sub> /SCK <sub>0</sub> /ĪRQ <sub>4</sub>      |  |
| 17 | P9 <sub>5</sub> /SCK <sub>1</sub> /IRQ <sub>5</sub>      | P9 <sub>5</sub> /SCK <sub>1</sub> /ĪRQ <sub>5</sub>      |  |
| 18 | P4 <sub>0</sub> /D <sub>0</sub> * <sup>2</sup>           | P4 <sub>0</sub> /D <sub>0</sub> * <sup>3</sup>           | P4 <sub>0</sub> /D <sub>0</sub> * <sup>2</sup>           | P4 <sub>0</sub> /D <sub>0</sub> * <sup>3</sup>           | P4 <sub>0</sub> /D <sub>0</sub> * <sup>2</sup>           | P4 <sub>0</sub> /D <sub>0</sub> * <sup>2</sup>           | P4 <sub>0</sub>                                          |  |
| 19 | P4,/D,*2                                                 | P4,/D,*3                                                 | P4 <sub>1</sub> /D <sub>1</sub> * <sup>2</sup>           | P4 <sub>1</sub> /D <sub>1</sub> * <sup>3</sup>           | P4,/D,*2                                                 | P4,/D,*2                                                 | P4,                                                      |  |
| 20 | P4 <sub>2</sub> /D <sub>2</sub> * <sup>2</sup>           | P4 <sub>2</sub> /D <sub>2</sub> * <sup>3</sup>           | P4 <sub>2</sub> /D <sub>2</sub> * <sup>2</sup>           | P4 <sub>2</sub> /D <sub>2</sub> * <sup>3</sup>           | P4 <sub>2</sub> /D <sub>2</sub> * <sup>2</sup>           | P4 <sub>2</sub> /D <sub>2</sub> * <sup>2</sup>           | P4 <sub>2</sub>                                          |  |
| 21 | P4 <sub>3</sub> /D <sub>3</sub> * <sup>2</sup>           | P4 <sub>3</sub> /D <sub>3</sub> * <sup>3</sup>           | P4 <sub>3</sub> /D <sub>3</sub> * <sup>2</sup>           | P4 <sub>3</sub> /D <sub>3</sub> * <sup>3</sup>           | P4 <sub>3</sub> /D <sub>3</sub> * <sup>2</sup>           | P4 <sub>3</sub> /D <sub>3</sub> * <sup>2</sup>           | P4 <sub>3</sub>                                          |  |
| 22 | V <sub>ss</sub>                                          | $V_{ss}$                                                 | V <sub>ss</sub>                                          |  |
| 23 | P4 <sub>4</sub> /D <sub>4</sub> * <sup>2</sup>           | P4 <sub>4</sub> /D <sub>4</sub> * <sup>3</sup>           | P4 <sub>4</sub> /D <sub>4</sub> * <sup>2</sup>           | P4 <sub>4</sub> /D <sub>4</sub> * <sup>3</sup>           | P4 <sub>4</sub> /D <sub>4</sub> * <sup>2</sup>           | P4 <sub>4</sub> /D <sub>4</sub> * <sup>2</sup>           | P4 <sub>4</sub>                                          |  |
| 24 | P4 <sub>5</sub> /D <sub>5</sub> * <sup>2</sup>           | P4 <sub>5</sub> /D <sub>5</sub> * <sup>3</sup>           | P4 <sub>5</sub> /D <sub>5</sub> * <sup>2</sup>           | P4 <sub>5</sub> /D <sub>5</sub> * <sup>3</sup>           | P4 <sub>5</sub> /D <sub>5</sub> * <sup>2</sup>           | P4 <sub>5</sub> /D <sub>5</sub> * <sup>2</sup>           | P4 <sub>5</sub>                                          |  |
| 25 | P4 <sub>6</sub> /D <sub>6</sub> * <sup>2</sup>           | P4 <sub>6</sub> /D <sub>6</sub> * <sup>3</sup>           | P4 <sub>6</sub> /D <sub>6</sub> * <sup>2</sup>           | P4 <sub>6</sub> /D <sub>6</sub> * <sup>3</sup>           | P4 <sub>6</sub> /D <sub>6</sub> * <sup>2</sup>           | P4 <sub>6</sub> /D <sub>6</sub> * <sup>2</sup>           | P4 <sub>6</sub>                                          |  |
| 26 | P4 <sub>7</sub> /D <sub>7</sub> * <sup>2</sup>           | P4 <sub>7</sub> /D <sub>7</sub> * <sup>3</sup>           | P4 <sub>7</sub> /D <sub>7</sub> * <sup>2</sup>           | P4 <sub>7</sub> /D <sub>7</sub> * <sup>3</sup>           | P4 <sub>7</sub> /D <sub>7</sub> * <sup>2</sup>           | P4 <sub>7</sub> /D <sub>7</sub> * <sup>2</sup>           | P4,                                                      |  |

| ピン |                       |                       |                       | 端子名                   |                                  |                                  |                 |
|----|-----------------------|-----------------------|-----------------------|-----------------------|----------------------------------|----------------------------------|-----------------|
| 番号 | モード1                  | モード 2                 | モード3                  | モード 4                 | モード 5                            | モード6                             | モード7            |
| 27 |                       | D <sub>s</sub>        | D <sub>s</sub>        | D <sub>s</sub>        | D <sub>s</sub>                   | D <sub>s</sub>                   | P3 <sub>0</sub> |
| 28 | D <sub>9</sub>                   | D <sub>9</sub>                   | P3,             |
| 29 | D <sub>10</sub>                  | D <sub>10</sub>                  | P3,             |
| 30 |                       | D <sub>11</sub>       | D <sub>11</sub>       | D <sub>11</sub>       | D <sub>11</sub>                  | D <sub>11</sub>                  | P3 <sub>3</sub> |
| 31 | D <sub>12</sub>                  | D <sub>12</sub>                  | P3 <sub>4</sub> |
| 32 | D <sub>13</sub>                  | D <sub>13</sub>                  | P3 <sub>5</sub> |
| 33 | D <sub>14</sub>                  | D <sub>14</sub>                  | P3 <sub>6</sub> |
| 34 | D <sub>15</sub>                  | D <sub>15</sub>                  | P3,             |
| 35 | V <sub>cc</sub>                  | V <sub>cc</sub>                  | V <sub>cc</sub> |
| 36 | $A_0$                 | $A_{0}$               | $A_{\circ}$           | $A_{0}$               | P1 <sub>0</sub> /A <sub>0</sub>  | P1 <sub>0</sub> /A <sub>0</sub>  | P1 <sub>o</sub> |
| 37 | A,                    | A <sub>1</sub>        | A,                    | A <sub>1</sub>        | P1,/A,                           | P1,/A,                           | P1 <sub>1</sub> |
| 38 | $A_{2}$               | $A_{2}$               | $A_2$                 | $A_2$                 | P1 <sub>2</sub> /A <sub>2</sub>  | P1 <sub>2</sub> /A <sub>2</sub>  | P1 <sub>2</sub> |
| 39 | $A_3$                 | $A_3$                 | $A_3$                 | $A_3$                 | P1 <sub>3</sub> /A <sub>3</sub>  | P1 <sub>3</sub> /A <sub>3</sub>  | P1 <sub>3</sub> |
| 40 | $A_4$                 | $A_4$                 | $A_4$                 | $A_4$                 | P1 <sub>4</sub> /A <sub>4</sub>  | P1 <sub>4</sub> /A <sub>4</sub>  | P1 <sub>4</sub> |
| 41 | $A_{5}$               | $A_{5}$               | A <sub>5</sub>        | A <sub>5</sub>        | P1 <sub>5</sub> /A <sub>5</sub>  | P1 <sub>5</sub> /A <sub>5</sub>  | P1 <sub>5</sub> |
| 42 | A <sub>6</sub>        | $A_{6}$               | A <sub>6</sub>        | $A_{6}$               | P1 <sub>6</sub> /A <sub>6</sub>  | P1 <sub>6</sub> /A <sub>6</sub>  | P1 <sub>6</sub> |
| 43 | A,                    | A <sub>7</sub>        | A,                    | A,                    | P1,/A,                           | P1,/A,                           | P1,             |
| 44 | V <sub>ss</sub>       | V <sub>ss</sub>       | V <sub>ss</sub>       | $V_{ss}$              | V <sub>ss</sub>                  | V <sub>ss</sub>                  | V <sub>ss</sub> |
| 45 | A <sub>8</sub>        | $A_8$                 | A <sub>s</sub>        | A <sub>8</sub>        | P2 <sub>0</sub> /A <sub>8</sub>  | P2 <sub>0</sub> /A <sub>8</sub>  | P2 <sub>0</sub> |
| 46 | $A_{g}$               | $A_9$                 | $A_9$                 | $A_9$                 | P2,/A <sub>9</sub>               | P2 <sub>1</sub> /A <sub>9</sub>  | P2,             |
| 47 | A <sub>10</sub>       | A <sub>10</sub>       | A <sub>10</sub>       | A <sub>10</sub>       | P2 <sub>2</sub> /A <sub>10</sub> | P2 <sub>2</sub> /A <sub>10</sub> | P2 <sub>2</sub> |
| 48 | A <sub>11</sub>       | A <sub>11</sub>       | A <sub>11</sub>       | A <sub>11</sub>       | P2 <sub>3</sub> /A <sub>11</sub> | P2 <sub>3</sub> /A <sub>11</sub> | P2 <sub>3</sub> |
| 49 | A <sub>12</sub>       | A <sub>12</sub>       | A <sub>12</sub>       | A <sub>12</sub>       | P2 <sub>4</sub> /A <sub>12</sub> | P2,/A,12                         | P2 <sub>4</sub> |
| 50 | A <sub>13</sub>       | A <sub>13</sub>       | A <sub>13</sub>       | A <sub>13</sub>       | P2 <sub>5</sub> /A <sub>13</sub> | P2 <sub>5</sub> /A <sub>13</sub> | P2 <sub>5</sub> |
| 51 | A <sub>14</sub>       | A <sub>14</sub>       | A <sub>14</sub>       | A <sub>14</sub>       | P2 <sub>6</sub> /A <sub>14</sub> | P2 <sub>6</sub> /A <sub>14</sub> | P2 <sub>6</sub> |
| 52 | A <sub>15</sub>       | A <sub>15</sub>       | A <sub>15</sub>       | A <sub>15</sub>       | P2,/A <sub>15</sub>              | P2,/A <sub>15</sub>              | P2,             |
| 53 | A <sub>16</sub>       | A <sub>16</sub>       | A <sub>16</sub>       | A <sub>16</sub>       | P5 <sub>0</sub> /A <sub>16</sub> | P5 <sub>0</sub> /A <sub>16</sub> | P5 <sub>0</sub> |
| 54 | A <sub>17</sub>       | A <sub>17</sub>       | A <sub>17</sub>       | A <sub>17</sub>       | P5 <sub>1</sub> /A <sub>17</sub> | P5 <sub>1</sub> /A <sub>17</sub> | P5 <sub>1</sub> |
| 55 | A <sub>18</sub>       | A <sub>18</sub>       | A <sub>18</sub>       | A <sub>18</sub>       | P5 <sub>2</sub> /A <sub>18</sub> | P5 <sub>2</sub> /A <sub>18</sub> | P5 <sub>2</sub> |
| 56 | A <sub>19</sub>       | A <sub>19</sub>       | A <sub>19</sub>       | A <sub>19</sub>       | P5 <sub>3</sub> /A <sub>19</sub> | P5 <sub>3</sub> /A <sub>19</sub> | P5 <sub>3</sub> |
| 57 | V <sub>ss</sub>       | V <sub>ss</sub>       | V <sub>ss</sub>       | $V_{ss}$              | V <sub>ss</sub>                  | V <sub>ss</sub>                  | V <sub>ss</sub> |
| 58 | P6₀/WAIT              | P6₀/ <del>WAIT</del>  | P6₀/WAIT              | P6₀/WAIT              | P6₀/WAIT                         | P6₀/ <del>WAIT</del>             | P6 <sub>o</sub> |
| 59 | P6,/BREQ              | P6 <sub>1</sub> /BREQ | P6 <sub>1</sub> /BREQ | P6₁/BREQ              | P6,/BREQ                         | P6 <sub>1</sub> /BREQ            | P6,             |
| 60 | P6 <sub>2</sub> /BACK            | P6 <sub>2</sub> /BACK            | P6 <sub>2</sub> |
| 61 |                       |                       |                       |                       |                                  |                                  |                 |
| 62 | STBY                  | STBY                  | STBY                  | STBY                  | STBY                             | STBY                             | STBY            |
| 63 | RES                   | RES                   | RES                   | RES                   | RES                              | RES                              | RES             |

| ピン | 端子名                                                            |                                                                |                                                                |                                                                |                                                                |                                                                |                                                                |
|----|----------------------------------------------------------------|----------------------------------------------------------------|----------------------------------------------------------------|----------------------------------------------------------------|----------------------------------------------------------------|----------------------------------------------------------------|----------------------------------------------------------------|
| 番号 | モード1                                                           | モード2                                                           | モード3                                                           | モード 4                                                          | モード 5                                                          | モード6                                                           | モード 7                                                          |
| 64 | NMI                                                            |
| 65 | $V_{ss}$                                                       | V <sub>ss</sub>                                                |
| 66 | EXTAL                                                          |
| 67 | XTAL                                                           |
| 68 | V <sub>cc</sub>                                                |
| 69 | ĀS                                                             | ĀS                                                             | ĀS                                                             | ĀS                                                             | ĀS                                                             | ĀS                                                             | P6 <sub>3</sub>                                                |
| 70 | RD                                                             | RD                                                             | RD                                                             | RD                                                             | RD                                                             | RD                                                             | P6 <sub>4</sub>                                                |
| 71 | HWR                                                            | HWR                                                            | HWR                                                            | HWR                                                            | HWR                                                            | HWR                                                            | P6₅                                                            |
| 72 | LWR                                                            | LWR                                                            | LWR                                                            | LWR                                                            | LWR                                                            | LWR                                                            | P6 <sub>6</sub>                                                |
| 73 | MD₀                                                            | $MD_{\circ}$                                                   | $MD_{\circ}$                                                   | $MD_{\circ}$                                                   | $MD_{\circ}$                                                   | $MD_{\circ}$                                                   | $MD_{\circ}$                                                   |
| 74 | MD <sub>1</sub>                                                | MD₁                                                            | MD₁                                                            | MD₁                                                            | MD₁                                                            | MD <sub>1</sub>                                                | MD <sub>1</sub>                                                |
| 75 | $MD_2$                                                         | $MD_{2}$                                                       | $MD_{2}$                                                       | $MD_{2}$                                                       | $MD_{2}$                                                       | $MD_{_2}$                                                      | $MD_{2}$                                                       |
| 76 | AV <sub>cc</sub>                                               |
| 77 | $V_{REF}$                                                      | $V_{REF}$                                                      | $V_{REF}$                                                      | V <sub>REF</sub>                                               | V <sub>REF</sub>                                               | $V_{REF}$                                                      | $V_{REF}$                                                      |
| 78 | P7 <sub>0</sub> /AN <sub>0</sub>                               |
| 79 | P7 <sub>1</sub> /AN <sub>1</sub>                               | P7,/AN,                                                        | P7,/AN,                                                        | P7,/AN,                                                        |
| 80 | P7 <sub>2</sub> /AN <sub>2</sub>                               |
| 81 | P7 <sub>3</sub> /AN <sub>3</sub>                               |
| 82 | P7 <sub>4</sub> /AN <sub>4</sub>                               |
| 83 | P7 <sub>5</sub> /AN <sub>5</sub>                               |
| 84 | P7 <sub>s</sub> /AN <sub>s</sub> /DA <sub>o</sub>              | P7 <sub>6</sub> /AN <sub>6</sub> /DA <sub>0</sub>              | P7 <sub>e</sub> /AN <sub>e</sub> /DA <sub>o</sub>              | P7 <sub>6</sub> /AN <sub>6</sub> /DA <sub>0</sub>              | P7 <sub>6</sub> /AN <sub>6</sub> /DA <sub>0</sub>              | P7 <sub>e</sub> /AN <sub>e</sub> /DA <sub>o</sub>              | P7 <sub>e</sub> /AN <sub>e</sub> /DA <sub>o</sub>              |
| 85 | P7 <sub>7</sub> /AN <sub>7</sub> /DA <sub>1</sub>              | P7 <sub>7</sub> /AN <sub>7</sub> /DA <sub>1</sub>              | P7 <sub>7</sub> /AN <sub>7</sub> /DA <sub>1</sub>              | P7,/AN,/DA,                                                    | P7 <sub>7</sub> /AN <sub>7</sub> /DA <sub>1</sub>              | P7 <sub>r</sub> /AN <sub>r</sub> /DA <sub>1</sub>              | P7 <sub>7</sub> /AN <sub>7</sub> /DA <sub>1</sub>              |
| 86 | $AV_{ss}$                                                      | AV <sub>ss</sub>                                               |
| 87 | P8/RFSH/IRQ                                                    | P8,/RFSH/IRQ                                                   | P8,/RFSH/IRQ                                                   | P8 <sub>0</sub> /RFSH /IRQ <sub>0</sub>                        | P8,/RFSH/IRQ                                                   | P8,/RFSH/IRQ                                                   | P8₀/ĪRQ₀                                                       |
| 88 | P8,/CS <sub>3</sub> /IRQ <sub>1</sub>                          | P8 <sub>1</sub> /CS <sub>3</sub> /IRQ <sub>1</sub>             | P8,/CS <sub>3</sub> /IRQ <sub>1</sub>                          | P8,/ĪRQ,                                                       |
| 89 | P8 <sub>2</sub> /CS <sub>2</sub> /IRQ <sub>2</sub>             | P8,/CS,/IRQ,                                                   | P8,/CS,/IRQ,                                                   | P8 <sub>2</sub> / $\overline{CS}_2$ / $\overline{IRQ}_2$       | P8 <sub>2</sub> / $\overline{CS}_2$ / $\overline{IRQ}_2$       | P8 <sub>2</sub> /CS <sub>2</sub> /IRQ <sub>2</sub>             | P8 <sub>2</sub> /IRQ <sub>2</sub>                              |
| 90 | P8 <sub>3</sub> /CS <sub>1</sub> /IRQ <sub>3</sub>             | P8 <sub>3</sub> /CS <sub>1</sub> /IRQ <sub>3</sub>             | P8, /CS, /IRQ,                                                 | P8 <sub>3</sub> /CS <sub>1</sub> /IRQ <sub>3</sub>             | P8 <sub>3</sub> /CS <sub>1</sub> /IRQ <sub>3</sub>             | P8 <sub>3</sub> /CS <sub>1</sub> /IRQ <sub>3</sub>             | P8 <sub>3</sub> /ĪRQ <sub>3</sub>                              |
| 91 | P8₄/CS₀                                                        | P8₄/CS₀                                                        | P8 <sub>4</sub> /CS <sub>0</sub>                               | P8 <sub>4</sub> /CS <sub>0</sub>                               | P8₄/CS₀                                                        | P8₄/CS₀                                                        | P8 <sub>4</sub>                                                |
| 92 | V <sub>ss</sub>                                                |
| 93 | PA,/TP <sub>o</sub> /TEND <sub>o</sub>                         | PA <sub>0</sub> /TP <sub>0</sub> /TEND <sub>0</sub>            | PA,/TP <sub>o</sub> /TEND <sub>o</sub>                         |
|    | /TCLKA                                                         |
| 94 |                                                                | PA,/TP,/TEND,                                                  | PA,/TP,/TEND,                                                  | PA,/TP,/TEND,                                                  | PA,/TP,/TEND,                                                  | PA,/TP,/TEND,                                                  | PA,/TP,/TEND,                                                  |
| 05 | /TCLKB                                                         |
| 95 | PA <sub>2</sub> /TP <sub>2</sub> /TIOCA <sub>0</sub><br>/TCLKC |
| 96 |                                                                |                                                                | PA,/TP,/TIOCB                                                  | PA,/TP,/TIOCB                                                  | PA,/TP,/TIOCB                                                  | PA <sub>3</sub> /TP <sub>3</sub> /TIOCB <sub>0</sub>           | PA,/TP,/TIOCB                                                  |
|    | /TCLKD                                                         |

| ピン  | 端子名                                                                                  |                                                                                      |                                                                                      |                 |                                                                                      |                                                                                                       |                                                      |
|-----|--------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------|-----------------|--------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------|------------------------------------------------------|
| 番号  | モード1                                                                                 | モード2                                                                                 | モード3                                                                                 | モード4            | モード 5                                                                                | モード6                                                                                                  | モード 7                                                |
| 97  | PA <sub>4</sub> /TP <sub>4</sub><br>/TIOCA,/ <del>CS</del> <sub>6</sub>              | PA <sub>4</sub> /TP <sub>4</sub><br>/TIOCA <sub>4</sub> / <del>CS</del> <sub>6</sub> | PA <sub>4</sub> /TP <sub>4</sub><br>/TIOCA <sub>1</sub> / <del>CS</del> <sub>6</sub> |                 | PA <sub>4</sub> /TP <sub>4</sub><br>/TIOCA <sub>4</sub> / <del>CS</del> <sub>6</sub> | PA <sub>4</sub> /TP <sub>4</sub><br>/TIOCA <sub>1</sub> /A <sub>23</sub> / <del>CS</del> <sub>6</sub> | PA <sub>4</sub> /TP <sub>4</sub> /TIOCA <sub>1</sub> |
| 98  | PA <sub>s</sub> /TP <sub>s</sub> /TIOCB <sub>1</sub> /CS <sub>s</sub>                | PA <sub>s</sub> /TP <sub>s</sub> /TIOCB <sub>1</sub> /CS <sub>s</sub>                | PA <sub>s</sub> /TP <sub>s</sub> /TIOCB <sub>1</sub> / <del>CS</del> <sub>s</sub>    | 3 3             | PA <sub>s</sub> /TP <sub>s</sub> /TIOCB <sub>1</sub> / <del>CS</del> <sub>s</sub>    | PA <sub>5</sub> /TP <sub>5</sub> /TIOCB <sub>1</sub> /A <sub>22</sub> / <del>CS</del> <sub>5</sub>    | PA <sub>s</sub> /TP <sub>s</sub> /TIOCB <sub>1</sub> |
| 99  | PA <sub>e</sub> /TP <sub>e</sub><br>/TIOCA <sub>2</sub> / <del>CS</del> <sub>4</sub> | PA <sub>e</sub> /TP <sub>e</sub><br>/TIOCA <sub>2</sub> / <del>CS</del> <sub>4</sub> | PA <sub>6</sub> /TP <sub>6</sub><br>/TIOCA <sub>2</sub> / <del>CS</del> <sub>4</sub> | 0 0             | PA <sub>e</sub> /TP <sub>e</sub><br>/TIOCA <sub>2</sub> / <del>CS</del> <sub>4</sub> | PA <sub>6</sub> /TP <sub>6</sub><br>/TIOCA <sub>2</sub> /A <sub>21</sub> / <del>CS</del> <sub>4</sub> | PA <sub>6</sub> /TP <sub>6</sub> /TIOCA <sub>2</sub> |
| 100 | PA <sub>7</sub> /TP <sub>7</sub> /TIOCB <sub>2</sub>                                 | PA,/TP,/TIOCB <sub>2</sub>                                                           | A <sub>20</sub>                                                                      | A <sub>20</sub> | PA <sub>7</sub> /TP <sub>7</sub> /TIOCB <sub>2</sub>                                 | A <sub>20</sub>                                                                                       | PA <sub>7</sub> /TP <sub>7</sub> /TIOCB <sub>2</sub> |

- 【注】 \*1 5V 動作品は  $V_{cc}$ 端子、3V 動作品は  $V_{cc}$ 端子となります。なお  $V_{cc}$ 端子には、外付けコンデンサを接続してください。
  - \*2 モード 1、3、5、6 では、リセット直後、 $P4_v/D_o \sim P4_v/D_v$ 端子は  $P4_o \sim P4_v$ 端子となっています(プログラムで変更できます)。
  - \*3 モード 2、4 では、リセット直後、 $P4_7/D_0 \sim P4_7/D_0$ 端子は  $D_0 \sim D_0$ 端子となっています(プログラムで変更できます)。

## 1.3.3 端子機能

各端子の機能について表 1.3 に示します。

表 1.3 端子機能

|              |                                   |                       | 1.3 端子機 | 月ビ                                                                                                                         |  |  |  |
|--------------|-----------------------------------|-----------------------|---------|----------------------------------------------------------------------------------------------------------------------------|--|--|--|
| 分 類          | 記号                                | ピン番号                  | 入出力     | 名称および機能                                                                                                                    |  |  |  |
| 電源           | V <sub>cc</sub>                   | 35、68                 | 入力      | 電源<br>電源に接続します。V <sub>cc</sub> 端子は、全端子をシステムの電源に接続してください。                                                                   |  |  |  |
|              | V <sub>ss</sub>                   | 11、22、44、<br>57、65、92 | 入力      | グランド<br>電源 ( OV ) に接続します。V <sub>ss</sub> 端子は、全端子<br>をシステムの電源 ( OV ) に接続してください。                                             |  |  |  |
|              | V <sub>CL</sub>                   | 1*                    | 入力      | 本端子と GND ( 0V ) との間に外付けコンデンサを接続します。                                                                                        |  |  |  |
|              | V=4.                              | -                     | \ \     |                                                                                                                            |  |  |  |
| クロック         | XTAL                              | 67                    | 入力      | 水晶発振子を接続します。水晶発振子を接続する場合、および外部クロック入力の場合の接続例については、「第 19 章 クロック発振器」を参照してください。                                                |  |  |  |
|              | EXTAL                             | 66                    | 入力      | 水晶発振子を接続します。また、EXTAL 端子<br>は外部クロックを入力することもできます。水<br>晶発振子を接続する場合、および外部クロック<br>入力の場合の接続例については、「第 19 章 ク<br>ロック発振器」を参照してください。 |  |  |  |
|              |                                   | 61                    | 出力      | <u>システムクロック</u><br>外部デバイスにシステムクロックを供給します。                                                                                  |  |  |  |
| 動作モードコント ロール | MD <sub>2</sub> ~ MD <sub>0</sub> | 75 ~ 73               | 入力      | モード端子         動作モードを設定します。MD2~MD。端子と動作モードの関係は次のとおりです。これらの端子は動作中には変化させないでください。         MD2       MD,       MD0       動作モード  |  |  |  |
|              |                                   |                       |         | 0 0 0 -<br>1 E-F1                                                                                                          |  |  |  |
|              |                                   |                       |         | 1 0 E-F2                                                                                                                   |  |  |  |
|              |                                   |                       |         | 1 0 0 E-F4                                                                                                                 |  |  |  |
|              |                                   |                       |         | 1 E-F5                                                                                                                     |  |  |  |
|              |                                   |                       |         | 1 0 モード6                                                                                                                   |  |  |  |
|              |                                   |                       |         | 1 モード7                                                                                                                     |  |  |  |
|              |                                   | <u> </u>              |         |                                                                                                                            |  |  |  |

| 分 類    | 記号                                                       | ピン番号              | 入出力 | 名称および機能                                               |
|--------|----------------------------------------------------------|-------------------|-----|-------------------------------------------------------|
| システム制御 | RES                                                      | 63                | 入力  | リセット入力                                                |
|        |                                                          |                   |     | この端子が Low レベルになると、リセット状態となります。                        |
|        | FWE                                                      | 10                | 入力  | フラッシュライトイネーブル                                         |
|        |                                                          |                   |     | プログラムモードの設定ができます。                                     |
|        | STBY                                                     | 62                | 入力  | スタンバイ                                                 |
|        |                                                          |                   |     | この端子が Low レベルになると、ハードウェ<br>アスタンバイモードに遷移します。           |
|        | BREQ                                                     | 59                | 入力  | バス権要求                                                 |
|        |                                                          |                   |     | 本 LSI に対し、外部パスマスタがパス権を要求します。                          |
|        | BACK                                                     | 60                | 出力  | バス権要求アクノリッジ                                           |
|        |                                                          |                   |     | バス権を外部バスマスタに解放したことを示し<br>ます。                          |
| 割込み    | NMI                                                      | 64                | 入力  | ノンマスカブル割込み                                            |
|        |                                                          |                   |     | マスク不可能な割込みを要求します。                                     |
|        | ĪRQ₅ ~ ĪRQ₀                                              | 17、16、            | 入力  | 割込み要求 5~0                                             |
|        |                                                          | 90 ~ 87           |     | マスク可能な割込みを要求します。                                      |
| アドレスバス | A <sub>23</sub> ~ A <sub>0</sub>                         | 97 ~ 100、56       | 出力  | アドレスバス                                                |
|        |                                                          | ~ 45、 43 ~ 36     |     | アドレスを出力します。                                           |
| データバス  | D <sub>15</sub> ~ D <sub>0</sub>                         | 34 ~ 23、          | 入出力 | データバス                                                 |
|        |                                                          | 21 ~ 18           |     | 双方向データバスです。                                           |
| バス制御   | $\overline{\text{CS}}_{7} \sim \overline{\text{CS}}_{0}$ | 8、97~99、<br>88~91 | 出力  | チップセレクト                                               |
|        |                                                          |                   |     | エリア7~0の選択信号です。                                        |
|        | ĀS                                                       | 69                | 出力  | アドレスストローブ                                             |
|        |                                                          |                   |     | この端子が Low レベルのとき、アドレスバス<br>上のアドレス出力が有効であることを示しま<br>す。 |
|        | RD                                                       | 70                | 出力  | リード                                                   |
|        |                                                          |                   |     |                                                       |
|        | HWR                                                      | 71                | 出力  | ハイライト                                                 |
|        |                                                          |                   |     | この端子が Low レベルのとき、外部アドレス                               |
|        |                                                          |                   |     | 空間のライト状態であり、データバスの上位側                                 |
|        |                                                          | <u> </u>          |     | ( D₁₅ ~ D₅ ) が有効であることを示します。                           |
|        | LWR                                                      | WR 72             | 出力  |                                                       |
|        |                                                          |                   |     | この端子が Low レベルのとき、外部アドレス<br>空間のライト状態であり、データバスの下位側      |
|        |                                                          |                   |     | (D,~D <sub>0</sub> )が有効であることを示します。                    |
|        | WAIT                                                     | 58                | 入力  | ウェイト                                                  |
|        |                                                          |                   |     | <u></u><br> 外部アドレス空間をアクセスするときに、バス                     |
|        |                                                          |                   |     | サイクルにウェイトステートの挿入を要求しま                                 |
|        |                                                          |                   |     | す。                                                    |

| 分 類       | 記号                   | ピン番号           | 入出力   | 名称および機能                                                 |
|-----------|----------------------|----------------|-------|---------------------------------------------------------|
| リフレッシュ    | RFSH                 | 87             | 出力    | リフレッシュ                                                  |
| コントローラ    |                      |                |       | <br>リフレッシュサイクルを示します。                                    |
|           | CS <sub>3</sub>      | 88             | 出力    | ロウアドレスストローブ (RAS)                                       |
|           |                      |                |       | エリア 3 に接続された DRAM のロウアドレス                               |
|           |                      |                |       | ストローブ信号です。                                              |
|           | RD                   | 70             | 出力    | カラムアドレスストローブ(CAS)                                       |
|           |                      |                |       | エリア 3 に接続された DRAM のカラムアドレ                               |
|           |                      |                |       | スストローブ信号です。2WE 方式 DRAM に使                               |
|           |                      |                |       | 用します。                                                   |
|           |                      |                |       | ライトイネーブル(WE)<br>エリア 3 に接続された DRAM のライトイネー               |
|           |                      |                |       | プル信号です。2CAS 方式 DRAM に使用しま                               |
|           |                      |                |       | す。                                                      |
|           | HWR                  | 71             | 出力    | アッパーライト(UW)                                             |
|           |                      |                |       | エリア 3 に接続された DRAM のライトイネー                               |
|           |                      |                |       | ブル信号です。2WE 方式 DRAM に使用します。                              |
|           |                      |                |       | アッパーカラムアドレスストローブ(UCAS)                                  |
|           |                      |                |       | エリア 3 に接続された DRAM のカラムアドレ                               |
|           |                      |                |       | スストローブ信号です。2CAS 方式 DRAM に                               |
|           | LWD                  | 70             | ш +   | 使用します。                                                  |
|           | LWR                  | 72             | 出力    | ロウアーライト(LW)                                             |
|           |                      |                |       | エリア 3 に接続された DRAM のライトイネー<br>ブル信号です。2WE 方式 DRAM に使用します。 |
|           |                      |                |       | ロウアーカラムアドレスストローブ(LCAS)                                  |
|           |                      |                |       | エリア 3 に接続された DRAM のカラムアドレ                               |
|           |                      |                |       | スストローブ信号です。2CAS 方式 DRAM に                               |
|           |                      |                |       | 使用します。                                                  |
|           | DREQ,                | 9、8            | 入力    | DMA 要求 1、0                                              |
| ラ(DMAC)   | DREQ <sub>o</sub>    |                |       | DMAC の起動を要求します。                                         |
|           | TEND₁、               | 94、93          | 出力    | DMA 終了 1、0                                              |
|           | TEND₀                |                |       | DMAC のデータ転送終了を示します。                                     |
| 16 ビットインテ | TCLKD~               | 96 ~ 93        | 入力    | <u>クロック入力 D~A</u>                                       |
| グレーテッドタイ  | TCLKA                |                |       | 外部クロックを入力します。                                           |
| マユニット     | TIOCA <sub>4</sub> ~ | 4、2、99、97、     | 入出力   | インプットキャプチャ / アウトプットコンペア                                 |
| (ITU)     | TIOCA <sub>0</sub>   | 95             |       | <u>A4 ~ A0</u>                                          |
|           |                      |                |       | GRA4~A0のアウトプットコンペア出力/イ                                  |
|           |                      |                |       | ンプットキャプチャ入力 / PWM 出力端子で<br>す。                           |
|           | TIOCB <sub>4</sub> ~ | 5, 3, 100, 98, | 入出力   | ゝ。<br>  インプットキャプチャ / アウトプットコンペア                         |
|           | TIOCB <sub>0</sub>   | 96             | /\ш/л | B4~B0                                                   |
|           |                      |                |       | GRB4~B0 のアウトプットコンペア出力 / イ                               |
|           |                      | ]              |       | ンプットキャプチャ入力 / PWM 出力端子で                                 |
|           |                      |                |       | <b>す</b> 。                                              |
|           | TOCXA₄               | 6              | 出力    | アウトプットコンペア XA4                                          |
|           |                      |                |       | PWM 出力端子です。                                             |
|           | TOCXB <sub>4</sub>   | 7              | 出力    | アウトプットコンペア XB4                                          |
|           |                      |                |       | PWM 出力端子です。                                             |

| 分類                  | 記号                                  | ピン番号            | 入出力     | 名称および機能                                              |
|---------------------|-------------------------------------|-----------------|---------|------------------------------------------------------|
| プログラマブルタ            | TP <sub>15</sub> ~ TP <sub>0</sub>  | 9 ~ 2, 100 ~ 93 | 出力      | TPC 出力 15~0                                          |
| イミングパターン<br> コントローラ |                                     |                 |         | パルス出力端子です。                                           |
| (TPC)               |                                     |                 |         |                                                      |
| シリアルコミュニ            | TxD <sub>1</sub> , TxD <sub>0</sub> | 13、12           | 出力      | トランスミットデータ (チャネル 0、1)                                |
| ケーションインタ            |                                     |                 |         | SCI のデータ出力端子です。                                      |
| フェース (SCI)          | RxD₁、RxD₀                           | 15、14           | 入力      | レシーブデータ (チャネル 0、1)                                   |
|                     |                                     |                 |         | SCI のデータ入力端子です。                                      |
|                     | SCK, SCK                            | 17、16           | 入出力     | シリアルクロック(チャネル 0、1)                                   |
|                     |                                     |                 |         | SCI のクロック入出力端子です。                                    |
| A/D 変換器             | $AN_7 \sim AN_0$                    | 85 ~ 78         | 入力      | <u>アナログ 7~0</u>                                      |
|                     |                                     |                 |         | アナログ入力端子です。                                          |
|                     | ADTRG                               | 9               | 入力      | A/D 変換外部トリガ入力                                        |
|                     |                                     |                 |         | A/D 変換開始のための外部トリガ入力端子で                               |
| <br>D/A 变換器         | DA <sub>1</sub> , DA <sub>0</sub>   | 85、84           | 出力      | アナログ出力                                               |
| D/A 交送品             |                                     | 05, 04          | Щ/)     | <u>/                                    </u>         |
| A/D 変換器、            | AV <sub>cc</sub>                    | 76              | 入力      | A/D 変換器および D/A 変換器の電源端子です。                           |
| D/A 変換器             | cc                                  |                 | , () 3  | A/D 変換器および D/A 変換器を使用しない場合                           |
|                     |                                     |                 |         | はシステム電源(+5V)に接続してください。                               |
|                     | AV <sub>ss</sub>                    | 86              | 入力      | A/D 変換器および D/A 変換器のグランド端子で                           |
|                     |                                     |                 |         | す。システムの電源(OV)に接続してくださ<br>  い。                        |
|                     | V <sub>REF</sub>                    | 77              | 入力      | A/D 変換器および D/A 変換器の基準電圧入力端                           |
|                     | REF                                 |                 | , () 3  | 子です。A/D 変換器および D/A 変換器を使用し                           |
|                     |                                     |                 |         | ない場合はシステムの電源(+5V)に接続し                                |
| 10                  |                                     |                 | S .1. 1 | てください。                                               |
| I/O ポート             | P1, ~ P1 <sub>0</sub>               | 43 ~ 36         | 入出力     | <del>                                    </del>      |
|                     |                                     |                 |         | 8 ビットの入出力端子です。ポート 1 データデーィレクションレジスタ ( P1DDR ) によって、1 |
|                     |                                     |                 |         | ビットごとに入出力を指定できます。                                    |
|                     | P2, ~ P2 <sub>0</sub>               | 52 ~ 45         | 入出力     | ポート2                                                 |
|                     |                                     |                 |         | 8 ビットの入出力端子です。ポート 2 データデ                             |
|                     |                                     |                 |         | イレクションレジスタ(P2DDR)によって、1                              |
|                     | P3, ~ P3 <sub>0</sub>               | 34 ~ 27         | 入出力     | ピットごとに入出力を指定できます。<br>ポート 3                           |
|                     | F 3 <sub>7</sub> ~ F 3 <sub>0</sub> | J4 ~ Z1         | (人田/)   | <u>ハート3</u><br> 8 ビットの入出力端子です。ポート3データデ               |
|                     |                                     |                 |         | イレクションレジスタ(P3DDR)によって、1                              |
|                     |                                     |                 |         | ビットごとに入出力を指定できます。                                    |
|                     | P4, ~ P4 <sub>0</sub>               | 26 ~ 23、        | 入出力     | ポート 4                                                |
|                     |                                     | 21 ~ 18         |         | 8 ビットの入出力端子です。ポート 4 データデ                             |
|                     |                                     |                 |         | ィレクションレジスタ(P4DDR)によって、1<br> ビットごとに入出力を指定できます。        |
|                     | P5 <sub>3</sub> ~ P5 <sub>0</sub>   | 56 ~ 53         | 入出力     | ポート5                                                 |
|                     | 1 J <sub>3</sub> 1 J <sub>0</sub>   | 00 00           | /\ш/)   | <u>パート 5</u><br> 4 ビットの入出力端子です。ポート 5 データデ            |
|                     |                                     |                 |         | イレクションレジスタ(P5DDR)によって、1                              |
|                     |                                     |                 |         | ビットごとに入出力を指定できます。                                    |

| 分 類     | 記号                                | ピン番号                | 入出力 | 名称および機能                                                                       |
|---------|-----------------------------------|---------------------|-----|-------------------------------------------------------------------------------|
| l/O ポート | P6 <sub>6</sub> ~ P6 <sub>0</sub> | 72 ~ 69、<br>60 ~ 58 | 入出力 | ポート 6<br>7 ビットの入出力端子です。ポート 6 データディレクションレジスタ(P6DDR)によって、1<br>ビットごとに入出力を指定できます。 |
|         | P7, ~ P7 <sub>0</sub>             | 85 ~ 78             | 入力  | <u>ポート7</u><br>8 ビットの入力端子です。                                                  |
|         | P8 <sub>4</sub> ~ P8 <sub>0</sub> | 91 ~ 87             | 入出力 | ポート 8<br>5 ビットの入出力端子です。ポート 8 データディレクションレジスタ(P8DDR)によって、1<br>ビットごとに入出力を指定できます。 |
|         | P9 <sub>5</sub> ~ P9 <sub>0</sub> | 17 ~ 12             | 入出力 | ポート 9<br>6 ビットの入出力端子です。ポート 9 データディレクションレジスタ(P9DDR)によって、1<br>ビットごとに入出力を指定できます。 |
|         | PA <sub>7</sub> ~ PA <sub>0</sub> | 100 ~ 93            | 入出力 | ポート A<br>8 ビットの入出力端子です。ポート A データディレクションレジスタ(PADDR)によって、1<br>ビットごとに入出力を指定できます。 |
|         | PB <sub>7</sub> ~ PB <sub>0</sub> | 9~2                 | 入出力 | ポート B<br>8 ビットの入出力端子です。ポート B データディレクションレジスタ(PBDDR)によって、1<br>ビットごとに入出力を指定できます。 |

【注】 \* 5V 動作品の場合は V<sub>cL</sub>端子となりますが、3V 動作品の場合は V<sub>cc</sub>端子 (システム電源に接続) となります。

# 2. CPU

# 2.1 概要

H8/300H CPU は、H8/300CPU の上位互換のアーキテクチャを持つ内部 32 ビット構成の高速 CPU です。H8/300H CPU は、16 ビット×16 本の汎用レジスタを持ち、16M バイトのリニアなアドレス 空間を取り扱うことができ、リアルタイム制御に最適です。

## 2.1.1 特長

H8/300H CPU には、次の特長があります。

- H8/300CPU 上位互換
   H8/300シリーズのオブジェクトプログラムを実行可能
- 汎用レジスタ方式 16ビット×16本(8ビット×16本、32ビット×8本としても使用可能)
- 62 種類の基本命令
  - 8/16/32 ビット転送、演算命令
  - 乗除算命令
- 強力なビット操作命令
- 8種類のアドレッシングモード
  - レジスタ直接(Rn)
- レジスタ間接(@ERn)
- ディスプレースメント付レジスタ間接(@(d:16, ERn), @(d:24, ERn))
- ポストインクリメント / プリデクリメントレジスタ間接(@ERn + / @ ERn)
- 絶対アドレス (@aa:8, @aa:16, @aa:24)
- イミディエイト (#xx:8, #xx:16, #xx:32)
- プログラムカウンタ相対(@(d:8,PC),@(d:16,PC))
- メモリ間接(@@aa:8)
- 16M バイトのリニアアドレス空間
- 高速動作
  - 頻出命令をすべて 2~4 ステートで実行
- 最高動作周波数 : 25MHz
   8/16/32 ビットレジスタ間加減算 : 80ns
   8×8 ビットレジスタ間乗算 : 560ns
   16÷8 ビットレジスタ間除算 : 560ns
   16×16 ビットレジスタ間乗算 : 0.88 µ s
- 32÷16 ビットレジスタ間除算: 0.88 µ s
- 2種類の CPU 動作モード
- ノーマルモード (本 LSI では使用できません)
- アドバンストモード
- 低消費電力動作

SLEEP命令により低消費電力状態に遷移

## 2.1.2 H8/300CPU との相違点

H8/300H CPU は、H8/300CPU に対して、次の点が強化、拡張されています。

- 汎用レジスタを拡張 16ビット×8本の拡張レジスタを追加
- アドレス空間を拡張
- アドバンストモードのとき、最大 16M バイトのアドレス空間を使用可能
- ノーマルモードのとき、H8/300CPU と同一の 64k バイトのアドレス空間を使用可能 (本LSIでは使用できません)
- アドレッシングモードを強化 16Mバイトのアドレス空間を有効に使用可能
- 命令強化
- 32 ビット転送、演算命令を追加
- 符号付き乗除算命令などを追加

# 2.2 CPU 動作モード

H8/300H CPU は、ノーマルモードおよびアドバンストモードの 2 つの CPU 動作モードを持っています。 サポートするアドレス空間は、ノーマルモードの場合最大 64k バイト、アドバンストモード の場合最大 16M バイトとなります。

本 LSI では、アドバンストモードのみ使用できます(以後、特に説明がない場合はアドバンストモードについて説明します)。



図 2.1 CPU 動作モード

# 2.3 アドレス空間

H8/300H CPU のアドレス空間は最大 16M バイトです。本 LSI では MCU 動作モードにより、アドレス空間は、1M バイトモードと 16M バイトモードを選択できます。

本 LSI のメモリマップの概要を図 2.2 に示します。詳細は「3.6 各動作モードのメモリマップ」を参照してください。

アドレス空間が 1M バイトモードの場合、実効アドレスの上位 4 ビットは無視され、20 ビットのアドレスとなります。



図 2.2 メモリマップ

# 2.4 レジスタ構成

## 2.4.1 概要

H8/300H CPU の内部レジスタ構成を図 2.3 に示します。これらのレジスタは、汎用レジスタとコントロールレジスタの 2 つに分類することができます。

|                                                                  | プスタ(ERn)                                                                                                                        |      |     |                           |   |
|------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------|------|-----|---------------------------|---|
| 15                                                               |                                                                                                                                 | 0 7  |     | 0 7                       | 0 |
| ER0                                                              | E0                                                                                                                              |      | R0H | R0L                       |   |
| ER1                                                              | E1                                                                                                                              |      | R1H | R1L                       |   |
| ER2                                                              | E2                                                                                                                              |      | R2H | R2L                       |   |
| ER3                                                              | E3                                                                                                                              |      | R3H | R3L                       |   |
| ER4                                                              | E4                                                                                                                              |      | R4H | R4L                       |   |
| ER5                                                              | E5                                                                                                                              |      | R5H | R5L                       |   |
| ER6                                                              | E6                                                                                                                              |      | R6H | R6L                       |   |
| ER7                                                              | E7                                                                                                                              | (SP) | R7H | R7L                       |   |
|                                                                  |                                                                                                                                 |      | CC  | 7 6 5 4 3 2<br>R I UIHUNZ |   |
| PC: フ<br>CCR: 二<br>I: 書<br>UI: コ<br>H: ハ<br>U: コ<br>N: ネ<br>Z: セ | 問】 《タックポインタ 《ログラムカウンタ 』ンディションコードレジスタ 』込みマスクビット 』ーザビット / 割込みマスクビ・ 、一フキャリフラグ 』・ガティブフラグ ・ロフラグ ・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ | ット   |     |                           |   |

図 2.3 CPU 内部レジスタ構成

## 2.4.2 汎用レジスタ

H8/300H CPU は 32 ビット長の汎用レジスタ 8 本を持っています。汎用レジスタは、すべて同じ機能を持っており、アドレスレジスタとしてもデータレジスタとしても使用することができます。 データレジスタとしては 32 ビット、16 ビットまたは 8 ビットレジスタとして使用できます。 アドレスレジスタおよび 32 ビットレジスタとしては、一括して汎用レジスタ ER (ER0~ER7) として使用します。

16 ビットレジスタとしては、汎用レジスタ ER を分割して汎用レジスタ E (  $E0 \sim E7$  ) 、汎用レジスタ R (  $R0 \sim R7$  ) として使用します。これらは同等の機能を持っており、16 ビットレジスタを最大 16 本使用することができます。なお、汎用レジスタ E (  $E0 \sim E7$  ) を、特に拡張レジスタと呼ぶ場合 があります。

8 ビットレジスタとしては、汎用レジスタ R を分割して汎用レジスタ RH (R0H~R7H)、汎用レジスタ RL (R0L~R7L) として使用します。これらは同等の機能を持っており、8 ビットレジスタを最大 16 本使用することができます。

汎用レジスタの使用方法を図 2.4 に示します。各レジスタは独立に使用方法を選択することができます。



図 2.4 汎用レジスタの使用方法

汎用レジスタ ER7 には、汎用レジスタとしての機能に加えて、スタックポインタ (SP) としての機能が割り当てられており、例外処理やサブルーチン分岐などで暗黙的に使用されます。スタックの状態を図 2.5 に示します。



図 2.5 スタックの状態

## 2.4.3 コントロールレジスタ

コントロールレジスタには、24 ビットのプログラムカウンタ (PC) と 8 ビットのコンディションコードレジスタ (CCR) があります。

### (1) プログラムカウンタ(PC)

24 ビットのカウンタで、CPU が次に実行する命令のアドレスを示しています。CPU の命令は、すべて 2 バイト (ワード)を単位としているため、最下位ビットは無効です (命令コードのリード時には最下位ビットは 0 とみなされます)。

### (2) コンディションコードレジスタ (CCR)

8 ビットのレジスタで、CPU の内部状態を示しています。割込みマスクビット (I) とハーフキャリ (H)、ネガティブ (N)、ゼロ (Z)、オーバフロー (V)、キャリ (C) の各フラグを含む 8 ビットで構成されています。

### ビット7:割込みマスクビット(1)

本ビットが1にセットされると、割込みがマスクされます。ただし、NMIはIビットに関係なく受け付けられます。例外処理の実行が開始されたときに1にセットされます。

### ビット6: ユーザビット/割込みマスクビット(UI)

ソフトウェア(LDC、STC、ANDC、ORC、XORC命令)でリード/ライトできます。割込みマスクビットとしても使用可能です。詳細は「第5章 割込みコントローラ」を参照してください。

#### ビット5: ハーフキャリフラグ(H)

ADD.B、ADDX.B、SUB.B、SUBX.B、CMP.B、NEG.B 命令の実行により、ビット 3 にキャリまたはボローが生じたとき 1 にセットされ、生じなかったとき 0 にクリアされます。ADD.W、SUB.W、CMP.W、NEG.W 命令の実行によりビット 11 にキャリまたはボローが生じたとき、または ADD.L、SUB.L、CMP.L、NEG.L 命令の実行によりビット 27 にキャリまたはボローが生じたとき 1 にセットされ、生じなかったとき 0 にクリアされます。

### ビット4:ユーザビット(U)

ソフトウェア(LDC、STC、ANDC、ORC、XORC 命令)でリード/ライトできます。

#### ビット3:ネガティブフラグ(N)

データの最上位ビットを符号ビットとみなし、最上位ビットの値を格納します。

#### ビット2:ゼロフラグ(Z)

データがゼロのとき 1 にセットされ、ゼロ以外のとき 0 にクリアされます。

#### ビット1:オーバフローフラグ(V)

算術演算命令の実行により、オーバフローが生じたとき 1 にセットされます。それ以外のとき 0 にクリアされます。

ビット0:キャリフラグ(C)

演算の実行により、キャリが生じたとき 1 にセットされ、生じなかったとき 0 にクリアされます。 キャリには次の種類があります。

- 加算結果のキャリ
- 減算結果のボロー
- シフト/ローテートのキャリ

また、キャリフラグには、ビットアキュムレータ機能があり、ビット操作命令で使用されます。

なお、命令によってはフラグが変化しない場合があります。CCR は、LDC、STC、ANDC、ORC、XORC 命令で操作することができます。また、N、Z、V、C の各フラグは、条件分岐命令(Bcc)で使用されます。

各命令ごとのフラグの変化については、「付録 A.1 命令一覧」を参照してください。 また I、UI ビットについては、「第5章 割込みコントローラ」を参照してください。

## 2.4.4 CPU 内部レジスタの初期値

リセット例外処理によって、CPU 内部レジスタのうち、PC はベクタからロードすることにより 初期化され、CCR の I ビットは 1 にセットされますが、汎用レジスタと CCR の他のビットは初期化 されません。SP (ER7) の初期値も不定です。したがって、リセット直後に、MOV.L 命令を使用して SP (ER7) の初期化を行ってください。

# 2.5 データ構成

H8/300H CPU は、1 ビット、4 ビット BCD、8 ビット (バイト)、16 ビット (ワード)、および 32 ビット (ロングワード)のデータを扱うことができます。

1 ビットデータはビット操作命令で扱われ、オペランドデータ (バイト) の第 n ビット (n=0、1、2、....、7) という形式でアクセスされます。

なお、DAA および DAS の 10 進補正命令では、バイトデータは 2 桁の 4 ビット BCD データとなります。

## 2.5.1 汎用レジスタのデータ構成

汎用レジスタのデータ構成を図2.6に示します。



図 2.6 汎用レジスタのデータ構成(1)



図 2.6 汎用レジスタのデータ構成 (2)

## 2.5.2 メモリ上でのデータ構成

メモリ上でのデータ構成を図2.7に示します。

H8/300H CPU は、メモリ上のワードデータ/ロングワードデータをアクセスすることができます。これらは、偶数番地から始まるデータに限定されます。奇数番地から始まるワードデータ/ロングワードデータをアクセスした場合、アドレスの最下位ビットは0とみなされ、1番地前から始まるデータをアクセスします。この場合、アドレスエラーは発生しません。命令コードについても同様です。



図 2.7 メモリ上でのデータ構成

なお、ER7(SP)をアドレスレジスタとしてスタックをアクセスするときは、必ずワードサイズ またはロングワードサイズでアクセスしてください。

# 2.6 命令セット

# 2.6.1 命令セットの概要

H8/300H CPU の命令は合計 62 種類あり、各命令の機能によって、表 2.1 に示すように分類されます。

| 機能       | 命 令                                                                                                    | 種類 |
|----------|--------------------------------------------------------------------------------------------------------|----|
| データ転送命令  | MOV、PUSH* <sup>1</sup> 、POP* <sup>1</sup> 、MOVTPE* <sup>2</sup> 、MOVFPE* <sup>2</sup>                  | 3  |
|          | ADD, SUB, ADDX, SUBX, INC, DEC, ADDS, SUBS, DAA, DAS, MULXU, MULXS, DIVXU, DIVXS, CMP, NEG, EXTS, EXTU | 18 |
| 論理演算命令   | AND, OR, XOR, NOT                                                                                      | 4  |
| シフト命令    | SHAL, SHAR, SHLL, SHLR, ROTL, ROTR, ROTXL, ROTXR                                                       | 8  |
|          | BSET、BCLR、BNOT、BTST、BAND、BIAND、BOR、BIOR、BXOR、BIXOR、BLD、BILD、BST、BIST                                   | 14 |
| 分岐命令     | Bcc*³、JMP、BSR、JSR、RTS                                                                                  | 5  |
| システム制御命令 | TRAPA、RTE、SLEEP、LDC、STC、ANDC、ORC、XORC、NOP                                                              | 9  |
| ブロック転送命令 | EEPMOV                                                                                                 | 1  |

表 2.1 命令の分類

合計 62 種類

- 【注】 \*1 POP.W Rn、PUSH.W Rn は、それぞれ MOV.W@SP+, Rn、MOV.W Rn,@-SPと同一です。 また、POP.L ERn、PUSH.L ERn はそれぞれ MOV.L@SP+, Rn、MOV.L Rn,@-SPと同一です。
  - \*2 本 LSI では使用できません。
  - \*3 Bcc は条件分岐命令の総称です。

# 2.6.2 命令とアドレッシングモードの組み合わせ

H8/300H CPU で使用可能な命令を表 2.2 に示します。

表22 命令とアドレッシングモードの組み合わせ

|        | 表 2.2 命令とアドレッシングモードの組み合わせ           |     |     |      |              |              |             |       |        |        |            |             |          |    |
|--------|-------------------------------------|-----|-----|------|--------------|--------------|-------------|-------|--------|--------|------------|-------------|----------|----|
| 機      | 命令                                  |     |     |      |              |              | アドレ         | ッシング  | モード    |        |            | 1           |          | ,  |
| 能      |                                     | ××# | Rn  | @ERn | @ (d:16,ERn) | @ (d:24,ERn) | @ERn+/@-ERn | @aa:8 | @aa:16 | @aa:24 | @ (d:8,PC) | @ (d:16,PC) | @ @ aa:8 | 1  |
| デ      | MOV                                 | BWL | BWL | BWL  | BWL          | BWL          | BWL         | В     | BWL    | BWL    | -          | -           | -        | -  |
|        | POP, PUSH                           | -   | -   | -    | -            | -            | -           | -     | -      | -      | -          | -           | -        | WL |
| 転送命令   | MOVFPE*,<br>MOVTPE*                 | -   | -   | 1    | -            | -            | -           | -     | В      | -      | -          | -           | -        | 1  |
| 算      | ADD, CMP                            | BWL | BWL | -    | -            | -            | -           | -     | -      | -      | -          | -           | -        | -  |
| 術演     | SUB                                 | WL  | BWL | -    | -            | -            | -           | -     | -      | -      | -          | -           | -        | -  |
| 算      | ADDX, SUBX                          | В   | В   | -    | -            | -            | -           | -     | -      | -      | -          | -           | -        | -  |
| 命      | ADDS, SUBS                          | -   | L   | -    | -            | -            | -           | -     | -      | -      | -          | -           | -        | -  |
| 令      | INC, DEC                            | -   | BWL | -    | -            | -            | -           | -     | -      | -      | -          | -           | -        | -  |
|        | DAA, DAS                            | -   | В   | -    | -            | -            | -           | -     | -      | -      | -          | -           | -        | -  |
|        | MULXU,<br>MULXS,<br>DIVXU,<br>DIVXS | -   | BW  | -    | -            | -            | -           | -     | -      | -      | -          | -           | -        | -  |
|        | NEG                                 | -   | BWL | -    | -            | -            | -           | -     | -      | -      | -          | -           | -        | -  |
|        | EXTU, EXTS                          | -   | WL  | -    | -            | -            | -           | -     | -      | -      | -          | -           | -        | -  |
| 論      | AND, OR, XOR                        | BWL | BWL | -    | -            | -            | -           | -     | -      | -      | -          | -           | -        | -  |
| 論理演算命令 | NOT                                 | -   | BWL | 1    | -            | -            | -           | -     | -      | -      | -          | -           | -        | -  |
| シフ     | 卜命令                                 | -   | BWL | -    | -            | -            | -           | -     | -      | -      | -          | -           | -        | -  |
|        | ト操作命令                               | -   | В   | В    | -            | -            | -           | В     | -      | -      | -          | -           | -        | -  |
|        | Bcc, BSR                            | -   | -   | -    | -            | -            | -           | -     | -      | -      |            |             | -        | -  |
| 岐命     | JMP, JSR                            | -   | -   |      | -            | -            | -           | -     | -      |        | -          | -           |          | -  |
| 令      | RTS                                 | -   | -   | -    | -            | -            | -           | -     | -      | -      | -          | -           | -        |    |
|        | TRAPA                               | -   | -   | -    | -            | -            | -           | -     | -      | -      | -          | -           | -        |    |
| ステ     | RTE                                 | -   | -   | -    | -            | -            | -           | -     | -      | -      | -          | -           | -        |    |
| ム      | SLEEP                               | -   | -   | -    | -            | -            | -           | -     | -      | -      | -          | -           | -        |    |
| 制      | LDC                                 | В   | В   | W    | W            | W            | W           | -     | W      | W      | -          | -           | -        | -  |
| 御命     | STC                                 | -   | В   | W    | W            | W            | W           | -     | W      | W      | -          | -           | -        | -  |
|        | ANDC, ORC,<br>XORC                  | В   | -   | -    | -            | -            | -           | -     | -      | -      | -          | -           | -        | -  |
|        | NOP                                 | -   | -   | -    | -            | -            | -           | -     | -      | -      | -          | -           | -        |    |
| ブロ     | ック転送命令                              | -   | -   | -    | -            | -            | -           | -     | -      | -      | -          | -           | -        | BW |

## 【記号説明】

B:バイト、W:ワード、L:ロングワード 【注】 \* 本LSIでは使用できません。

# 2.6.3 命令の機能別一覧

各命令の機能について表 2.3~表 2.10 に示します。各表で使用しているオペレーションの記号の意味は次のとおりです。

《オペレーションの記号》

| Rd             | 汎用レジスタ(デスティネーション側)*           |
|----------------|-------------------------------|
| Rs             | 汎用レジスタ(ソース側)*                 |
| Rn             | 汎用レジスタ*                       |
| ERn            | 汎用レジスタ(32 ビットレジスタ / アドレスレジスタ) |
| (EAd)          | デスティネーションオペランド                |
| (EAs)          | ソースオペランド                      |
| CCR            | コンディションコードレジスタ                |
| N              | CCR の N ( ネガティブ ) フラグ         |
| Z              | CCR の Z(ゼロ)フラグ                |
| V              | CCR の V(オーバフロー)フラグ            |
| С              | CCR の C(キャリ)フラグ               |
| PC             | プログラムカウンタ                     |
| SP             | スタックポインタ                      |
| #IMM           | イミディエイトデータ                    |
| disp           | ディスプレースメント                    |
| +              | 加算                            |
| -              | 減算                            |
| ×              | 乗算                            |
| ÷              | 除算                            |
|                | 論理積                           |
|                | 論理和                           |
| <b>⊕</b>       | 排他的論理和                        |
|                | 転送                            |
| ~              | 反転論理(論理的補数)                   |
| : 3/:8/:16/:24 | 3 / 8 / 16 / 24 ビット長          |

【注】 \* 汎用レジスタは、8 ビット(R0H~R7H、R0L~R7L)、16 ビット(R0~R7、E0~E7)、または 32 ビットレジスタ / アドレスレジスタ (ER0~ER7) です。

表 2.3 データ転送命令

| 命令     | サイズ*  | 機能                                                                                                            |
|--------|-------|---------------------------------------------------------------------------------------------------------------|
| MOV    | B/W/L | (EAs) Rd、Rs (EAd)<br>汎用レジスタと汎用レジスタ、または汎用レジスタとメモリ間でデータ<br>転送します。また、イミディエイトデータを汎用レジスタに転送します。                    |
| MOVFPE | В     | (EAs) Rd<br>本 LSI では使用できません。                                                                                  |
| MOVTPE | В     | Rs (EAs)<br>本 LSI では使用できません。                                                                                  |
| POP    | W/L   | @SP+ Rn<br>スタックから汎用レジスタヘデータを復帰します。POP.W Rn は<br>MOV.W @SP+, Rn と、また POP.L ERn は MOV.L @SP+, ERn と<br>同一です。    |
| PUSH   | W/L   | Rn @ - SP<br>汎用レジスタの内容をスタックに退避します。PUSH.W Rn は<br>MOV.W Rn,@ - SP と、また PUSH.L ERn は MOV.L ERn,@ - SP<br>と同一です。 |

【注】 \* サイズはオペランドサイズを示します。

B : バイト W : ワード L : ロングワード

表 2.4 算術演算命令

| 命令    | サイズ*  | 機能                                                                                                            |
|-------|-------|---------------------------------------------------------------------------------------------------------------|
| ADD   | B/W/L | Rd±Rs Rd、Rd±#IMM Rd                                                                                           |
| SUB   |       | 汎用レジスタと汎用レジスタ、または汎用レジスタとイミディエイトデータ間の加減算を行います(バイトサイズでの汎用レジスタとイミディエイトデータ間の減算はできません。SUBX 命令または ADD 命令を使用してください)。 |
| ADDX  | В     | Rd±Rs±C Rd、Rd±#IMM±C Rd                                                                                       |
| SUBX  |       | 汎用レジスタと汎用レジスタ、または汎用レジスタとイミディエイトデータ間のキャリ付き加減算を行います。                                                            |
| INC   | B/W/L | Rd±1 Rd、Rd±2 Rd                                                                                               |
| DEC   |       | 汎用レジスタに 1 または 2 を加減算します ( バイトサイズの演算では 1 の加減算のみ可能です ) 。                                                        |
| ADDS  | L     | Rd±1 Rd、Rd±2 Rd、Rd±4 Rd                                                                                       |
| SUBS  |       | 32 ビットレジスタに 1、2 または 4 を加減算します。                                                                                |
| DAA   | В     | Rd ( 10 進補正 ) Rd                                                                                              |
| DAS   |       | 汎用レジスタ上の加減算結果を CCR を参照して 4 ビット BCD データに補正します。                                                                 |
| MULXU | B/W   | Rd×Rs Rd<br>汎用レジスタと汎用レジスタ間の符号なし乗算を行います。8 ビット×8<br>ビット 16 ビット、16 ビット×16 ビット 32 ビットの乗算が可能です。                    |
| MULXS | B/W   | Rd×Rs Rd                                                                                                      |
|       |       | 汎用レジスタと汎用レジスタ間の符号付き乗算を行います。8 ビット×8<br>ビット 16 ビット、16 ビット×16 ビット 32 ビットの乗算が可能です。                                |
| DIVXU | B/W   | Rd÷Rs Rd                                                                                                      |
|       |       | 汎用レジスタと汎用レジスタ間の符号なし除算を行います。16 ビット÷8 ビット 商8 ビット 余り8 ビット、32 ビット÷16 ビット 商16 ビット 余り16 ビットの除算が可能です。                |
| DIVXS | B/W   | Rd÷Rs Rd                                                                                                      |
|       |       | 汎用レジスタと汎用レジスタ間の符号付き除算を行います。16 ビット÷8 ビット 商8 ビット 余り8 ビット、32 ビット÷16 ビット 商16 ビット 余り16 ビットの除算が可能です。                |
| CMP   | B/W/L | Rd - Rs、Rd - #IMM                                                                                             |
|       |       | 汎用レジスタと汎用レジスタ、または汎用レジスタとイミディエイトデータ間の比較を行い、その結果を CCR に反映します。                                                   |
| NEG   | B/W/L | 0 - Rd Rd                                                                                                     |
|       |       | 汎用レジスタの内容の2の補数(算術的補数)をとります。                                                                                   |
| EXTS  | W/L   | Rd(符号拡張) Rd                                                                                                   |
|       |       | 16 ビットレジスタの下位 8 ビットをワードサイズに符号拡張します。または、32 ビットレジスタの下位 16 ビットをロングワードサイズに符号拡張します。                                |
| EXTU  | W/L   | Rd(ゼロ拡張) Rd                                                                                                   |
|       |       | 16 ビットレジスタの下位 8 ビットをワードサイズにゼロ拡張します。または、32 ビットレジスタの下位 16 ビットをロングワードサイズにゼロ拡張します。                                |
|       | ı     | PT-1000                                                                                                       |

【注】\* サイズはオペランドサイズを示します。

B : バイト W : ワード L : ロングワード

表 2.5 論理演算命令

| 命令  | サイズ*  | 機能                                                                          |
|-----|-------|-----------------------------------------------------------------------------|
| AND | B/W/L | Rd Rs Rd、Rd #IMM Rd<br>汎用レジスタと汎用レジスタ、または汎用レジスタとイミディエイトデータ間の論理積をとります。        |
| OR  | B/W/L | Rd Rs Rd、Rd #IMM Rd<br>汎用レジスタと汎用レジスタ、または汎用レジスタとイミディエイトデータ間の論理和をとります。        |
| XOR | B/W/L | Rd⊕Rs Rd、Rd⊕#IMM Rd<br>汎用レジスタ間の排他的論理和、または汎用レジスタとイミディエイト<br>データの排他的論理和をとります。 |
| NOT | B/W/L | ~ Rd Rd<br>汎用レジスタの内容の 1 の補数 ( 論理的補数 ) をとります。                                |

【注】\* サイズはオペランドサイズを示します。

B : バイト W : ワード L : ロングワード

表 2.6 シフト命令

| 命令    | サイズ*  | 機能                            |
|-------|-------|-------------------------------|
| SHAL  | B/W/L | Rd (シフト処理 ) Rd                |
| SHAR  |       | 汎用レジスタの内容を算術的にシフトします。         |
| SHLL  | B/W/L | Rd(シフト処理) Rd                  |
| SHLR  |       | 汎用レジスタの内容を論理的にシフトします。         |
| ROTL  | B/W/L | Rd(ローテート処理) Rd                |
| ROTR  |       | 汎用レジスタの内容をローテートします。           |
| ROTXL | B/W/L | Rd(ローテート処理) Rd                |
| ROTXR |       | 汎用レジスタの内容をキャリフラグを含めてローテートします。 |

【注】\* サイズはオペランドサイズを示します。

B : バイト W : ワード L : ロングワード

表 2.7 ビット操作命令

| _ ^ ^ |      | 表 2.7 ビット操作命令                                                                                                                                                   |
|-------|------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 命 令   | サイズ* | 機能                                                                                                                                                              |
| BSET  | В    | 1 ( < ビット番号 > of < EAd > )<br>汎用レジスタまたはメモリのオペランドの指定された 1 ビットを 1 にセットします。ビット番号は、3 ビットのイミディエイトデータまたは汎用レジスタの内容下位 3 ビットで指定します。                                      |
| BCLR  | В    | 0 (<ビット番号> of <ead>)<br/>汎用レジスタまたはメモリのオペランドの指定された 1 ビットを 0 にク<br/>リアします。ビット番号は、3 ビットのイミディエイトデータまたは汎<br/>用レジスタの内容下位 3 ビットで指定します。</ead>                           |
| BNOT  | В    | ~(〈ビット番号〉 of 〈EAd〉) (〈ビット番号〉 of 〈EAd〉)<br>汎用レジスタまたはメモリのオペランドの指定された 1 ビットを反転し<br>ます。ビット番号は、3 ビットのイミディエイトデータまたは汎用レジ<br>スタの内容下位 3 ビットで指定します。                       |
| BTST  | В    | <ul><li>(〈ビット番号〉 of 〈EAd〉)</li><li>及<br/>汎用レジスタまたはメモリのオペランドの指定された 1 ビットをテスト<br/>し、ゼロフラグに反映します。ビット番号は、3 ビットのイミディエイ<br/>トデータまたは汎用レジスタの内容下位 3 ビットで指定します。</li></ul> |
| BAND  | В    | C (<ビット番号> of <ead>) C<br/>汎用レジスタまたはメモリのオペランドの指定された 1 ビットとキャリ<br/>フラグとの論理積をとり、キャリフラグに結果を格納します。</ead>                                                            |
| BIAND | В    | C 〔~(<ビット番号> of <ead>)〕 C<br/>汎用レジスタまたはメモリのオペランドの指定された1ビットを反転<br/>し、キャリフラグとの論理積をとり、キャリフラグに結果を格納します。<br/>ビット番号は、3 ビットのイミディエイトデータで指定します。</ead>                    |
| BOR   | В    | C ( < ビット番号 > of < EAd > ) C<br>汎用レジスタまたはメモリのオペランドの指定された 1 ビットとキャリ<br>フラグとの論理和をとり、キャリフラグに結果を格納します。                                                              |
| BIOR  | В    | C 〔~(<ビット番号> of <ead>)〕 C<br/>汎用レジスタまたはメモリのオペランドの指定された 1 ビットを反転<br/>し、キャリフラグとの論理和をとり、キャリフラグに結果を格納します。<br/>ビット番号は、3 ビットのイミディエイトデータで指定します。</ead>                  |
| BXOR  | В    | C ⊕ ( <ビット番号> of <ead>) C<br/>汎用レジスタまたはメモリのオペランドの指定された 1 ビットとキャリフラグとの排他的論理和をとり、キャリフラグに結果を格納します。</ead>                                                           |
| BIXOR | В    | C ⊕〔~(<ビット番号> of <ead>)〕 C<br/>汎用レジスタまたはメモリのオペランドの指定された 1 ビットを反転<br/>し、キャリフラグとの排他的論理和をとり、キャリフラグに結果を格納<br/>します。ビット番号は、3 ビットのイミディエイトデータで指定します。</ead>              |
| BLD   | В    | (〈ビット番号〉 of 〈EAd〉) C<br>汎用レジスタまたはメモリのオペランドの指定された 1 ビットをキャリ<br>フラグに転送します。                                                                                        |
| BILD  | В    | ~(<ビット番号> of <ead>) C<br/>汎用レジスタまたはメモリのオペランドの指定された 1 ビットを反転<br/>し、キャリフラグに転送します。ビット番号は、3 ビットのイミディエ<br/>イトデータで指定します。</ead>                                        |

| 命令   | サイズ* | 機能                                                                                                                           |
|------|------|------------------------------------------------------------------------------------------------------------------------------|
| BST  | В    | C (<ビット番号> of <ead>)</ead>                                                                                                   |
|      |      | 汎用レジスタまたはメモリのオペランドの指定された1ビットにキャリ<br>フラグの内容を転送します。                                                                            |
| BIST |      | C ~ ( < ビット番号 > of < EAd > )<br>汎用レジスタまたはメモリのオペランドの指定された 1 ビットに、反転<br>されたキャリフラグの内容を転送します。ビット番号は、3 ビットのイ<br>ミディエイトデータで指定されます。 |

【注】 \* サイズはオペランドサイズを示します。

B:バイト

表 2.8 分岐命令

|     | 1   | 衣 2.0 :                       |                              |                 |
|-----|-----|-------------------------------|------------------------------|-----------------|
| 命令  | サイズ |                               | 機能                           |                 |
| Bcc | -   | 指定した条件が成<br>分 <u>岐条件を下表</u> に | t立しているとき、指定されたフ<br>ニ示します。    | アドレスへ分岐します。<br> |
|     |     | ニーモニック                        | 説明                           | 分岐条件            |
|     |     | BRA (BT)                      | Always ( True )              | Always          |
|     |     | BRN (BF)                      | Never ( False )              | Never           |
|     |     | вні                           | Hlgh                         | C Z=0           |
|     |     | BLS                           | Low or Same                  | C Z=1           |
|     |     | Bcc (BHS)                     | Carry Clear ( High or Same ) | C = 0           |
|     |     | BCS (BLO)                     | Carry Set ( LOw )            | C = 1           |
|     |     | BNE                           | Not Equal                    | Z = 0           |
|     |     | BEQ                           | EQual                        | Z = 1           |
|     |     | BVC                           | oVerflow Clear               | V = 0           |
|     |     | BVS                           | oVerflow Set                 | V = 1           |
|     |     | BPL                           | Plus                         | N = 0           |
|     |     | ВМІ                           | MInus                        | N = 1           |
|     |     | BGE                           | Greater or Equal             | N⊕V = 0         |
|     |     | BLT                           | Less Than                    | N⊕V = 1         |
|     |     | BGT                           | Greater Than                 | Z (N⊕V) = 0     |
|     |     | BLE                           | Less or Equal                | Z (N⊕V) = 1     |
|     |     |                               |                              |                 |
| MP  | -   | 指定されたアドレ                      | ノスへ無条件に分岐します。                |                 |
| SR  | -   | 指定されたアドレ                      | vスヘサブルーチン分岐します。              | ·               |
| SR  | -   | 指定されたアドレ                      | vスヘサブルーチン分岐します。              |                 |
| RTS | -   | サブルーチンから                      | <br>る復帰します。                  |                 |

表 2.9 システム制御命令

| 命令            | サイズ* | 機 能                                                                                  |  |  |
|---------------|------|--------------------------------------------------------------------------------------|--|--|
| TRAPA         | -    | 命令トラップ例外処理を行います。                                                                     |  |  |
| RTE           | -    | 例外処理ルーチンから復帰します。                                                                     |  |  |
| SLEEP         | -    | 低消費電力状態に遷移します。                                                                       |  |  |
| LDC           | B/W  | (EAs) CCR                                                                            |  |  |
|               |      | ソースオペランドを CCR に転送します。CCR はバイトサイズですが、<br>メモリからの転送のときデータのリードはワードサイズで行われます。             |  |  |
| STC           | B/W  | CCR (EAd)                                                                            |  |  |
|               |      | CCR の内容をデスティネーションのロケーションに転送します。CCR<br>はバイトサイズですが、メモリへの転送のときデータのライトはワード<br>サイズで行われます。 |  |  |
| ANDC          | В    | CCR #IMM CCR                                                                         |  |  |
|               |      | CCR とイミディエイトデータの論理積をとります。                                                            |  |  |
| ORC           | В    | CCR #IMM CCR                                                                         |  |  |
|               |      | CCR とイミディエイトデータの論理和をとります。                                                            |  |  |
| XORC          | В    | CCR⊕#IMM CCR                                                                         |  |  |
| CCR とイミディエイトデ |      | CCR とイミディエイトデータの排他的論理和をとります。                                                         |  |  |
| NOP           | -    | PC+2 PC                                                                              |  |  |
|               |      | PC のインクリメントだけを行います。                                                                  |  |  |

【注】 \* サイズはオペランドサイズを示します。

B : バイト W : ワード

表 2.10 ブロック転送命令

| 命令       | サイズ | 機能                                                                                                    |
|----------|-----|-------------------------------------------------------------------------------------------------------|
| EEPMOV.B | -   | if R4L 0 then                                                                                         |
|          |     | Repeat @ER5+ @ER6+, R4L - 1 R4L                                                                       |
|          |     | Until R4L = 0                                                                                         |
|          |     | else next;                                                                                            |
| EEPMOV.W | -   | if R4 0 then                                                                                          |
|          |     | Repeat @ER5+ @ER6+, R4 - 1 R4                                                                         |
|          |     | Until R4 = 0                                                                                          |
|          |     | else next;                                                                                            |
|          |     | プロック転送命令です。ER5 で示されるアドレスから始まり、R4L または R4 で指定されるバイト数のデータを、ER6 で示されるアドレスのロケーションへ転送します。転送終了後、次の命令を実行します。 |

## 2.6.4 命令の基本フォーマット

H8/300H CPU の命令は、2 バイト(ワード)を単位にしています。各命令はオペレーションフィールド(OP)、レジスタフィールド(r)、EA 拡張部(EA) およびコンディションフィールド(cc) から構成されています。

### (1) オペレーションフィールド

命令の機能を表し、アドレッシングモードの指定、オペランドの処理内容を指定します。命令の 先頭 4 ビットを必ず含みます。2 つのオペレーションフィールドを持つ場合もあります。

#### (2) レジスタフィールド

汎用レジスタを指定します。アドレスレジスタのとき 3 ビット、データレジスタのとき 3 ビットまたは 4 ビットです。2 つのレジスタフィールドを持つ場合、またはレジスタフィールドを持たない場合もあります。

### (3) EA 拡張部

イミディエイトデータ、絶対アドレスまたはディスプレースメントを指定します。8 ビット、16 ビット、32 ビットです。24 ビットアドレスおよびディスプレースメントは上位 8 ビットをすべて 0 (H'00) とした 32 ビットデータとして扱われます。

#### (4) コンディションフィールド

Bcc 命令の分岐条件を指定します。

図 2.8 に命令フォーマットの例を示します。

| 7, 7, | ションフィールドのる |                              |          |                | 7                    |
|-------|------------|------------------------------|----------|----------------|----------------------|
|       |            | ор                           |          |                | NOP、RTSなど            |
| オペレー  | ションフィールドとし | <b>ノジス</b> タ                 | タフィールド   |                |                      |
|       | ор         |                              | rn       | rm             | ADD.B Rn、Rmなど        |
| オペレー  | ションフィールド、  | <b>ノジス</b> タ                 | タフィールドま  | 。<br>よびEA拡張部   | _                    |
| オペレー  |            | <b>ノジス</b> タ                 | 1        | I              | ]                    |
| オペレー  | ор         | <sub>ノ</sub> ジスタ<br>EA (disp | rn       | sよびEA拡張部<br>rm | MOV.B @(d:16, Rn)、Rn |
|       | op I       | EA (disp                     | rn<br>p) | rm             |                      |
|       | ор         | EA (disp                     | rn<br>p) | rm             |                      |

図 2.8 命令フォーマット

## 2.6.5 ビット操作命令使用上の注意

BSET、BCLR、BNOT、BST、BIST の各命令は、バイト単位でデータをリードし、ビット操作後に再びバイト単位でデータをライトします。したがって、ライト専用ビットを含むレジスタ、またはポートに対してこれらの命令を使用する場合には注意が必要です。

また、内部 I/O レジスタのフラグを 0 にクリアするために、BCLR 命令を使用することができます。この場合、割込み処理ルーチンなどで当該フラグが 1 にセットされていることが明らかであれば、事前に当該フラグをリードする必要はありません。

| 動作順序 |       | 動作内容                            |
|------|-------|---------------------------------|
| 1    | リド    | 指定したアドレスのデータ(バイト単位)をリードします。     |
| 2    | ビット操作 | リードしたデータの指定された1ビットを操作します。       |
| 3    | ライト   | 指定したアドレスに操作したデータ(バイト単位)をライトします。 |

ポート4の DDR に、BCLR 命令を実行した例を示します。

P4,、P4。は入力端子に設定され、それぞれ Low レベル、High レベルが入力されているとします。P4.~P4。は出力端子に設定され、それぞれ Low レベル出力状態とします。

ここで、BCLR 命令で、P4。を入力ポートにする例を示します。

#### (1) BCLR 命令を実行前

|     | P4, | P4 <sub>6</sub> | P4 <sub>5</sub> | P4, | P4 <sub>3</sub> | P4 <sub>2</sub> | P4 <sub>1</sub> | P4 <sub>o</sub> |
|-----|-----|-----------------|-----------------|-----|-----------------|-----------------|-----------------|-----------------|
| 入出力 | 入力  | 入力              | 出力              | 出力  | 出力              | 出力              | 出力              | 出力              |
| DDR | 0   | 0               | 1               | 1   | 1               | 1               | 1               | 1               |
| DR  | 1   | 0               | 0               | 0   | 0               | 0               | 0               | 0               |

## (2) BCLR 命令を実行

| i |      |    |   |        |                         |
|---|------|----|---|--------|-------------------------|
|   | BCLR | #0 | , | @P4DDR | DDR に対して BCLR 命令を実行します。 |

### (3) BCLR 命令を実行後

|     | P4, | P4 <sub>6</sub> | P4 <sub>5</sub> | P4 <sub>4</sub> | P4 <sub>3</sub> | P4 <sub>2</sub> | P4₁ | P4 <sub>0</sub> |
|-----|-----|-----------------|-----------------|-----------------|-----------------|-----------------|-----|-----------------|
| 入出力 | 出力  | 出力              | 出力              | 出力              | 出力              | 出力              | 出力  | 入力              |
| DDR | 1   | 1               | 1               | 1               | 1               | 1               | 1   | 0               |
| DR  | 1   | 0               | 0               | 0               | 0               | 0               | 0   | 0               |

### (4) BCLR 命令の動作説明

BCLR 命令を実行すると、CPU は、最初に P4DDR をリードします。

P4DDR はライト専用レジスタですので、CPU は HTFF をリードします。

したがって、この例では、DDR は H'3F ですが、CPU がリードしたデータは H'FF となります。 つぎに、CPU は、リードしたデータのビット 0 を 0 にクリアして、データを H'FE に変更します。 最後に、このデータ(H'FE)を DDR に書き込んで、BCLR 命令を終了します。

その結果、 $P4_0$ は、DDR が 0 になり、入力ポートになります。 しかし、入力ポートであったビット 7、6 の DDR が 1 になって、出力ポートに変化してしまいます。

また、内部 I/O レジスタのフラグを 0 にクリアするために、BCLR 命令を使用することができます。この場合、割込み処理ルーチンなどで当該フラグが 1 にセットされていることが明らかであれば、事前に当該フラグをリードする必要はありません。

# 2.7 アドレッシングモードと実効アドレスの計算方法

## 2.7.1 アドレッシングモード

H8/300H CPU は、表 2.11 に示すように、8 種類のアドレッシングモードをサポートしています。 命令ごとに、使用できるアドレッシングモードは異なります。

演算命令では、レジスタ直接、およびイミディエイトが使用できます。

転送命令では、プログラムカウンタ相対とメモリ間接を除くすべてのアドレッシングモードが使用できます。

また、ビット操作命令では、オペランドの指定にレジスタ直接、レジスタ間接、および絶対アドレス(@aa:8)が使用できます。さらに、オペランド中のビット番号を指定するためにレジスタ直接(BSET、BCLR、BNOT、BTSTの各命令)、およびイミディエイト(3ビット)が独立して使用できます。

| No. | アドレッシングモード         | 記号                                |
|-----|--------------------|-----------------------------------|
| 1   | レジスタ直接             | Rn                                |
| 2   | レジスタ間接             | @ERn                              |
| 3   | ディスプレースメント付きレジスタ間接 | @ ( d:16, ERn ) / @ ( d:24, ERn ) |
| 4   | ポストインクリメントレジスタ間接   | @ERn+                             |
|     | プリデクリメントレジスタ間接     | @ - ERn                           |
| 5   | 絶対アドレス             | @aa:8 / @aa:16 / @aa:24           |
| 6   | イミディエイト            | #xx:8 / #xx:16 / #xx:32           |
| 7   | プログラムカウンタ相対        | @ (d:8, PC) / @ (d:16, PC)        |
| 8   | メモリ間接              | @@aa:8                            |

表 2.11 アドレッシングモード一覧表

#### (1) レジスタ直接 Rn

命令コードのレジスタフィールドで指定されるレジスタ(8 ビット、16 ビットまたは 32 ビット) がオペランドとなります。

8ビットレジスタとしては ROH~R7H、ROL~R7L を指定可能です。

16 ビットレジスタとしては R0~R7、E0~E7 を指定可能です。

32 ビットレジスタとしては ER0~ER7 を指定可能です。

#### (2) レジスタ間接 @ERn

命令コードのレジスタフィールドで指定されるアドレスレジスタ (ERn)の内容の下位 24 ビットをアドレスとしてメモリ上のオペランドを指定します。

### (3) ディスプレースメント付きレジスタ間接 @(d:16, ERn)/@(d:24, ERn)

命令コードのレジスタフィールドで指定されるアドレスレジスタ(ERn)の内容に、命令コード中に含まれる 16 ビットディスプレースメントまたは 24 ビットディスプレースメントを加算した内容の下位 24 ビットをアドレスとしてメモリ上のオペランドを指定します。加算に際して、16 ビットディスプレースメントは符号拡張されます。

- (4) ポストインクリメントレジスタ間接@ERn + / プリデクリメントレジスタ間接 @ ERn
  - ポストインクリメントレジスタ間接 @ERn+

命令コードのレジスタフィールドで指定されるアドレスレジスタ(ERn)の内容の下位24ビットをアドレスとしてメモリ上のオペランドを指定します。

その後、アドレスレジスタの内容(32ビット)に1、2または4が加算され、加算結果がアドレスレジスタに格納されます。バイトサイズでは1、ワードサイズでは2、ロングワードサイズでは4がそれぞれ加算されます。ワードサイズ/ロングワードサイズのとき、レジスタの内容が偶数となるようにしてください。

● プリデクリメントレジスタ間接 @ - ERn

命令コードのレジスタフィールドで指定されるアドレスレジスタ (ERn)の内容から1、2または4を減算した内容の下位24ビットをアドレスとして、メモリ上のオペランドを指定します。

その後、減算結果がアドレスレジスタに格納されます。バイトサイズでは1、ワードサイズでは2、ロングワードサイズでは4がそれぞれ減算されます。ワードサイズ、ロングワードサイズのとき、アドレスレジスタの内容が偶数となるようにしてください。

(5) 絶対アドレス @aa:8 / @aa:16 / @aa:24

命令コード中に含まれる絶対アドレスで、メモリ上のオペランドを指定します。 絶対アドレスは8ビット(@aa:8)、16ビット(@aa:16)、または24ビット(@aa:24)です。 8ビット絶対アドレスの場合、上位16ビットはすべて1(H'FFFF)となります。

16 ビット絶対アドレスの場合、上位8 ビットは符号拡張されます。

24 ビット絶対アドレスの場合、全アドレス空間をアクセスできます。

絶対アドレスのアクセス範囲を表 2.12 に示します。

| 絶対アドレス   | 1M バイトモード                           | 16M バイトモード                              |
|----------|-------------------------------------|-----------------------------------------|
| 8 ビット    | H'FFF00 ~ H'FFFFF                   | H'FFFF00 ~ H'FFFFFF                     |
| (@aa:8)  | ( 1048320 ~ 1048575 )               | ( 16776960 ~ 16777215 )                 |
| 16 ビット   | H'00000 ~ H'07FFF,H'F8000 ~ H'FFFFF | H'000000 ~ H'007FFF,H'FF8000 ~ H'FFFFFF |
| (@aa:16) | ( 0 ~ 32767,1015808 ~ 1048575 )     | ( 0 ~ 32767,16744448 ~ 16777215 )       |
| 24 ビット   | H'00000 ~ H'FFFFF                   | H'000000 ~ H'FFFFF                      |
| (@aa:24) | ( 0 ~ 1048575 )                     | (0~16777215)                            |

表 2.12 絶対アドレスのアクセス範囲

#### (6) イミディエイト #xx:8 / #xx:16 / #xx:32

命令コードの中に含まれる 8 ビット(#xx:8)、16 ビット(#xx:16)、または 32 ビット(#xx:32)のデータを直接オペランドとして使用します。

なお、ADDS、SUBS、INC、DEC 命令では、イミディエイトデータが命令コード中に暗黙的に含まれます。ビット操作命令では、ビット番号を指定するための 3 ビットのイミディエイトデータが、命令コード中に含まれる場合があります。また、TRAPA 命令ではベクタアドレスを指定するための 2 ビットのイミディエイトデータが、命令コード中に含まれます。

#### (7) プログラムカウンタ相対 @(d:8, PC)/@(d:16, PC)

Bcc、BSR 命令で使用されます。

PC の内容で指定される 24 ビットのアドレスに、命令コード中に含まれる 8 ビット、または 16 ビットディスプレースメントを加算して、24 ビットの分岐アドレスを生成します。加算に際して、ディスプレースメントは 24 ビットに符号拡張されます。また加算される PC の内容は次の命令の先頭アドレスとなっていますので、分岐可能範囲は分岐命令に対して -  $126 \sim + 128$  バイト ( $-63 \sim +64$  ワード)または -  $32766 \sim +32768$  バイト ( $-16383 \sim +16384$  ワード)です。このとき、加算結果が偶数となるようにしてください。

### (8) メモリ間接 @@aa:8

JMP、JSR 命令で使用されます。

命令コードの中に含まれる 8 ビット絶対アドレスでメモリ上のオペランドを指定し、この内容を分岐アドレスとして分岐します。メモリ上のオペランドはロングワードサイズで指定します。このうち先頭 1 バイトは無視され、24 ビット長の分岐アドレスを生成します。図 2.9 にメモリ間接による分岐アドレスの指定方法を示します。

8 ビット絶対アドレスの上位のビットはすべて 0 (H'0000) となりますので、分岐アドレスを格納できるのは  $0 \sim 255$  ( $H'000000 \sim H'0000FF$ ) 番地です。

ただし、この内の先頭領域は例外処理ベクタ領域と共通になっていますから注意してください。 詳細は「第5章 割込みコントローラ」を参照してください。



図 2.9 メモリ間接による分岐アドレスの指定

ワードサイズ、またはロングワードサイズでメモリを指定する場合、および分岐アドレスを指定する場合に奇数アドレスを指定すると、最下位ビットは0とみなされ、1番地前から始まるデータまたは命令コードをアクセスします(「2.5.2 メモリ上でのデータ構成」を参照してください)。

## 2.7.2 実効アドレスの計算方法

各アドレッシングモードにおける実効アドレス (EA: Effective Address) の計算方法を表 2.13 に示します。

1M バイトモードの場合、計算結果の上位 4 ビットは無視され、20 ビットの実効アドレスを生成します。







【記号説明】

r, rm, m:レジスタフィールド op : オペレーションフィールド

disp : ディスプレースメント IMM : イミディエイトデータ

abs : 絶対アドレス

# 2.8 処理状態

### 2.8.1 概要

H8/300H CPU の処理状態には、プログラム実行状態、例外処理状態、低消費電力状態、リセット状態、およびバス権解放状態の 5 種類があります。さらに、低消費電力状態には、スリープモード、ソフトウェアスタンバイモード、およびハードウェアスタンバイモードがあります。処理状態の分類を図 2.10 に、各状態間の遷移を図 2.12 に示します。



図 2.10 処理状態の分類

# 2.8.2 プログラム実行状態

CPU がプログラムを順次実行している状態です。

## 2.8.3 例外処理状態

リセット、割込み、またはトラップ命令の例外処理要因によって起動され、CPU が通常の処理状態の流れを変え、例外処理ベクタテーブルからスタートアドレスを取り出し、その番地に分岐する過渡的な状態です。割込みおよびトラップ命令例外処理では、SP(ER7)を参照して、PC および CCR の退避を行います。

#### (1) 例外処理の種類と優先度

例外処理には、リセット、割込み、およびトラップ命令があります。表 2.14 に、例外処理の種類と優先度を示します。トラップ命令例外処理は、プログラム実行状態で常に受け付けられます。

|        | 100 100 Em 12/000 |        |             |                                                  |  |  |  |  |  |
|--------|-------------------|--------|-------------|--------------------------------------------------|--|--|--|--|--|
| 優先度 例外 |                   | 例外処理要因 | 例外処理検出タイミング | 例外処理開始タイミング                                      |  |  |  |  |  |
|        | 高                 | リセット   |             | RES 端子が Low レベルから High レベルに変化すると、ただちに例外処理を開始します。 |  |  |  |  |  |
|        |                   |        |             | 割込み要求が発生すると、命令の実行終了時ま<br>たは例外処理終了時に例外処理を開始します。   |  |  |  |  |  |
|        | <br>低             | トラップ命令 |             | トラップ(TRAPA)命令を実行すると、例外処理を開始します。                  |  |  |  |  |  |

表 2.14 例外処理の種類と優先度

【注】 \* ANDC、ORC、XORC、LDC 命令の実行終了時点、またはリセット例外処理の終了時点では、割込み要因の検出を行いません。

例外処理要因は、図 2.11 に示すように分類されます。

例外処理要因とベクタ番号ならびにベクタアドレスの詳細は「第4章 例外処理」および「第5章 割込みコントローラ」を参照してください。



図 2.11 例外処理要因の分類



図 2.12 状態遷移図

## 2.8.4 例外処理の動作

#### (1) リセット例外処理の動作

リセット例外処理は、最も優先度の高い例外処理です。RES 端子を Low レベルにしてリセット状態にした後、RES 端子を High レベルにすると、リセット例外処理が起動されます。リセット例外処理が起動されると、CPU は、例外処理ベクタテーブルからスタートアドレスを取り出し、その番地からプログラムの実行を開始します。リセット例外処理実行中、および終了後は、NMI を含めたすべての割込みが禁止されます。

#### (2) 割込み例外処理およびトラップ命令例外処理の動作

これらの例外処理が起動されると、CPU は SP (ER7) を参照して PC と CCR をスタックに退避します。次に、SYSCR の UE ビットが 1 のときは CCR の I ビットが 1 にセットされ、UE ビットが 0 のときは CCR の I ビット、UI ビットが Nずれも 1 にセットされます。

その後、例外処理ベクタテーブルからスタートアドレスを取り出して分岐します。 例外処理終了後のスタックの構造を図 2.13 に示します。



図 2.13 例外処理終了後のスタック状態

## 2.8.5 バス権解放状態

CPU 以外のバスマスタによるバス権要求に対して、バス権を解放した状態です。CPU 以外のバスマスタには DMA コントローラ、リフレッシュコントローラ、および外部バスマスタがあります。

バス権解放状態では、CPU は内部動作を除き、停止します。また、割込みも受け付けられません。 詳細は「6.3.7 バスアービタの動作」を参照してください。

## 2.8.6 リセット状態

RES 端子が Low レベルになると、実行中の処理はすべて中止され、CPU はリセット状態になります。リセットによって CCR の I ビットが 1 にセットされます。リセット状態ではすべての割込みが禁止されます。

RES 端子を Low レベルから High レベルにすると、リセット例外処理が開始されます。

ウォッチドッグタイマのオーバフローによって、リセット状態とすることもできます。詳細は「第 12章 ウォッチドッグタイマ」を参照してください。

### 2.8.7 低消費電力状態

低消費電力状態は CPU の動作を停止して、消費電力を下げる状態です。スリープモード、ソフトウェアスタンバイモード、ハードウェアスタンバイモードがあります。

#### (1) スリープモード

スリープモードは、SYSCR の SSBY ビットを 0 にクリアした状態で、SLEEP 命令を実行することによって遷移するモードです。CPU の動作は、SLEEP 命令実行直後で停止します。CPU の内部レジスタの内容は保持されます。

### (2) ソフトウェアスタンバイモード

ソフトウェアスタンバイモードは、SYSCR の SSBY ビットを 1 にセットした状態で、SLEEP 命令を実行することによって遷移するモードです。

CPU およびクロックをはじめ内蔵周辺モジュールのすべての動作が停止します。内蔵周辺モジュールはリセット状態になりますが、規定の電圧が与えられている限り CPU の内部レジスタの内容および内蔵 RAM の内容は保持されます。また、I/O ポートの状態も保持されます。

#### (3) ハードウェアスタンバイモード

ハードウェアスタンバイモードは、STBY 端子を Low レベルにすることによって遷移するモードです。ソフトウェアスタンバイモードと同様に、CPU およびすべてのクロックは停止し、内蔵周辺モジュールはリセット状態になりますが、規定の電圧が与えられている限り、内蔵 RAM の内容は保持されます。

低消費電力状態についての詳細は、「第20章 低消費電力状態」を参照してください。

# 2.9 基本動作タイミング

## 2.9.1 概要

H8/300H CPU は、クロック ( ) を基準に動作しています。 の立上がりから次の立上がりまでの1単位をステートと呼びます。メモリサイクルまたはバスサイクルは、2または3ステートで構成され、内蔵メモリ、内蔵周辺モジュール、または外部アドレス空間によってそれぞれ異なるアクセスを行います。外部アドレス空間のアクセスについては、バスコントローラで設定することができます。

## 2.9.2 内蔵メモリアクセスタイミング

内蔵メモリのアクセスは、2 ステートアクセスを行います。このとき、データバス幅は 16 ビットで、バイトおよびワードサイズのアクセスが可能です。内蔵メモリアクセスサイクルを図 2.14 に、端子状態を図 2.15 に示します。



図 2.14 内蔵メモリアクセスサイクル



図 2.15 内蔵メモリアクセス時の端子状態

## 2.9.3 内蔵周辺モジュールアクセスタイミング

内蔵周辺モジュールのアクセスは 3 ステートで行われます。このとき、データバス幅は 8 ビットまたは 16 ビットであり、内部 I/O レジスタにより異なります。内蔵周辺モジュールアクセスタイミングを図 2.16 に、端子状態を図 2.17 に示します。



図 2.16 内蔵周辺モジュールアクセスサイクル



図 2.17 内蔵周辺モジュールアクセス時の端子状態

## 2.9.4 外部アドレス空間アクセスタイミング

外部アドレス空間は8つのエリア(エリア0~7)に分割されており、バスコントローラの設定により、各エリアごとにデータバス幅(8ビットまたは16ビット)とアクセスステート(2ステートまたは3ステート)の選択ができます。

詳細は「第6章 バスコントローラ」を参照してください。

# 3. MCU 動作モード

## 3.1 概要

## 3.1.1 動作モードの種類の選択

本 LSI には、7 種類の動作モード(モード  $1\sim7$ ) があります。これらのモードは、モード端子( $MD_2\sim MD_3$ ) を表 3.1 のように設定することによってバスモードの初期状態とアドレス空間を選択することができます。

| 次 5.1 動作と 1 の信頼の医所  |        |      |              |           |             |        |        |  |
|---------------------|--------|------|--------------|-----------|-------------|--------|--------|--|
| 動作モード* <sup>3</sup> | Ų      | 端子設定 | Ē            |           | 内容          |        |        |  |
|                     | $MD_2$ | MD₁  | $MD_{\circ}$ | アドレス空間    | バスモード初期状態*1 | 内蔵 ROM | 内蔵 RAM |  |
| -                   | 0      | 0    | 0            | -         | -           | -      | -      |  |
| モード1                | 0      | 0    | 1            | 拡張モード     | 8 ビット       | 無効     | 有効*²   |  |
| モード 2               | 0      | 1    | 0            | 拡張モード     | 16 ビット      | 無効     | 有効*²   |  |
| モード3                | 0      | 1    | 1            | 拡張モード     | 8 ビット       | 無効     | 有効*²   |  |
| モード4                | 1      | 0    | 0            | 拡張モード     | 16 ビット      | 無効     | 有効*²   |  |
| モード 5               | 1      | 0    | 1            | 拡張モード     | 8 ビット       | 有効     | 有効*²   |  |
| モード 6               | 1      | 1    | 0            | 拡張モード     | 8 ビット       | 有効     | 有効*²   |  |
| モード 7               | 1      | 1    | 1            | シングルチップアド | -           | 有効     | 有効     |  |
|                     |        |      |              | バンストモード   |             |        |        |  |

表 3.1 動作モードの種類の選択

- 【注】 \*1 モード 1~6 において、バス幅コントロールレジスタ (ABWCR) を設定することによりデータバス幅をエリアごとに 8 ビットデータバスまたは 16 ビットデータバスにすることができます。 詳細は、「第6章 バスコントローラ」を参照してください。
  - \*2 SYSCR の RAME ビットを 0 にクリアすると外部アドレス空間に切り換わります。
  - \*3 FWE 端子 0 のときの動作モードです。1 のときの動作モードは、「第 18 章 ROM」を参照してください。

アドレス空間は、1M バイト / 16M バイトのいずれかを選択することができます。外部データバスのバス幅は ABWCR により、8 ビット / 16 ビットバスモードのいずれかになります。すべてのエリアを 8 ビットアクセス空間に設定した場合、8 ビットバスモードとなります。詳細は「第 6 章 バスコントローラ」を参照してください。

モード  $1\sim4$  は、外部メモリおよび周辺デバイスをアクセスすることができる内蔵 ROM 無効拡張モードです。

モード 1、2 でサポートするアドレス空間は、最大 1M バイトです。また、モード 3、4 でサポートするアドレス空間は、最大 16M バイトです。

モード 5、6 は、外部メモリおよび周辺デバイスをアクセスすることができる内蔵 ROM 有効拡張 モードです。モード 5 でサポートするアドレス空間は、最大 1M バイトです。また、モード 6 でサポートするアドレス空間は、最大 16M バイトです。

モード 7 は、内蔵 ROM と RAM、内部 I/O レジスタで動作するシングルチップモードです。すべ

てのポートを使用することができます。

アドレス空間は最大 1M バイトです。

モード 1~7 以外は、本 LSI では使用できません。したがって、モード端子は必ずモード 1~7 になるように設定してください。

モード端子は、動作中に変化させないでください。

## 3.1.2 レジスタ構成

本 LSI にはモード端子 ( $MD_2 \sim MD_0$ ) の状態が反映される MDCR と、動作を制御する SYSCR があります。レジスタ構成を表 3.2 に示します。

| アドレス*  | 名 称            | 略 称   | R/W | 初期値  |  |  |  |  |
|--------|----------------|-------|-----|------|--|--|--|--|
| H'FFF1 | モードコントロールレジスタ  | MDCR  | R   | 不定   |  |  |  |  |
| H'FFF2 | システムコントロールレジスタ | SYSCR | R/W | H'0B |  |  |  |  |

表 3.2 レジスタ構成

【注】\* アドレスの下位 16 ビットを示しています。

# 3.2 モードコントロールレジスタ (MDCR)

MDCR は 8 ビットのリード専用のレジスタで、本 LSI の現在の動作モードをモニタするのに用います。



【注】\* MD<sub>2</sub>~MD<sub>0</sub>端子により決定されます。

ビット7、6: リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット5~3: リザーブビット

リザーブビットです。リードすると常に0が読み出されます。ライトは無効です。

ビット2~0:モードセレクト2~0(MDS2~0)

これらのビットは、モード端子( $\mathrm{MD_2} \sim \mathrm{MD_0}$ )のレベルを反映した値(現在の動作モード)を示しています。 $\mathrm{MDS2} \sim \mathrm{MDS0}$  ビットは  $\mathrm{MD_2} \sim \mathrm{MD_0}$  端子にそれぞれ対応します。これらのビットは、リード専用でライトは無効です。 $\mathrm{MDCR}$  をリードすると、モード端子( $\mathrm{MD_2} \sim \mathrm{MD_0}$ )のレベルがこれらのビットにラッチされます。

# 3.3 システムコントロールレジスタ (SYSCR)

SYSCR は8ビットのレジスタで本LSIの動作を制御します。



<u>ソフトウェアスタンバイ</u> ソフトウェアスタンバイモードへの遷移を指定するビットです。

ビット7:ソフトウェアスタンバイ(SSBY)

ソフトウェアスタンバイモードへの遷移を指定します (ソフトウェアスタンバイモードについては「第 20 章 低消費電力状態」を参照してください)。

なお、外部割込みによりソフトウェアスタンバイモードが解除され、通常動作に遷移したとき、 このビットは1にセットされたままです。クリアする場合は、0をライトしてください。

| ビット7 | 説明                            |       |
|------|-------------------------------|-------|
| SSBY |                               |       |
| 0    | SLEEP 命令実行後、スリープモードに遷移        | (初期値) |
| 1    | SLEEP 命令実行後、ソフトウェアスタンバイモードに遷移 |       |

ビット6~4: スタンバイタイマセレクト2~0(STS2~0)

外部割込みによって、ソフトウェアスタンバイモードを解除する場合に、内部クロックが安定するまで CPU と内蔵周辺モジュールが待機する時間を指定します。

水晶発振の場合、動作周波数に応じて待機時間が 7ms 以上となるように指定してください。 待機時間の設定については、「20.4.3 ソフトウェアスタンバイモード解除後の発振安定待機時

#### 間の設定」を参照してください。

| ビット6 | ビット5 | ビット4 | 説 明                    |
|------|------|------|------------------------|
| STS2 | STS1 | STS0 |                        |
| 0    | 0    | 0    | 待機時間 = 8192 ステート (初期値) |
|      |      | 1    | 待機時間= 16384 ステート       |
|      | 1    | 0    | 待機時間= 32768 ステート       |
|      |      | 1    | 待機時間= 65536 ステート       |
| 1    | 0    | 0    | 待機時間 = 131072 ステート     |
|      |      | 1    | 待機時間 = 1024 ステート       |
|      | 1    | -    | 使用禁止                   |

#### ビット3: ユーザビットイネーブル(UE)

CCR の UI ビットをユーザビットとして使用するか、割込みマスクビットとして使用するかを選択します。

| ビット3 | 説明                           |       |
|------|------------------------------|-------|
| UE   |                              |       |
| 0    | CCR の UI ビットを、割込みマスクビットとして使用 |       |
| 1    | CCR の UI ビットを、ユーザビットとして使用    | (初期値) |

#### ビット2: NMI エッジセレクト(NMIEG)

NMI 端子の入力エッジ選択を行います。

| ビット2  | 説明                      |       |
|-------|-------------------------|-------|
| NMIEG |                         |       |
| 0     | NMI 入力の立下がりエッジで割込み要求を発生 | (初期値) |
| 1     | NMI 入力の立上がりエッジで割込み要求を発生 |       |

#### ビット1:リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

#### ビット0:RAM イネーブル(RAME)

内蔵 RAM の有効 / 無効を選択します。RAME ビットは、RES 端子の立上がりエッジでイニシャライズされます。ソフトウェアスタンバイモードでは、イニシャライズされません。

| ビット0 | 説明        |       |
|------|-----------|-------|
| RAME |           |       |
| 0    | 内蔵 RAM 無効 |       |
| 1    | 内蔵 RAM 有効 | (初期値) |

## 3.4 各動作モードの説明

#### 3.4.1 モード1

ポート 1、2、5 の機能がアドレス端子  $A_{19}$  ~  $A_{0}$  となり、最大 1M バイトのアドレス空間をアクセスできます。リセット直後は 8 ビットバスモードとなり、すべてのエリアは 8 ビットアクセス空間となります。ただし、ABWCR により少なくとも 1 つのエリアを 16 ビットアクセス空間に設定した場合には、16 ビットバスモードとなります。

#### 3.4.2 モード2

ポート 1、2、5 の機能がアドレス端子  $A_{19}$  ~  $A_0$  となり、最大 1M バイトのアドレス空間をアクセスできます。リセット直後は 16 ビットバスモードとなり、すべてのエリアは 16 ビットアクセス空間となります。ただし、ABWCR によりすべてのエリアを 8 ビットアクセス空間に設定した場合には、8 ビットバスモードとなります。

#### 3.4.3 モード3

ポート 1、2、5 およびポート A の一部の機能がアドレス端子  $A_{23}$  ~  $A_0$  となり、最大 16M バイトのアドレス空間をアクセスできます。バスモードはリセット直後に 8 ビットバスモードとなり、すべてのエリアは 8 ビットアクセス空間となります。ただし、ABWCR により少なくとも 1 つのエリアを 16 ビットアクセス空間に設定した場合には、16 ビットバスモードとなります。 $A_{23}$  ~  $A_{21}$  は、バスリリースコントロールレジスタ(BRCR)のビット 7 ~ 5 に 0 をライトすると有効になります(本モードでは  $A_{20}$  は常に出力となります)。

#### 3.4.4 モード4

ポート 1、2、5 およびポート A の一部の機能がアドレス端子  $A_{23}$  ~  $A_0$  となり、最大 16M バイトのアドレス空間をアクセスできます。バスモードはリセット直後に 16 ピットバスモードとなり、すべてのエリアは 16 ビットアクセス空間となります。ただし、ABWCR によりすべてのエリアを 8 ビットアクセス空間に設定した場合には、8 ビットバスモードとなります。 $A_{23}$  ~  $A_{24}$  は、BRCR のビット 7 ~ 5 に 0 をライトすると有効になります(本モードでは  $A_{25}$  は常に出力となります)。

#### 3.4.5 モード 5

ポート 1、2、5 の機能がアドレス端子  $A_{19}$  ~  $A_{0}$  となり、最大 1M バイトのアドレス空間をアクセスできます。リセット直後は入力ポートになっています。したがってアドレスバスとして使用する場合は各々の対応するデータディレクションレジスタ (PIDDR、P2DDR、P5DDR)を 1 にセットして、ポート 1、2、5 を出力に設定してください。バスモードはリセット直後に、8 ビットバスモードとなり、すべてのエリアは 8 ビットアクセス空間となります。ただし、ABWCR により、少なくとも 1 つのエリアを 16 ビットアクセス空間に設定した場合には、16 ビットバスモードとなります。

#### 3.4.6 モード 6

 常に出力となります)。

バスモードはリセット直後に、8 ビットバスモードとなり、すべてのエリアは 8 ビットアクセス 空間となります。ただし、ABWCR により、少なくとも 1 つのエリアを 16 ビットアクセス空間に設 定した場合には、16 ビットバスモードとなります。

#### 3.4.7 モード7

内蔵 ROM と RAM、内部 I/O レジスタで動作するモードです。すべてのポートを使用することができます。

モード 7 はアドレス空間が 1M バイトとなります。

## 3.5 各動作モードにおける端子機能

動作モードによりポート  $1 \sim 5$ 、およびポート A の端子機能が切り換わります。各動作モードにおける端子機能の一覧を表 3.3 に示します。

|       |                                      |                                   |                                      |                                   | ,                                    |                                                        |                                   |
|-------|--------------------------------------|-----------------------------------|--------------------------------------|-----------------------------------|--------------------------------------|--------------------------------------------------------|-----------------------------------|
| ポート   | モード1                                 | モード2                              | モード3                                 | モード4                              | モード5                                 | モード6                                                   | モード7                              |
| ポート 1 | $A_7 \sim A_0$                       | $A_7 \sim A_0$                    | $A_7 \sim A_0$                       | $A_7 \sim A_0$                    | P1, ~ P1, *2                         | P1, ~ P1, *2                                           | P1, ~ P1 <sub>0</sub>             |
| ポート 2 | A <sub>15</sub> ~ A <sub>8</sub>     | A <sub>15</sub> ~ A <sub>8</sub>  | A <sub>15</sub> ~ A <sub>8</sub>     | A <sub>15</sub> ~ A <sub>8</sub>  | P2, ~ P2,*2                          | P2, ~ P2, *2                                           | P2, ~ P2 <sub>0</sub>             |
| ポート 3 | D <sub>15</sub> ~ D <sub>8</sub>     | D <sub>15</sub> ~ D <sub>8</sub>  | D <sub>15</sub> ~ D <sub>8</sub>     | D <sub>15</sub> ~ D <sub>8</sub>  | D <sub>15</sub> ~ D <sub>8</sub>     | D <sub>15</sub> ~ D <sub>8</sub>                       | P3 <sub>7</sub> ~ P3 <sub>0</sub> |
| ポート 4 | P4 <sub>7</sub> ~ P4 <sub>0</sub> *1 | $D_7 \sim D_0^{*1}$               | P4 <sub>7</sub> ~ P4 <sub>0</sub> *1 | $D_7 \sim D_0^{*1}$               | P4 <sub>7</sub> ~ P4 <sub>0</sub> *1 | P4 <sub>7</sub> ~ P4 <sub>0</sub> * <sup>1</sup>       | P4, ~ P4 <sub>0</sub>             |
| ポート 5 | A <sub>19</sub> ~ A <sub>16</sub>    | A <sub>19</sub> ~ A <sub>16</sub> | A <sub>19</sub> ~ A <sub>16</sub>    | A <sub>19</sub> ~ A <sub>16</sub> | P5 <sub>3</sub> ~ P5 <sub>0</sub> *2 | P5 <sub>3</sub> ~ P5 <sub>0</sub> * <sup>2</sup>       | P5 <sub>3</sub> ~ P5 <sub>0</sub> |
| ポートA  | PA, ~ PA,                            |                                   |                                      |                                   | PA, ~ PA,                            | PA <sub>7</sub> ~ PA <sub>5</sub> , A <sub>20</sub> *3 | PA, ~ PA,                         |
|       |                                      |                                   | $PA_{5}^{*3}, A_{20}$                | $PA_{5}^{*3}, A_{20}$             |                                      |                                                        |                                   |

表 3.3 各動作モードにおけるポート 1~5、およびポート A の機能

- 【注】 \*1 初期状態を示しています。ABWCR の設定により、バスモードを切り換えることができます。8 ビットモード時には P4,~P4。に、16 ビットバスモード時には D,~D。となります。
  - \*2 初期状態を示しています。各々対応するデータディレクションレジスタ(P1DDR、P2DDR、P5DDR)を1に設定することにより、アドレスバスとなります。
  - \*3 初期状態を示しています。 $A_{20}$ は常にアドレス出力です。 $PA_7 \sim PA_5$ は、BRCR のビット  $7 \sim 5$  に 0 をライトすることにより  $A_{10} \sim A_{21}$ 出力になります。

# 3.6 各動作モードのメモリマップ

本 LSI のメモリマップを図 3.1 に示します。アドレス空間は 8 エリアに分割されています。モード 1 とモード 2、モード 3 とモード 4 ではそれぞれバスモードの初期状態が異なります。

また、モード 1、2、5、7(1M バイトモード)とモード 3、4、6(16M バイトモード)で、内蔵 RAM および内部 I/O レジスタの配置が異なります。また、CPU のアドレッシングモードのうち、絶対アドレス 8 ビット / 16 ビット ( @aa:8/@aa:16 ) で指定できる範囲が異なります。

| モード1、2<br>(内蔵ROM無効拡張1Mバ                           | イトモード)                                       | モード3、4<br>(内蔵ROM無効拡張16Mパイトモード)        |                                      |  |
|---------------------------------------------------|----------------------------------------------|---------------------------------------|--------------------------------------|--|
| H'00000 ベクタエリア                                    | 間接分岐<br>  7<br>  ドレス                         | H'0000000<br>ベクタエリア                   | が、大人、一般の表現の表現を発展して、大人、人              |  |
| H'000FF                                           | ジラ アシ                                        | H'0000FF                              |                                      |  |
| H'07FFF                                           | メレ 都1 14 14 14 14 14 14 14 14 14 14 14 14 14 | H'007FFF                              | ************************************ |  |
| H'1FFFF                                           | エリア0                                         |                                       | エリア0                                 |  |
| H'20000<br>H'3FFF<br>H'40000                      | エリア1<br><br>エリア2                             | H'1FFFFF<br>H'200000                  | <br>エリア1                             |  |
| H'5FFFF<br>H'60000 外部アドレス空間<br>H'7FFFF<br>H'80000 | エリア3<br><br>エリア4                             | H'3FFFFF<br>H'400000                  | エリア2                                 |  |
| H'9FFFF<br>H'A0000<br>H'BFFFF<br>H'C0000          | エリア5<br>エリア6                                 | H'5FFFFF<br>H'600000<br>外部アドレス        | <br><br>エリア3                         |  |
| H'DFFFF<br>H'E0000                                | エリア7                                         | H'7FFFFF<br>H'800000                  |                                      |  |
| H'F8000                                           |                                              | H'9FFFFF<br>H'A00000                  | エリア4                                 |  |
| H'FDF0F<br>H'FDF10<br>内蔵RAM*                      | ₹<br>_                                       | H'BFFFFF<br>H'C00000                  | エリア5<br>                             |  |
| H'FFF00<br>H'FFF0F<br>H'FFF10                     | ドレス8ピット<br>アドレス16ピ                           | H'DFFFFF<br>H'E00000                  | エリア6<br>                             |  |
| 外部アドレス<br>空間<br>H'FFF1B<br>H'FFF1C                |                                              |                                       | エリア7                                 |  |
| 内部I/O<br>レジスタ<br>H'FFFFF                          | 絶対不能対                                        | H'FFB000                              |                                      |  |
|                                                   |                                              |                                       | 1.7 %<br>2<br>7                      |  |
|                                                   |                                              | H'FFFF0F<br>H'FFFF10<br>外部アドレス<br>空間  | トレス8代<br>サドレス16<br>カトフス16<br>カトス16   |  |
|                                                   |                                              | H'FFFF1B<br>H'FFFF1C<br>内部I/O<br>レジスタ | 絶対アドレ                                |  |
| <br>  【注】* 内蔵RAMをディスコ                             | エーブルにする                                      | H'FFFFFF   <br>  と外部アドレス空間になりま        | tJ                                   |  |

図 3.1 本 LSI の各動作モードにおけるメモリマップ (1)

| モード5<br>(内蔵ROM有効拡張1Mパイトモード)   |               |                                         | (内蔵ROI                 | M有効拡張16M <i>)</i>                | バイトモ・        | -ド)             | (シングルチップアドバンストモード)  |                    |                   |                                        |                         |
|-------------------------------|---------------|-----------------------------------------|------------------------|----------------------------------|--------------|-----------------|---------------------|--------------------|-------------------|----------------------------------------|-------------------------|
| H'00000                       | ベクタエリア        |                                         | }                      | H'000000                         | ベクタエリア       |                 | <b>}</b>            | H'00000            | ベクタエリア            | T1                                     | 7                       |
| H'000FF                       |               | 間接分岐へ                                   | ドレス                    | H'0000FF                         |              | リ間接分岐<br>レス     | ポイ<br>スフ            | H'000FF            |                   |                                        | ポイ<br>スプ                |
| H'07FFF                       | 内蔵ROM         | メインデー アドレビ                              | 6<br>部<br>16<br>で<br>シ | H'007FFF                         | 内蔵ROM        | メインボーンボーン ボーン 間 | #<br>16<br>16<br>だ。 | H'07FFF            | 内蔵ROM             | メン・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ | か<br>(本文)<br>(A)<br>(A) |
| H'1FFFF                       |               | エリア                                     | 0                      | H'07FFF<br>H'080000              |              | _               |                     | H'7FFFF            |                   |                                        |                         |
| H'20000<br>H'3FFFF            |               | エリア                                     | 1                      | H'1FFFFF                         |              | エリア             | 0                   |                    |                   |                                        |                         |
| H'40000<br>H'5FFFF<br>H'60000 |               | エリア                                     |                        | H'200000                         |              |                 |                     |                    |                   |                                        |                         |
| H'7FFFF<br>H'80000            | 外部アドレス<br>空間  | エリア                                     |                        | H'3FFFFF<br>H'400000             |              | エリア             | 1                   |                    |                   |                                        |                         |
| H'9FFFF<br>H'A0000<br>H'BFFFF | 포맨            | エリア                                     |                        | H'5FFFFF                         |              | エリア             | 2                   |                    |                   |                                        |                         |
| H'C0000<br>H'DFFFF<br>H'E0000 |               | エリア                                     |                        | H'600000                         | 外部アドレス<br>空間 |                 | _                   |                    |                   |                                        |                         |
|                               |               | エリア                                     | 1                      | H'7FFFF<br>H'800000              | <u> </u>     | エリア             | 3                   |                    |                   |                                        |                         |
| H'F8000                       |               |                                         | <b>}</b>               | H'9FFFF<br>H'A00000              |              | エリア             | 4                   | H'F8000            |                   |                                        | <b>}</b>                |
| H'FDF0F<br>H'FDF10            | 内蔵RAM*        |                                         | ット                     | H'BFFFFF<br>H'C00000             |              | エリア             | 5                   | H'FDF10            | 内蔵RAM             | ]                                      | ٽ<br>7                  |
| H'FFF00<br>H'FFF0F            |               | 1 2 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 | ドレス16ど、                | H'DFFFFF                         |              | エリア             | 6                   | H'FFF00<br>H'FFF0F |                   | 1 × ×                                  | ス16ビ                    |
| H'FFF10                       | 外部アドレス<br>空間  | ドレス8ビ                                   | ボフィン                   | H'E00000                         |              |                 |                     |                    |                   | ドレス8だッ                                 | 7                       |
| H'FFF1B<br>H'FFF1C            | 内部I/O<br>レジスタ | 御なアド                                    | 絶対アー                   | H'FF8000                         |              | エリア             | 7<br>               | H'FFF1C            | <br>内部I/O<br>レジスタ | 絶対アド                                   | 絶対ア                     |
| H'FFFFF                       |               | Lt                                      | <b>y</b>               | H'FFDF0F<br>H'FFDF10             | <br>内蔵RAM*   | _               | _                   | H'FFFFF            |                   | ⊥t                                     | <b>j</b>                |
|                               |               |                                         |                        | H'FFFF00<br>H'FFFF0F<br>H'FFFF10 | 外部アドレス       | 7 28 ばット        | ドレス16ビッ             |                    |                   |                                        |                         |
|                               |               |                                         |                        | H'FFFF1B<br>H'FFFF1C             | 空間<br>       |                 | 絶対アド                |                    |                   |                                        |                         |
|                               |               |                                         |                        | H'FFFFFF                         | レジスタ         | 4               | <b>.</b>            |                    |                   |                                        |                         |

図 3.1 本 LSI の各動作モードにおけるメモリマップ (2)

# 4. 例外処理

## 4.1 概要

#### 4.1.1 例外処理の種類と優先度

例外処理には、表 4.1 に示すように、リセット、トラップ命令、および割込みによるものがあります。これらの例外処理には表 4.1 に示すように優先度が設けられており、複数の例外処理が同時に発生した場合は、この優先度に従って受け付けられ処理されます。トラップ命令例外処理は、プログラム実行状態で常に受け付けられます。

|     | 次4.1 例が延延の権機と優加及 |                                             |  |  |  |  |  |  |
|-----|------------------|---------------------------------------------|--|--|--|--|--|--|
| 優先度 | 例外処理の種類          | 例外処理開始タイミング                                 |  |  |  |  |  |  |
| 高   | リセット             | RES 端子が Low レベルから High レベルに変化すると、ただちに開始します。 |  |  |  |  |  |  |
|     |                  | 割込み要求が発生すると、命令の実行終了時または例外処理終了時に開始します。       |  |  |  |  |  |  |
|     | トラップ命令           | トラップ(TRAPA)命令の実行により開始します。                   |  |  |  |  |  |  |
| 低   | (TRAPA)          |                                             |  |  |  |  |  |  |

表 4.1 例外処理の種類と優先度

## 4.1.2 例外処理の動作

例外処理は、各例外処理要因により起動されます。

トラップ命令および割込み例外処理は、次のように動作します。

- (1) プログラムカウンタ (PC) とコンディションコードレジスタ (CCR) をスタックに退避します。
- (2) CCRの割込みマスクビットを1にセットします。
- (3) 起動要因に対応するベクタアドレスを生成し、そのベクタアドレスの内容が示す番地から プログラムの実行が開始されます。

リセット例外処理の場合は上記(2)、(3)の動作を行います。

## 4.1.3 例外処理要因とベクタテーブル

各例外処理要因は、図 4.1 に示すように分類されます。 これらの例外処理要因には、それぞれ異なるベクタアドレスが割り当てられています。 これらの要因とベクタアドレスとの対応を表 4.2 に示します。



図 4.1 例外処理要因

表 4.2 例外処理ベクタテーブル

| 例外処3      | 理要因                           | ベクタ番号   | ベクタアドレス*1       |
|-----------|-------------------------------|---------|-----------------|
| リセット      |                               | 0       | H'0000 ~ H'0003 |
| システム予約    |                               | 1       | H'0004 ~ H'0007 |
|           |                               | 2       | H'0008 ~ H'000B |
|           |                               | 3       | H'000C ~ H'000F |
|           |                               | 4       | H'0010 ~ H'0013 |
|           |                               | 5       | H'0014 ~ H'0017 |
|           |                               | 6       | H'0018 ~ H'001B |
| 外部割込み NMI |                               | 7       | H'001C ~ H'001F |
| トラップ命令    |                               | 8       | H'0020 ~ H'0023 |
| (4要因)     |                               | 9       | H'0024 ~ H'0027 |
|           |                               | 10      | H'0028 ~ H'002B |
|           |                               | 11      | H'002C ~ H'002F |
| 外部割込み     | $IRQ_{\scriptscriptstyle{0}}$ | 12      | H'0030 ~ H'0033 |
|           | IRQ₁                          | 13      | H'0034 ~ H'0037 |
|           | $IRQ_{\scriptscriptstyle 2}$  | 14      | H'0038 ~ H'003B |
|           | $IRQ_{_3}$                    | 15      | H'003C ~ H'003F |
|           | $IRQ_{\scriptscriptstyle 4}$  | 16      | H'0040 ~ H'0043 |
|           | $IRQ_{\scriptscriptstyle{5}}$ | 17      | H'0044 ~ H'0047 |
| システム予約    |                               | 18      | H'0048 ~ H'004B |
|           |                               | 19      | H'004C ~ H'004F |
| 内部割込み*2   |                               | 20 ~ 60 | H'0050 ~ H'0053 |
|           |                               |         | ~               |
|           |                               |         | H'00F0 ~ H'00F3 |

<sup>【</sup>注】 \*1 アドレスの下位 16 ビットを示しています。

<sup>\*2</sup> 内部割込みのベクタテーブルは、「5.3.3 割込み例外処理ベクタテーブル」を参照してください。

## 4.2 リセット

#### 4.2.1 概要

リセットは、最も優先順位の高い例外処理です。

RES 端子が Low レベルになると、実行中の処理はすべて打ち切られ、本 LSI はリセット状態になります。リセットによって、CPU の内部状態と内蔵周辺モジュールの各レジスタがイニシャライズされます。

RES 端子が Low レベルから High レベルになるとリセット例外処理が開始されます。 ウォッチドッグタイマのオーバフローによって、リセット状態とすることもできます。詳細は、「第 12 章 ウォッチドッグタイマ」を参照してください。

#### 4.2.2 リセットシーケンス

RES 端子が Low レベルになると本 LSI はリセット状態になります。

本 LSI を確実にリセットするために、電源投入時は最低 20ms の間、RES 端子を Low レベルに保持してください。また、動作中は最低 20 システムクロック ( ) サイクルの間 Low レベルにしてください。リセット状態の各端子の状態は「付録 D.2 リセット時の端子状態」を参照してください。

RES 端子が一定期間 Low レベルの後、High レベルになるとリセット例外処理が開始され、本 LSI は次のように動作します。

- (1) CPUの内部状態と内蔵周辺モジュールの各レジスタがイニシャライズされ、CCRのIビットが1にセットされます。
- (2) リセット例外処理ベクタアドレス (H'0000~H'0003)をリードして、そのベクタアドレスの内容が示すアドレスからプログラムの実行を開始します。

モード 1、3 のリセットシーケンスを図 4.2 に、モード 2、4 のリセットシーケンスを図 4.3 に、モード 5、6、7 のリセットシーケンスを図 4.4 に示します。



図 4.2 リセットシーケンス (モード 1、3)



図 4.3 リセットシーケンス(モード 2、4)



図 4.4 リセットシーケンス (モード 5、6、7)

#### 4.2.3 リセット直後の割込み

リセット直後、スタックポインタ(SP)をイニシャライズする前に割込みを受け付けると、PC と CCR の退避が正常に行われないため、プログラムの暴走につながります。これを防ぐため、リセット例外処理が実行された直後は、NMI を含めたすべての割込み要求が禁止されます。すなわち、リセット直後はプログラムの先頭 1 命令が必ず実行されますので、プログラム先頭命令は SP をイニシャライズする命令としてください(例: MOV.L #xx:32,SP)。

## 4.3 割込み

割込み例外処理を開始させる要因には、7 つの外部割込み (NMI、 $IRQ_0 \sim IRQ_s$ ) と、内蔵周辺モジュールからの要求による 30 の内部要因があります。割込み要因と要因数を図 4.5 に示します。

割込み要因を要求する内蔵周辺モジュールには、ウォッチドッグタイマ(WDT)、リフレッシュコントローラ、16 ビットインテグレーテッドタイマユニット(ITU)、DMA コントローラ(DMAC)、シリアルコミュニケーションインタフェース(SCI)、および A/D 変換器があります。割込みベクタアドレスは、各要因別に割り当てられています。

NMI は最優先の割込みで、常に受け付けられます。割込みは、割込みコントローラによって制御されます。割込みコントローラは、NMI 以外の割込みを 2 レベルの優先順位を設定して、多重割込みの制御を行うことができます。割込みの優先順位は、割込みコントローラのインタラプトプライオリティレジスタ A、B ( IPRA、B ) に設定します。

割込みについての詳細は「第5章 割込みコントローラ」を参照してください。



図 4.5 割込み要因と要因数

# 4.4 トラップ命令

トラップ命令例外処理は、TRAPA 命令を実行すると例外処理を開始します。

例外処理によって、SYSCR の UE ビットが 1 のときは CCR の 1 ビットが 1 にセットされ、UE ビットが 0 のときには CCR の 1 ビット、UI ビットがそれぞれ 1 にセットされます。

TRAPA 命令は、命令コード中で指定した 0~3 のベクタ番号に対応するベクタテーブルからスタートアドレスを取り出します。

# 4.5 例外処理後のスタックの状態

トラップ命令例外処理および割込み例外処理後のスタック状態を図 4.6 に示します。



図 4.6 例外処理終了後のスタック状態

# 4.6 スタック使用上の注意

本 LSI では、ワードデータまたはロングワードデータをアクセスする場合は、アドレスの最下位 ビットは 0 とみなされます。スタック領域に対するアクセスは、常にワードサイズまたはロングワードサイズで行い、スタックポインタ (SP: ER7) の内容は奇数にしないでください。

すなわち、レジスタの退避は、

PUSH.W Rn (MOV.W Rn, @ - SP)

PUSH.L ERn (MOV.L ERn, @ - SP)

また、レジスタの復帰は、

POP.W Rn (MOV.W @SP+, Rn)

POP.L ERn (MOV.L @SP+, ERn)

を使用してください。

SP を奇数に設定すると、誤動作の原因となります。SP を奇数に設定した場合の動作例を図 4.7 に示します。



図 4.7 SP を奇数に設定したときの動作

# 5. 割込みコントローラ

## 5.1 概要

## 5.1.1 特長

割込みコントローラには、次の特長があります。

- IPR により、優先順位を設定可能 割込み優先順位を設定するインタラプトプライオリティレジスタA、B(IPRA、B)を備えており、NMI以外の割込みを要因ごとまたはモジュールごとに2レベルの優先順位を設定できます。
- CPU のコンディションコードレジスタ (CCR) の I、UI ビットにより、3 レベルの許可 / 禁止状態を設定可能。
- 独立したベクタアドレス すべての割込み要因には独立のベクタアドレスが割り当てられており、割込み処理ルーチンで要因を判別する必要がありません。
- 7 本の外部割込み端子 NMIは最優先の割込みで常に受け付けられます。NMIは立上がりエッジ/立下がりエッジを 選択できます。またIRQ。~ IRQ。は立下がりエッジ/レベルセンスを独立に選択できます。

## 5.1.2 ブロック図

割込みコントローラのブロック図を図 5.1 に示します。



図 5.1 割込みコントローラのブロック図

## 5.1.3 端子構成

割込みコントローラの端子構成を表 5.1 に示します。

 名 称
 略 称
 入出力
 機 能

 ノンマスカブル割込み
 NMI
 入力
 マスク不可能な外部割込み、立上がりエッジ / 立下がりエッジ / 立下がりエッジ選択可能

 外部割込み要求 5~0
 IRQ。~ IRQ。
 入力
 マスク可能な外部割込み、立下がりエッジ / レベルセンス選択可能

表 5.1 端子構成

# 5.1.4 レジスタ構成

割込みコントローラのレジスタ構成を表 5.2 に示します。

表 5.2 レジスタ構成

| アドレス*1 | 名 称                 | 略称    | R/W     | 初期値  |
|--------|---------------------|-------|---------|------|
| H'FFF2 | システムコントロールレジスタ      | SYSCR | R/W     | H'0B |
| H'FFF4 | IRQ センスコントロールレジスタ   | ISCR  | R/W     | H'00 |
| H'FFF5 | IRQ イネーブルレジスタ       | IER   | R/W     | H'00 |
| H'FFF6 | IRQ ステータスレジスタ       | ISR   | R/(W)*2 | H'00 |
| H'FFF8 | インタラプトプライオリティレジスタ A | IPRA  | R/W     | H'00 |
| H'FFF9 | インタラプトプライオリティレジスタB  | IPRB  | R/W     | H'00 |

<sup>【</sup>注】 \*1 アドレスの下位 16 ビットを示しています。

<sup>\*2</sup> フラグをクリアするための0ライトのみ可能です。

# 5.2 各レジスタの説明

## 5.2.1 システムコントロールレジスタ(SYSCR)

SYSCR は8ビットのリード/ライト可能なレジスタで、ソフトウェアスタンバイモードの制御、CCR の UI ビットの動作の選択、NMI の検出エッジの選択、および内蔵 RAM の有効/無効の選択を行います。

ここでは、ビット 3、2 についてのみ説明します。なお、その他のビットの詳細については「3.3 システムコントロールレジスタ (SYSCR)」を参照してください。

SYSCR はリセット、またはハードウェアスタンバイモード時に H'OB にイニシャライズされます。 ソフトウェアスタンバイモードではイニシャライズされません。



ビット3:ユーザビットイネーブル(UE)

CCR の UI ビットをユーザビットとして使用するか、割込みマスクビットとして使用するかを選択します。

| ビット3 | 説明                          |       |
|------|-----------------------------|-------|
| UE   |                             |       |
| 0    | CCR の UI ビットを割込みマスクビットとして使用 |       |
| 1    | CCR の UI ビットをユーザビットとして使用    | (初期値) |

## ビット 2: NMI エッジセレクト (NMIEG) NMI 端子の入力エッジ選択を行います。

| ビット2  | 説 明                     |       |
|-------|-------------------------|-------|
| NMIEG |                         |       |
| 0     | NMI 入力の立下がりエッジで割込み要求を発生 | (初期値) |
| 1     | NMI 入力の立上がりエッジで割込み要求を発生 |       |

# 5.2.2 インタラプトプライオリティレジスタ A、B (IPRA、IPRB)

IPRA、IPRB は各々8ビットのリード/ライト可能なレジスタで割込みの優先順位を制御します。

(1) インタラプトプライオリティレジスタ A ( IPRA ) IPRA は 8 ビットのリード / ライト可能なレジスタで、プライオリティレベルを設定できます。



<u>プライオリティレベルA7</u> IRQoの割込み要求のプライオリティレベルを設定するビットです。

IPRA はリセット、またはハードウェアスタンバイモード時に、H'00 にイニシャライズされます。

## ビット7: プライオリティレベル A7 (IPRA7)

IRQの割込み要求のプライオリティレベルを設定します。

| ビット7  | 説明                           |       |
|-------|------------------------------|-------|
| IPRA7 |                              |       |
| 0     | IRQ。の割込み要求はプライオリティレベル 0(非優先) | (初期値) |
| 1     | IRQ。の割込み要求はプライオリティレベル1(優先)   |       |

## ビット 6: プライオリティレベル A6 (IPRA6)

IRQの割込み要求のプライオリティレベルを設定します。

| ビット6  | 説明                             |       |
|-------|--------------------------------|-------|
| IPRA6 |                                |       |
| 0     | IRQ,の割込み要求はプライオリティレベル 0(非優先)   | (初期値) |
| 1     | RQ, の割込み要求はプライオリティレベル 1 ( 優先 ) |       |

#### ビット5: プライオリティレベル A5 (IPRA5)

IRQ、IRQの割込み要求のプライオリティレベルを設定します。

| ビット5  | 説明                                                                                      |       |
|-------|-----------------------------------------------------------------------------------------|-------|
| IPRA5 |                                                                                         |       |
| 0     | $IRQ_{\scriptscriptstyle 2}$ 、 $IRQ_{\scriptscriptstyle 3}$ の割込み要求はプライオリティレベル $0$ (非優先) | (初期値) |
| 1     | $IRQ_{\scriptscriptstyle 2}$ 、 $IRQ_{\scriptscriptstyle 3}$ の割込み要求はプライオリティレベル1(優先)      |       |

#### ビット4: プライオリティレベル A4 (IPRA4)

IRQ、 IRQ。の割込み要求のプライオリティレベルを設定します。

| ビット4  | 説明                                                                                 |       |
|-------|------------------------------------------------------------------------------------|-------|
| IPRA4 |                                                                                    |       |
| 0     | IRQ₄、IRQ₅の割込み要求はプライオリティレベル 0(非優先)                                                  | (初期値) |
| 1     | $IRQ_{\scriptscriptstyle 4}$ 、 $IRQ_{\scriptscriptstyle 5}$ の割込み要求はプライオリティレベル1(優先) |       |

#### ビット3:プライオリティレベル A3(IPRA3)

WDT、リフレッシュコントローラの割込み要求のプライオリティレベルを設定します。

| ビット3  | 説明                                                 |
|-------|----------------------------------------------------|
| IPRA3 |                                                    |
| 0     | WDT、リフレッシュコントローラの割込み要求はプライオリティレベル 0 (非優先)<br>(初期値) |
| 1     | WDT、リフレッシュコントローラの割込み要求はプライオリティレベル1 (優先)            |

#### ビット2: プライオリティレベル A2(IPRA2)

ITU チャネル 0 割込み要求のプライオリティレベルを設定します。

| ビット2  | 説 明                                |       |
|-------|------------------------------------|-------|
| IPRA2 |                                    |       |
| 0     | TU チャネル 0 の割込み要求はプライオリティレベル 0(非優先) | (初期値) |
| 1     | TU チャネル 0 の割込み要求はプライオリティレベル 1(優先)  |       |

## ビット1:プライオリティレベル A1 (IPRA1)

ITU チャネル 1 の割込み要求のプライオリティレベルを設定します。

| ビット1  | 説明                                  |       |
|-------|-------------------------------------|-------|
| IPRA1 |                                     |       |
| 0     | ITU チャネル 1 の割込み要求はプライオリティレベル 0(非優先) | (初期値) |
| 1     | ITU チャネル 1 の割込み要求はプライオリティレベル 1(優先)  |       |

## ビット 0: プライオリティレベル A0 (IPRA0)

ITU チャネル2の割込み要求のプライオリティレベルを設定します。

| ビット0  | 説明                                        |      |
|-------|-------------------------------------------|------|
| IPRA0 |                                           |      |
| 0     | TU チャネル 2 の割込み要求はプライオリティレベル 0 ( 非優先 ) ( そ | 刃期値) |
| 1     | TU チャネル 2 の割込み要求はプライオリティレベル 1(優先)         |      |

#### (2) インタラプトプライオリティレジスタ B (IPRB)

IPRB は8ビットのリード/ライト可能なレジスタで、プライオリティレベルを設定できます。



IPRB はリセット、ハードウェアスタンバイモード時に、H'00 にイニシャライズされます。

#### ビット7: プライオリティレベル B7 (IPRB7)

ITU チャネル3の割込み要求のプライオリティレベルを設定します。

| ビット7  | 説明                                 |       |
|-------|------------------------------------|-------|
| IPRB7 |                                    |       |
| 0     | TU チャネル 3 の割込み要求はプライオリティレベル 0(非優先) | (初期値) |
| 1     | TU チャネル 3 の割込み要求はプライオリティレベル 1(優先)  |       |

#### ビット 6: プライオリティレベル B6 (IPRB6)

ITU チャネル 4 の割込み要求のプライオリティレベルを設定します。

| ビット6  | 説明                                 |       |
|-------|------------------------------------|-------|
| IPRB6 |                                    |       |
| 0     | TU チャネル 4 の割込み要求はプライオリティレベル 0(非優先) | (初期値) |
| 1     | ITU チャネル 4 の割込み要求はプライオリティレベル 1(優先) |       |

#### ビット 5: プライオリティレベル B5 (IPRB5)

DMAC (チャネル 0、1) の割込み要求のプライオリティレベルを設定します。

| ビット5  | 説明                                            |    |
|-------|-----------------------------------------------|----|
| IPRB5 |                                               |    |
| 0     | DMAC (チャネル 0、1) の割込み要求はプライオリティレベル 0(非優先) (初期値 | 重) |
| 1     | DMAC(チャネル 0、1)の割込み要求はプライオリティレベル 1(優先)         |    |

#### ビット4:リザーブビット

リザーブビットです。リード/ライト可能ですが、優先順位には関係ありません。

#### ビット3: プライオリティレベル B3 (IPRB3)

SCI チャネル 0 の割込み要求のプライオリティレベルを設定します。

| ビット3  | 説明                                  |       |
|-------|-------------------------------------|-------|
| IPRB3 |                                     |       |
| 0     | SCI チャネル 0 の割込み要求はプライオリティレベル 0(非優先) | (初期値) |
| 1     | SCI チャネル 0 の割込み要求はプライオリティレベル 1(優先)  |       |

#### ビット2: プライオリティレベル B2 (IPRB2)

SCI チャネル 1 の割込み要求のプライオリティレベルを設定します。

| ビット2  | 説明                                  |       |
|-------|-------------------------------------|-------|
| IPRB2 |                                     |       |
| 0     | SCI チャネル 1 の割込み要求はプライオリティレベル 0(非優先) | (初期値) |
| 1     | SCI チャネル 1 の割込み要求はプライオリティレベル 1(優先)  |       |

#### ビット1: プライオリティレベル B1 (IPRB1)

A/D 変換器の割込み要求のプライオリティレベルを設定します。

| ビット1  | 説明                              |       |
|-------|---------------------------------|-------|
| IPRB1 |                                 |       |
| 0     | A/D 変換器の割込み要求はプライオリティレベル 0(非優先) | (初期値) |
| 1     | A/D 変換器の割込み要求はプライオリティレベル 1(優先)  |       |

#### ビット0:リザーブビット

リザーブビットです。リード/ライト可能ですが、優先順位には関係ありません。

#### 5.2.3 IRQ ステータスレジスタ (ISR)

ISR は 8 ビットのリード / ライト可能なレジスタで、 $IRQ_0 \sim IRQ_0$  割込み要求のステータスの表示を行います。



【注】 \* フラグをクリアするための0ライトのみ可能です。

ISR はリセット、またはハードウェアスタンバイモード時に、H'00 にイニシャライズされます。

#### ビット 7、6: リザーブビット

リザーブビットです。リードすると常に0が読み出されます。ライトは無効です。

ビット 5~0: IRQ。~ IRQ。フラグ (IRQ5F~IRQ0F)
IRQ。~ IRQ。割込み要求のステータスの表示を行います。

| ビット5~0        | 説明                                                            |
|---------------|---------------------------------------------------------------|
| IRQ5F ~ IRQ0F |                                                               |
| 0             | [クリア条件] (初期値)                                                 |
|               | (1) IRQnF = 1 の状態で IRQnF フラグをリードした後、IRQnF フラグに 0 をライト<br>したとき |
|               | (2) IRQnSC=0、IRQ 入力が High レベルの状態で割込み例外処理を実行したとき               |
|               | (3) IRQnSC=1 の状態で IRQn 割込み例外処理を実行したとき                         |
| 1             | 〔セット条件〕                                                       |
|               | (1) IRQnSC=0 の状態で IRQ 入力が Low レベルになったとき                       |
|               | (2) IRQnSC=1 の状態で IRQ 入力に立下がりエッジが発生したとき                       |

(n=5~~0)

## 5.2.4 IRQ イネーブルレジスタ (IER)

IER は 8 ビットのリード / ライト可能なレジスタで、 $IRQ_0 \sim IRQ_s$ 割込み要求の許可 / 禁止を制御します。



IER はリセット、またはハードウェアスタンバイモード時に、H'00 にイニシャライズされます。

ビット 7、6: リザーブビット リザーブビットです。リード / ライト可能ですが割込み要求の許可 / 禁止には関係ありません。

ビット 5 ~ 0: $IRQ_s \sim IRQ_0$  イネーブル ( $IRQ5E \sim IRQ0E$ )  $IRQ_s \sim IRQ_0$ 割込みを許可 / 禁止するかを選択します。

| ビット5~0        | 説明              |       |
|---------------|-----------------|-------|
| IRQ5E ~ IRQ0E |                 |       |
| 0             | IRQ₅~IRQ₀割込みを禁止 | (初期値) |
| 1             | IRQ₅~IRQ₀割込みを許可 |       |

## 5.2.5 IRQ センスコントロールレジスタ (ISCR)

ISCR は 8 ビットのリード / ライト可能なレジスタで、 $\overline{IRQ}_{s} \sim \overline{IRQ}_{o}$ 端子の入力のレベルセンスまたは立下がりエッジを選択します。



ISCR はリセットまたは、ハードウェアスタンバイモード時に、H'00 にイニシャライズされます。

ビット7、6: リザーブビット

リザーブビットです。リード / ライト可能ですが、レベルセンスまたは立下がりエッジの選択には関係ありません。

ビット5~0: IRQ。~ IRQ。センスコントロール(IRQ5SC~IRQ0SC)

 $IRQ_s \sim IRQ_0$ 割込みを  $\overline{IRQ}_s \sim \overline{IRQ}_0$ 端子のレベルセンスで要求するか、立下がりエッジで要求するかを選択します。

| ビット5~0        | 説明                              |       |
|---------------|---------------------------------|-------|
| IRQ5SC~IRQ0SC |                                 |       |
| 0             | IRQ₅ ~ IRQ₀入力の Low レベルで割込み要求を発生 | (初期値) |
| 1             | IRQ。~IRQ。入力の立下がりエッジで割込み要求を発生    |       |

# 5.3 割込み要因

割込み要因には、外部割込み(NMI、IRQ。~IRQ。)と内部割込み(30要因)があります。

#### 5.3.1 外部割込み

外部割込みには、NMI、IRQ $_0$ ~IRQ $_2$ の 7 要因があります。このうち、NMI、IRQ $_0$ ~IRQ $_2$ はソフトウェアスタンバイモードからの復帰に使用できます。

#### (1) NMI 割込み

NMI は最優先の割込みで、CCR の I ビット、UI ビットの状態にかかわらず常に受け付けられます。 NMI 端子の立上がりエッジまたは立下がりエッジのいずれかで割込みを要求するか、SYSCR の NMIEG ビットで選択できます。

NMI 割込み例外処理のベクタ番号は7です。

#### (2) IRQ。~ IRQ。割込み

 $IRQ_0 \sim IRQ_s$ 割込みは  $\overline{IRQ_0} \sim \overline{IRQ_0}$ 端子の入力信号により要求されます。  $IRQ_0 \sim IRQ_0$ 割込みには次の特長があります。

- (1)  $\overline{IRQ}_0 \sim \overline{IRQ}_0$ 端子のLowレベルまたは立下がりエッジのどちらで割込みを要求するか、ISCRで選択できます。
- (2) IRQ。~ IRQ。割込み要求を許可するか禁止するかを、IERで選択できます。また、IPRAのIPRA7~IPRA4ビットにより割込みプライオリティレベルを設定できます。
- (3) IRQ。~IRQ。割込み要求のステータスは、ISRに表示されます。ISRのフラグはソフトウェアで0にクリアすることができます。

IRQ。~IRQ。割込みのブロック図を図 5.2 に示します。



図 5.2 IRQ<sub>2</sub>~IRQ<sub>2</sub>割込みのブロック図

IRQnF のセットタイミングを図 5.3 に示します。



図 5.3 IRQnF セットタイミング

IRQ。~ IRQ。割込み例外処理のベクタ番号は 12~17 です。

 $IRQ_0 \sim IRQ_3$ 割込みの検出は、当該の端子が入力に設定されているか、出力に設定されているかに依存しません。したがって、外部割込み入力端子として使用する場合は、対応する DDR を 0 にクリアし、チップセレクト出力端子、リフレッシュ出力端子、SCI の入出力端子としては使用しないでください。

#### 5.3.2 内部割込み

内蔵周辺モジュールからの割込みによる内部割込みは30要因あります。

- (1) 各内蔵周辺モジュールには割込み要求のステータスを表示するフラグと、これらの割込みを許可するか禁止するかを選択するイネーブルビットがあります。
- (2) IPRA、Bによって割込みプライオリティレベルを設定できます。
- (3) ITU、SCIの割込み要求でDMACの起動ができます。この場合、割込みコントローラに対して割込みは要求されません。このときはI、UIビットの影響を受けません。

#### 5.3.3 割込み例外処理ベクタテーブル

表 5.3 に割込み例外処理要因とベクタアドレスおよび割込み優先順位の一覧を示します。デフォルトの優先順位はベクタ番号の小さいものほど高くなりますが、IPRA、B により NMI 以外の割込みの優先順位を変更することができます。

リセット後の割込み優先順位は表 5.3 に示されるデフォルトの順位となります。

表 5.3 割込み要因とベクタアドレスおよび割込み優先順位一覧

| 割込み要因                                                      | 要因発生元            | ベクタ      | ベクタアドレス*                           | IPR   | 優先       |
|------------------------------------------------------------|------------------|----------|------------------------------------|-------|----------|
|                                                            |                  | 番号       |                                    |       | 順位       |
| NMI                                                        | 外部端子             | 7        | H'001C ~ H'001F                    | -     | 高        |
| IRQ₀                                                       |                  | 12       | H'0030 ~ H'0033                    | IPRA7 | <b>A</b> |
| IRQ,                                                       |                  | 13       | H'0034 ~ H'0037                    | IPRA6 |          |
| IRQ <sub>2</sub><br>IRQ <sub>3</sub>                       | -                | 14<br>15 | H'0038 ~ H'003B<br>H'003C ~ H'003F | IPRA5 |          |
| IRQ,<br>IRQ,                                               |                  | 16<br>17 | H'0040 ~ H'0043<br>H'0044 ~ H'0047 | IPRA4 |          |
| リザーブ                                                       | -                | 18<br>19 | H'0048 ~ H'004B<br>H'004C ~ H'004F |       |          |
| WOVI ( インターバルタイマ )                                         | ウォッチドッグ<br>タイマ   | 20       | H'0050 ~ H'0053                    | IPRA3 |          |
| CMI(コンペアマッチ)                                               | リフレッシュ<br>コントローラ | 21       | H'0054 ~ H'0057                    |       |          |
| リザーブ                                                       | -                | 22       | H'0058 ~ H'005B                    |       |          |
|                                                            |                  | 23       | H'005C ~ H'005F                    |       |          |
| IMIA0(コンペアマッチ/インプットキャプチャ A0                                | JTU チャネル 0       | 24       | H'0060 ~ H'0063                    | IPRA2 |          |
| IMIB0(コンペアマッチ/インプットキャプチャ B0                                | )                | 25       | H'0064 ~ H'0067                    |       |          |
| OVI0 (オーバフロー 0 )                                           |                  | 26       | H'0068 ~ H'006B                    |       |          |
| リザーブ                                                       | -                | 27       | H'006C ~ H'006F                    |       |          |
| IMIA1(コンペアマッチ/インプットキャプチャ A1<br>IMIB1(コンペアマッチ/インプットキャプチャ B1 |                  | 28<br>29 | H'0070 ~ H'0073<br>H'0074 ~ H'0077 | IPRA1 |          |
| OVI1(オーバフロー1)                                              | 1                | 30       | H'0074 ~ H'0077<br>H'0078 ~ H'007B |       |          |
| リザーブ                                                       | _                | 31       | H'007C ~ H'007F                    |       |          |
| IMIA2(コンペアマッチ/インプットキャプチャ A2                                | NTU チャネル2        | 32       | H'0080 ~ H'0083                    | IPRA0 |          |
| IMIB2(コンペアマッチ/インプットキャプチャ B2                                | 1                | 33       | H'0084 ~ H'0087                    |       |          |
| OVI2 (オーバフロー 2 )                                           |                  | 34       | H'0088 ~ H'008B                    |       |          |
| リザーブ                                                       | -                | 35       | H'008C ~ H'008F                    |       |          |
| IMIA3(コンペアマッチ/インプットキャプチャ A3                                | ITU チャネル3        | 36       | H'0090 ~ H'0093                    | IPRB7 |          |
| IMIB3(コンペアマッチ/インプットキャプチャ B3                                | <b>)</b>         | 37       | H'0094 ~ H'0097                    |       |          |
| OVI3 (オーバフロー 3 )                                           |                  | 38       | H'0098 ~ H'009B                    |       |          |
| リザーブ                                                       | -                | 39       | H'009C ~ H'009F                    |       |          |
| IMIA4(コンペアマッチ/インプットキャプチャ A4                                |                  | 40       | H'00A0 ~ H'00A3                    | IPRB6 |          |
| IMIB4(コンペアマッチ/インプットキャプチャ B4                                | }                | 41       | H'00A4 ~ H'00A7                    |       |          |
| OVI4 (オーバフロー 4 )                                           |                  | 42       | H'00A8 ~ H'00AB                    |       |          |
| リザーブ                                                       | -                | 43       | H'00AC ~ H'00AF                    |       | 低        |

| 割込み要因              | 要因発生元      | ベクタ      | ベクタアドレス                            | IPR   | 優先 |
|--------------------|------------|----------|------------------------------------|-------|----|
|                    |            | 番号       |                                    |       | 順位 |
| DEND0A             | DMAC       | 44       | H'00B0 ~ H'00B3                    | IPRB5 |    |
| DEND0B             |            | 45       | H'00B4 ~ H'00B7                    |       |    |
| DEND1A             |            | 46       | H'00B8 ~ H'00BB                    |       |    |
| DEND1B             |            | 47       | H'00BC ~ H'00BF                    |       |    |
| リザーブ               | -          | 48       | H'00C0 ~ H'00C3                    | -     |    |
|                    |            | 49       | H'00C4 ~ H'00C7                    |       |    |
|                    |            | 50       | H'00C8 ~ H'00CB                    |       |    |
|                    |            | 51       | H'00CC ~ H'00CF                    |       |    |
| ERIO ( 受信エラー 0 )   | SCI チャネル 0 | 52       | H'00D0 ~ H'00D3                    | IPRB3 |    |
| RXI0 ( 受信データフル 0 ) |            | 53       | H'00D4 ~ H'00D7                    |       |    |
| TXI0(送信データエンプティ 0) |            | 54<br>55 | H'00D8 ~ H'00DB<br>H'00DC ~ H'00DF |       |    |
| TEI0 ( 送信終了 0 )    |            | 33       | TTOODC TTOODI                      |       |    |
| ERI1 ( 受信エラー 1 )   | SCI チャネル 1 | 56       | H'00E0 ~ H'00E3                    | IPRB2 |    |
| RXI1 ( 受信データフル 1 ) |            | 57       | H'00E4 ~ H'00E7                    |       |    |
| TXI1(送信データエンプティ 1) |            | 58       | H'00E8 ~ H'00EB                    |       |    |
| TEI1(送信終了 1)       |            | 59       | H'00EC ~ H'00EF                    |       |    |
| ADI ( A/D エンド )    | A/D        | 60       | H'00F0 ~ H'00F3                    | IPRB1 | 低  |

【注】\* アドレスの下位 16 ビットを示しています。

# 5.4 割込み動作

## 5.4.1 割込み動作の流れ

本 LSI では、割込みの動作は UE ビットの状態によって異なります。UE = 1 のときは I ビットで割込みの制御が行われます。UE = 0 のときは、I、UI ビットの組み合わせで割込みの制御が行われます。表 5.4 に UE、I、UI ビットの各組み合わせのときの割込みの状態を示します。

NMI 割込みはリセット状態、ハードウェアスタンバイ状態を除き常に受け付けられます。IRQ 割込みおよび内蔵周辺モジュールの割込みは、それぞれの割込みに対応したイネーブルビットがあります。このイネーブルビットを 0 にクリアすると、その割込み要求は無視されます。

| SYSCR | CCR |    | 状 態                                                 |
|-------|-----|----|-----------------------------------------------------|
| UE    | I   | UI |                                                     |
| 1     | 0   | -  | すべての割込みを受け付けます。プライオリティレベル 1 の割込み要因の優先<br>順位が高くなります。 |
|       | 1   | -  | NMI 以外の割込みを受け付けません。                                 |
| 0     | 0   | -  | すべての割込みを受け付けます。プライオリティレベル 1 の割込み要因の優先<br>順位が高くなります。 |
|       | 1   | 0  | NMI およびプライオリティレベル 1 の割込み要因のみを受け付けます。                |
|       |     | 1  | NMI 以外の割込みを受け付けません。                                 |

表 5.4 UE、I、UI ビットの組み合わせによる割込みの状態

#### (1) UE ビット = 1 の場合

IRQ。~ IRQ。割込みおよび内蔵周辺モジュールの割込みは CPU の CCR の I ビットにより一括して、許可 / 禁止を設定できます。 I ビットが 0 にクリアされているときは許可状態、1 にセットされているときは禁止状態です。 プライオリティレベル 1 の割込み要因の優先順位は高くなります。 この場合の割込み受付けの動作フローチャートを図 5.4 に示します。



図 5.4 UE = 1 の場合の割込み受付けまでのフロー

- [1] 対応する割込みイネーブルビットが1にセットされている状態で割込み要因が発生したと き、割込みコントローラに対して、割込み要求が送られます。
- [2] 割込みコントローラに対して割込み要求が送られると、IPRに設定された割込み優先順位に 従って優先順位が最も高い割込み要求が選択され、その他は保留となります。IPRの設定が 同一の割込み要求が同時に発生したときは、表5.3に示す優先度に従って、優先順位の最も

高い割込み要求が選択されます。

- [3] Iビットを参照します。Iビットが0にクリアされているときは、割込み要求が受け付けられます。Iビットが1にセットされているときは、NMI割込みのみ受け付けられ、その他の割込み要求は保留されます。
- [4] 割込み要求が受け付けられると、そのとき実行中の命令の処理が終了した後、割込み例外 処理を起動します。
- [5] 割込み例外処理によって、PCとCCRがスタック領域に退避されます。退避されるPCは、リターン後に実行する最初の命令のアドレスを示しています。
- 「6] 次にCCRのIビットが1にセットされます。これにより、NMIを除く割込みはマスクされます。
- [7] 受け付けた割込み要求に対応するベクタアドレスを生成し、そのベクタアドレスの内容によって示されるアドレスから、割込み処理ルーチンの実行が開始されます。

#### (2) UE ビット=0 の場合

 $IRQ_0 \sim IRQ_3$ 割込みおよび内蔵周辺モジュールの割込みは CPU の CCR の I、UI ビット、IPR によって 3 レベルの許可 / 禁止状態を実現できます。

- (a) プライオリティレベル0の割込み要求は、Iビットが0にクリアされているとき許可状態、1にセットされているとき禁止状態となります。
- (b) プライオリティレベル1の割込み要求は、IビットまたはUIビットが0にクリアされているとき許可状態、IビットおよびUIビットがいずれも1にセットされているとき禁止状態となります。

例えば、各割込み要求の対応する割込みイネーブルビットを 1 にセット、IPRA、IPRB をそれぞれ H'20、H'00 に設定した場合 (  $IRQ_2$ 、 $IRQ_3$  割込み要求の優先順位を他の割込みより高くした場合 )、次のようになります。

- (a) I=0のとき、すべての割込みを許可(優先順位:NMI>IRQ,>IRQ,>IRQ,...)
- (b) I=1、UI=0のとき、NMI、IRQ、IRQ,割込みのみを許可
- (c) I=1、UI=1のとき、NMI以外の割込みを禁止

また、このときの状態遷移を図5.5に示します。



図 5.5 割込み許可/禁止状態の遷移例

UE ビット=0 のときの割込み受付けの動作フローチャートを図 5.6 に示します。

- [1] 対応する割込みイネーブルビットが1にセットされている状態で割込み要因が発生したと き、割込みコントローラに対して割込み要求が送られます。
- [2] 割込みコントローラに対して割込み要求が送られると、IPRに設定された割込み優先順位に従って優先順位が最も高い割込み要求が選択され、その他は保留となります。このとき、IPR の設定が同一の割込み要求が同時に発生したときは、表5.3に示す優先度に従って、優先順位の最も高い割込み要求が選択されます。
- [3] Iビットを参照します。Iビットが0にクリアされているときは、IPRに関係なく割込み要求が受け付けられます。このときはUIビットの影響を受けません。Iビットが1にセットされ、UIビットが0にクリアされているときは、プライオリティレベル1の割込み要求のみが受け付けられ、プライオリティレベル0の割込み要求は保留となります。I、UIビットがいずれも1にセットされているときは、割込み要求は保留となります。
- [4] 割込み要求が受け付けられると、そのとき実行中の命令の処理が終了した後、割込み例外 処理を起動します。
- [5] 割込み例外処理によってPCとCCRがスタック領域に退避されます。退避されるPCは、リターン後に実行する最初の命令のアドレスを示しています。
- [6] CCRのI、UIビットが1にセットされます。これにより、NMIを除く割込みはマスクされます。
- [7] 受け付けた割込み要求に対応するベクタアドレスを生成し、そのベクタアドレスの内容によって示されるアドレスから、割込み処理ルーチンの実行が開始されます。



図 5.6 UE = 0 の場合の割込み受付けまでのフロー

# 5.4.2 割込み例外処理シーケンス

モード 2 で、プログラム領域とスタック領域を外部メモリ 16 ビット 2 ステートアクセス空間にとった場合の割込みシーケンスを図 5.7 に示します。



図 5.7 割込みシーケンス(モード 2、2 ステートアクセス、スタック外部メモリ)

### 5.4.3 割込み応答時間

割込み要求発生後、割込み処理ルーチンの先頭命令を実行するまでの、割込み応答時間を表 5.5に示します。

|   | No. | 項目                              | 内蔵メモリ 外部メモリ |         |                  |          |          |
|---|-----|---------------------------------|-------------|---------|------------------|----------|----------|
|   |     |                                 |             | 8ビット2ス  | 8ビット3ス           | 16 ビット2ス | 16 ビット3ス |
|   |     |                                 |             | テートアクセ  | テートアクセ           | テートアクセ   | テートアクセ   |
|   |     |                                 |             | ス空間     | ス空間              | ス空間      | ス空間      |
|   | 1   | 割込み優先順位判定                       |             |         | 2*1              |          |          |
|   |     | 実行中の命令が終了する<br>までの最大待ちステート<br>数 | 1 ~ 23      | 1~27    | 1 ~ 31*⁴         | 1~23     | 1 ~ 25*⁴ |
|   | 3   | PC、CCR のスタック                    | 4           | 8       | 12* <sup>4</sup> | 4        | 6*4      |
|   | 4   | ベクタフェッチ                         | 4           | 8       | 12*4             | 4        | 6*4      |
|   | 5   | 命令フェッチ* <sup>2</sup>            | 4           | 8       | 12*4             | 4        | 6*4      |
|   | 6   | 内部処理* <sup>3</sup>              | 4           | 4       | 4                | 4        | 4        |
| 合 | 計   |                                 | 19 ~ 41     | 31 ~ 57 | 43 ~ 73          | 19 ~ 41  | 25 ~ 49  |

表 5.5 割込み応答時間

単位:ステート

- 【注】\*1 内部割込みの場合1ステートとなります。
  - \*2 割込み受付け後のプリフェッチおよび割込み処理ルーチンのプリフェッチ
  - \*3 割込み受付け後の内部処理およびベクタフェッチ後の内部処理
  - \*4 外部メモリアクセス時にウェイトが挿入される場合には、ステート数が増加します。

# 5.5 使用上の注意

### 5.5.1 割込みの発生とディスエーブルとの競合

割込みイネーブルビットを 0 にクリアして割込みを禁止する場合、割込みの禁止はその命令実行終了後有効になります。すなわち、BCLR 命令、MOV 命令などで割込みイネーブルビットを 0 にクリアする場合、命令実行中にその割込みが発生すると、命令実行終了時点では当該割込み許可状態にあるため命令実行終了後にその割込み例外処理を実行します。ただし、その割込みより優先順位の高い割込み要求がある場合には優先順位の高い割込み例外処理を実行し、その割込みは無視されます。割込み要因フラグを 0 にクリアする場合も同様です。

ITU の TIER の IMIEA ビットを 0 にクリアする場合の例を図 5.8 に示します。



図 5.8 割込みの発生とディスエーブルの競合

なお、割込みをマスクした状態でイネーブルビットまたは割込み要因フラグを 0 にクリアすれば、 上記の競合は発生しません。

### 5.5.2 割込みの受付けを禁止している命令

割込みを禁止している命令には、LDC、ANDC、ORC、XORC 命令があります。

割込み要求が発生すると、割込みコントローラが優先順位を判定した後、CPU に対して割込みを要求します。そのとき、CPU が割込みを禁止している命令を実行している場合は、その命令の実行を終了した後、必ず次の命令を実行します。

### 5.5.3 EEPMOV 命令実行中の割込み

EEPMOV 命令は、EEPMOV . B 命令と EEPMOV . W 命令では、割込み動作が異なります。 EEPMOV . B 命令は、転送中に NMI を含めた割込み要求があっても転送終了まで割込みを受け付けません。

EEPMOV.W 命令のときは、転送中に NMI 以外の割込み要求があっても転送終了まで割込みを受け付けません。NMI 割込み要求の場合は、転送サイクルの切れ目で NMI 例外処理が開始されます。このときスタックされる PC の値は次命令のアドレスとなります。

このため、EEPMOV . W 命令実行中に NMI 割込みが発生する場合には、以下のプログラムとしてください。

L1: EEPMOV.W

MOV.W R4, R4

BNE L1

### 5.5.4 外部割込み使用上の注意

 $IRQ_nF$ フラグは、 $IRQ_nF=1$  の状態で  $IRQ_nF$ フラグをリードした後、 $IRQ_nF$ フラグに 0 をライトしたとき、クリアされる仕様になっています。しかしながら、 $IRQ_nF=1$  の状態をリードしていないにもかかわらず、 $IRQ_nF$ フラグに 0 をライトしただけで、誤って  $IRQ_nF$ フラグがクリアされ、割込み例外処理が実行されない場合があります。

これは、以下のような条件が満たされたときに起こります。

#### (1) 設定条件

- [1] 複数の外部割込み(IRQ、IRQ。)を使用している。
- [2] IRQ、Fフラグは0ライトによるクリア、IRQ、Fフラグはハードウェアによるクリアと異なった クリア方法を用いている。
- [3] IRQ\_Fフラグのクリアに、IRQステータスレジスタ (ISR) に対するビット操作命令を使用、 もしくはISRをバイト単位でリードし、IRQ\_Fフラグのビットをクリアし、その他のビット はリードした値をバイト単位でライトしている。

### (2) 発生条件

- [1]  $IRQ_aF = 1$ の状態で $IRQ_aF$ フラグをクリアするためのISRレジスタのリードが実行され、その後、割込み例外処理の発生により、 $IRQ_aF$ フラグがクリアされた。
- [2]  $IRQ_sF$ フラグのクリアと $IRQ_s$ の発生( $IRQ_sF$ フラグのセット)が競合したとき( $IRQ_sF$ フラグをクリアするためのISRをリードしたときには、 $IRQ_sF$ =0であったが、ISRにライトするまでの期間に $IRQ_sF$ =1となってしまった状態)。

上記の設定条件 [1] ~ [3] と発生条件 [1]、[2] がすべて成立した場合、発生条件 [2]の ISR のライト時に IRQ $_{\rm s}$ F は誤ってクリアされ、割込み例外処理は実行されません。

ただし、発生条件[1]、[2]の間に一度でも  $IRQ_F$  フラグに 0 をライトすると、 $IRQ_F$  フラグが誤ってクリアされることはありません。



図 5.9 割込み例外処理が実行されない場合の IRQ F フラグ

このような場合には、以下の対策1または2を行い、対処してください。

#### (a) 対策 1

IRQ、F フラグをクリアする際には、ビット演算命令を使用せず、ISR をバイト単位でリードし、IRQ、F フラグだけを 0、その他のビットは 1 となる値をバイト単位で書き込んでください。

例:a=0の場合 MOV.B @ISR,ROL MOV.B #HFE,ROL MOV.B ROL, @ISR

### (b) 対策 2

 $IRQ_{_b}$ 割込み例外処理の中で、 $IRQ_{_b}F$  フラグをクリアするダミー処理を行ってください。

例:b=1の場合

IRQB MOV.B #HFD, ROL
MOV.B ROL, @ISR

# 6. バスコントローラ

## 6.1 概要

本 LSI はバスコントローラを内蔵しており、外部アドレス空間を 8 つのエリアに分割し、エリアごとにバス仕様を設定し、バス制御を行います。これにより、複数のメモリを容易に接続することができます。

また、バスコントローラはバス権の調停機能をもっており、DMA コントローラ (DMAC) やリフレッシュコントローラの動作を制御するとともに、外部にバス権を解放することができます。

### 6.1.1 特長

バスコントローラの特長を次に示します。

- 外部アドレス空間をエリア 0~7 に分割し、エリアごとに独立して設定可能
- 1M バイトモードでは 128k バイト、16M バイトモードでは 2M バイトごとにエリアを設定
- エリア  $0 \sim 7$  に対してチップセレクト  $(\overline{CS}_a \sim \overline{CS}_a)$  を出力可能
- 8 ビットアクセス空間 / 16 ビットアクセス空間の選択可能
- 2ステートアクセス空間/3ステートアクセス空間の選択可能
- 4種類のウェイトモード
- プログラマブルウェイトモード、端子オートウェイトモード、端子ウェイトモード 0、1 を選択可能
- 0~3 ステートのウェイトステートを自動的に挿入可能
- バス権調停機能
- バスアービタを内蔵し、CPU、DMAC、リフレッシュコントローラ、外部バスマスタのバス権を調停

### 6.1.2 ブロック図

バスコントローラのブロック図を図 6.1 に示します。



図 6.1 バスコントローラのブロック図

#### 6.1.3 端子構成

バスコントローラの入出力端子を表 6.1 に示します。

名 称 略 称 入出力 機能 CS<sub>0</sub> ~ CS<sub>7</sub> チップセレクト0~7 出力 エリア 0~7 が選択されていることを示すストローブ AS アドレスストローブ 出力 アドレスバス上のアドレス出力が有効であることを 示すストローブ信号 リード  $\overline{\mathsf{RD}}$ 出力 外部アドレス空間をリードしていることを示すスト ローブ信号 HWR ハイライト 出力 外部アドレス空間をライトし、データバスの上位側 (D<sub>15</sub>~D<sub>8</sub>)が有効であることを示すストローブ信号 LWR 外部アドレス空間をライトし、データバスの下位側 ロウライト 出力 (D,~D,) が有効であることを示すストローブ信号 ウェイト WAIT 外部3ステートアクセス空間をアクセスするときの 入力 ウェイト要求信号 BREQ 入力 バス権要求 バス権を外部に解放する要求信号 バス権要求アクノリッジ BACK 出力 バス権を外部に解放したことを示すアクノリッジ信

表 6.1 端子構成

### 6.1.4 レジスタ構成

バスコントローラのレジスタ構成を表 6.2 に示します。

| アドレス*  | 名 称                     | 略 称   | R/W | 初其     | 阴 値   |
|--------|-------------------------|-------|-----|--------|-------|
|        |                         |       |     | モード    | モード   |
|        |                         |       |     | 1、3、5、 | 2、4、7 |
|        |                         |       |     | 6      |       |
| H'FFEC | バス幅コントロールレジスタ           | ABWCR | R/W | H'FF   | H'00  |
| H'FFED | アクセスステートコントロールレジスタ      | ASTCR | R/W | H'FF   | H'FF  |
| H'FFEE | ウェイトコントロールレジスタ          | WCR   | R/W | H'F3   | H'F3  |
| H'FFEF | ウェイトステートコントローライネーブルレジスタ | WCER  | R/W | H'FF   | H'FF  |
| H'FFF3 | バスリリースコントロールレジスタ        | BRCR  | R/W | H'FE   | H'FE  |
| H'FF5F | チップセレクトコントロールレジスタ       | CSCR  | R/W | H'0F   | H'0F  |

表62 レジスタ構成

<sup>【</sup>注】\* アドレスは下位 16 ビットを示しています。

# 6.2 各レジスタの説明

## 6.2.1 バス幅コントロールレジスタ (ABWCR)

ABWCR は 8 ビットのリード / ライト可能なレジスタで、各エリアを 8 ビットアクセス空間または 16 ビットアクセス空間のいずれかに設定します。

| ビット:              | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0    |
|-------------------|------|------|------|------|------|------|------|------|
|                   | ABW7 | ABW6 | ABW5 | ABW4 | ABW3 | ABW2 | ABW1 | ABW0 |
| 初期値:[モード1,3,5,6,7 | 1    | 1    | 1    | 1    | 1    | 1    | 1    | 1    |
| ₹− ۴2,4           | 0    | 0    | 0    | 0    | 0    | 0    | 0    | 0    |
| R/W :             | R/W  |
|                   |      |      |      |      |      |      |      |      |

各エリアのバス幅を選択するビットです。

ABWCR の内容が H'FF(全エリア 8 ビットアクセス空間)の場合、8 ビットバスモードとなり、データバスは上位側( $D_{15} \sim D_8$ )が有効となります。このときポート 4 は入出力ポートとなります。ABWCR の少なくとも 1 ビットを 0 にクリアした場合には、16 ビットバスモードとなり、データバスは 16 ビット( $D_{15} \sim D_0$ )となります。ABWCR はリセット、またはハードウェアスタンバイモード時にモード 1、3、5、6、7 では H'FF に、モード 2、4 では H'00 にイニシャライズされます。ソフトウェアスタンバイモードではイニシャライズされません。

ビット7~0: エリア7~0 バス幅コントロール (ABW7~ABW0)

対応するエリアを 8 ビットアクセス空間とするか 16 ビットアクセス空間とするかを選択します。

| ビット7~0      | 説明                        |
|-------------|---------------------------|
| ABW7 ~ ABW0 |                           |
| 0           | エリア 7~0 を 16 ビットアクセス空間に設定 |
| 1           | エリア 7~0 を 8 ビットアクセス空間に設定  |

ABWCR は、外部メモリ空間のデータバス幅を指定します。内蔵メモリ、内部 I/O レジスタのデータバス幅は ABWCR の設定値にかかわらず固定です。したがって、シングルチップモード(モード 7)では設定値には意味がありません。

#### 

ASTCR は 8 ビットのリード / ライト可能なレジスタで、各エリアを 2 ステートアクセス空間または 3 ステートアクセス空間のいずれかに設定します。



各エリアのアクセスステート数を選択するビットです。

ASTCR はリセット、またはハードウェアスタンバイモード時に、HFF にイニシャライズされま

#### す。ソフトウェアスタンバイモードではイニシャライズされません。

ビット 7~0: エリア 7~0 アクセスステートコントロール (AST7~AST0)

対応するエリアを 2 ステートアクセス空間とするか 3 ステートアクセス空間とするかを選択します。

| ビット7~0      | 説明                     |       |
|-------------|------------------------|-------|
| AST7 ~ AST0 |                        |       |
| 0           | エリア7~0を2ステートアクセス空間に設定  |       |
| 1           | エリア 7~0を3ステートアクセス空間に設定 | (初期値) |

ASTCR は、外部メモリ空間のアクセスステート数を設定します。内蔵メモリ、内部 I/O レジスタ に対するアクセスステート数は ASTCR の設定値にかかわらず固定です。 したがって、シングルチップモード (モード 7) では設定値には意味がありません。

### 6.2.3 ウェイトコントロールレジスタ (WCR)

WCR は 8 ビットのリード / ライト可能なレジスタで、ウェイトステートコントローラ (WSC) のウェイトモードとウェイトステート数を設定します。



<u>ワェイトセードセレクト1、0</u> ウェイトモードを設定するビットです。

WCR はリセット、またはハードウェアスタンバイモード時に HF3 にイニシャライズされます。 ソフトウェアスタンバイモードではイニシャライズされません。

ビット7~4:リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット 3、2: ウェイトモードセレクト 1、0 (WMS1、0) ウェイトモードを設定します。

| ビット3 | ビット2 | 説明                       |       |
|------|------|--------------------------|-------|
| WMS1 | WMS0 |                          |       |
| 0    | 0    | プログラマブルウェイトモード           | (初期値) |
|      | 1    | ウェイトステートコントローラによるウェイトを禁止 |       |
| 1    | 0    | 端子ウェイトモード 1              |       |
|      | 1    | 端子オートウェイトモード             |       |

ビット 1、0: ウェイトカウント 1、0 (WC1、0)

外部3ステートアクセス空間をアクセスするときに、挿入するウェイトステート数を設定します。

| ビット1 | ビット0 | 説 明            |       |
|------|------|----------------|-------|
| WC1  | WC0  |                |       |
| 0    | 0    | WSC によるウェイトを禁止 |       |
|      | 1    | 1 ステート挿入       |       |
| 1    | 0    | 2 ステート挿入       |       |
|      | 1    | 3 ステート挿入       | (初期値) |

# 6.2.4 ウェイトステートコントローライネーブルレジスタ(WCER)

WCER は8ビットのリード/ライト可能なレジスタで、外部3ステートアクセス空間について、WSCの動作を許可/禁止します。



WCER はリセット、またはハードウェアスタンバイモード時に HFF にイニシャライズされます。 ソフトウェアスタンバイモードではイニシャライズされません。

ビット 7~0: ウェイトステートコントローライネーブル 7~0 (WCE7~WCE0) 外部 3 ステートアクセス空間について、WSC の動作を許可 / 禁止します。

| ビット7~0      |            | 説明            |       |
|-------------|------------|---------------|-------|
| WCE7 ~ WCE0 |            |               |       |
| 0           | WSC の動作を禁止 | (端子ウェイトモード 0) |       |
| 1           | WSC の動作を許可 |               | (初期値) |

WCER は、外部 3 ステートアクセス空間について WSC の動作を許可 / 禁止します。したがって、シングルチップモード(モード 7) では設定値に意味はありません。

### 6.2.5 バスリリースコントロールレジスタ (BRCR)

BRCR は 8 ビットのリード / ライト可能なレジスタで、アドレスバス ( $A_{23} \sim A_{21}$ ) 出力の選択、バス権の外部に対する解放を許可 / 禁止します。



BRCR はリセット、またはハードウェアスタンバイモード時に H'FE にイニシャライズされます。 ソフトウェアスタンバイモード時にはイニシャライズされません。

#### ビット7: アドレス 23 イネーブル(A23E)

 $PA_4$ をアドレス出力端子  $A_{23}$ として使用するためのビットです。0 をライトすると  $PA_4$ はアドレス出力  $A_{23}$ となります。モード 3、4、6 以外ではこのビットはライトできず、 $PA_4$  は通常のポート機能となります。

| ビット7 | 説明                       |       |
|------|--------------------------|-------|
| A23E |                          |       |
| 0    | PA₄はアドレス出力端子 A₂₃         |       |
| 1    | PA』は PA』/TP』/TIOCA、入出力端子 | (初期値) |

#### ビット 6: アドレス 22 イネーブル (A22E)

 $PA_s$ をアドレス出力端子  $A_2$ として使用するためのビットです。0 をライトすると  $PA_s$ はアドレス出力  $A_2$ となります。モード 3、4、6 以外ではこのビットはライトできず、 $PA_s$ は通常のポート機能となります。

| ビット6 | 説明                                                                  |       |
|------|---------------------------------------------------------------------|-------|
| A22E |                                                                     |       |
| 0    | $PA_{\scriptscriptstyle{5}}$ はアドレス出力端子 $A_{\scriptscriptstyle{22}}$ |       |
| 1    | PA₅は PA₅/TP₅/TIOCB₁入出力端子                                            | (初期値) |

#### ビット5: アドレス21 イネーブル(A21E)

 $PA_a$ をアドレス出力端子  $A_{21}$ として使用するためのビットです。0 をライトすると  $PA_a$  はアドレス出力  $A_{21}$  となります。モード 3、4、6 以外ではこのビットはライトできず、 $PA_a$  は通常のポート機能となります。

| ビット5 | 説明                                                                  |       |
|------|---------------------------------------------------------------------|-------|
| A21E |                                                                     |       |
| 0    | $PA_{\scriptscriptstyle{6}}$ はアドレス出力端子 $A_{\scriptscriptstyle{21}}$ |       |
| 1    | PA。は PA。/TP。/TIOCA₂入出力端子                                            | (初期値) |

ビット4~1:リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット 0: バスリリースイネーブル (BRLE)

バス権の外部に対する解放を許可 / 禁止します。

| ビット0 | 説明                                                 |
|------|----------------------------------------------------|
| BRLE |                                                    |
| 0    | パス権の外部に対する解放を禁止し、BREQ、BACK 端子は入出力端子として使用可<br>(初期値) |
| 1    | バス権の外部に対する解放を許可                                    |

## 6.2.6 チップセレクトコントロールレジスタ (CSCR)

CSCR は 8 ビットのリード / ライト可能なレジスタで、チップセレクト信号 ( $\overline{CS}_7 \sim \overline{CS}_4$ ) の出力を許可 / 禁止します。

本レジスタでチップセレクト信号( $\overline{CS}_7 \sim \overline{CS}_4$ )出力を選択すると、端子機能は他の機能に優先してチップセレクト信号( $\overline{CS}_7 \sim \overline{CS}_4$ )出力となります。なお、本レジスタはシングルチップモードではライトできません。



CSCR はリセット、またはハードウェアスタンバイモード時に H'0F にイニシャライズされます。 ソフトウェアスタンバイモードではイニシャライズされません。

ビット 7 ~ 4: チップセレクト 7 ~ 4 イネーブル ( CS7E ~ CS4E )

対応するチップセレクト信号の出力を許可 / 禁止します。

| ビットn | 説                    | 明    |    |
|------|----------------------|------|----|
| CSnE |                      |      |    |
| 0    | チップセレクト信号(CSn)の出力を禁止 | (初期個 | 1) |
| 1    | チップセレクト信号(CSn)の出力を許可 |      |    |

【注】n=7~4

ビット3~0:リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

# 6.3 動作説明

### 6.3.1 エリア分割

外部アドレス空間は、1M バイトモードのとき 128k バイト、16M バイトモードのとき 2M バイト ごとのエリア  $0\sim7$  に分割されています。メモリマップの概要を図 6.2 に示します。

| H'00000 |                                                                                                                    | H'0000000 |                                         | H'00000 |                        | H'000000 | 内蔵ROM*1                                      |  |
|---------|--------------------------------------------------------------------------------------------------------------------|-----------|-----------------------------------------|---------|------------------------|----------|----------------------------------------------|--|
|         | エリア0 (128kバイト)                                                                                                     |           | エリア0 (2Mバイト)                            |         |                        |          | 1.01                                         |  |
| H'1FFFF |                                                                                                                    | H'1FFFFF  |                                         | H'1FFFF |                        | H'1FFFFF | エリア0 (2Mバイト)                                 |  |
| H'20000 |                                                                                                                    | H'200000  |                                         | H'20000 |                        | H'200000 |                                              |  |
| H'3FFFF | エリア1 (128kバイト)                                                                                                     | H'3FFFFF  | エリア1 (2Mバイト)                            | H'3FFFF |                        | H'3FFFFF | エリア1 (2Mバイト)                                 |  |
| H'40000 |                                                                                                                    | H'400000  |                                         | H'40000 | 内蔵ROM*1                | H'400000 |                                              |  |
| 1140000 | エリア2 (128kバイト)                                                                                                     | 1140000   | エリア2 (2Mバイト)                            | 1140000 |                        | 1140000  | エリア2 (2Mバイト)                                 |  |
| H'5FFFF |                                                                                                                    | H'5FFFFF  | _ > > = (2, ( ) )                       | H'5FFFF |                        | H'5FFFFF | _ , , _ (2, ( 1 1 )                          |  |
| H'60000 |                                                                                                                    | H'600000  |                                         | H'60000 |                        | H'600000 |                                              |  |
|         | エリア3 (128kバイト)                                                                                                     |           | エリア3 (2Mバイト)                            |         |                        |          | エリア3 (2Mバイト)                                 |  |
| H'7FFFF |                                                                                                                    | H'7FFFFF  |                                         | H'7FFFF |                        | H'7FFFFF |                                              |  |
| H'80000 | -11-74 (400) 11 4 1 1                                                                                              | H'800000  |                                         | H'80000 |                        | H'800000 | -11-1 (01411) (1)                            |  |
| H'9FFFF | エリア4 (128kバイト)                                                                                                     | H'9FFFFF  | エリア4 (2Mバイト)                            | H'9FFFF | エリア4 (128kバイト)         | H'9FFFFF | エリア4 (2Mバイト)                                 |  |
| H'A0000 |                                                                                                                    | H'A00000  |                                         | H'A0000 |                        | H'A00000 |                                              |  |
|         | エリア5 (128kバイト)                                                                                                     |           | エリア5 (2Mバイト)                            |         | エリア5 (128kバイト)         |          | エリア5 (2Mバイト)                                 |  |
| H'BFFFF | _,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,                                                                            | H'BFFFFF  | _,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,, | H'BFFFF |                        | H'BFFFFF | _ , , , (, , , , , , , , , , , , , , , , , , |  |
| H'C0000 |                                                                                                                    | H'C00000  |                                         | H'C0000 |                        | H'C00000 |                                              |  |
|         | エリア6 (128kバイト)                                                                                                     |           | エリア6 (2Mバイト)                            |         | エリア6 (128kバイト)         |          | エリア6 (2Mバイト)                                 |  |
| H'DFFFF |                                                                                                                    | H'DFFFFF  |                                         | H'DFFFF |                        | H'DFFFFF |                                              |  |
| H'E0000 | エリア7 (128kバイト)                                                                                                     | H'E00000  | エリア7 (2Mバイト)                            | H'E0000 | エリア7 (128kバイト)         | H'E00000 | エリア7 (2Mバイト)                                 |  |
|         | 内蔵RAM*1、*2                                                                                                         |           | 内蔵RAM*1、*2                              |         | 内蔵RAM*1、*2             |          | 内蔵RAM*1、*2                                   |  |
|         | 外部アドレス空間*3                                                                                                         |           | 外部アドレス空間*3                              |         | 外部アドレス空間*3             |          | 外部アドレス空間*3                                   |  |
| H'FFFFF | 内部I/Oレジスタ*1                                                                                                        | H'FFFFFF  | 内部I/Oレジスタ*1                             | H'FFFFF | 内部I/Oレジスタ*1            | H'FFFFFF | 内部I/Oレジスタ*1                                  |  |
|         |                                                                                                                    |           |                                         |         |                        |          |                                              |  |
|         | a. 内蔵ROM無効<br>1Mバイトモード                                                                                             | ľ         | o. 内蔵ROM無効<br>16Mバイトモード                 |         | c. 内蔵ROM有効<br>1Mバイトモード |          | d. 内蔵ROM有効<br>16Mバイトモード                      |  |
|         | (E- 1, 2)                                                                                                          |           | (E-F3, 4)                               |         | (モード5)                 |          | (E-16)                                       |  |
| *2      | 【注】 *1 内蔵ROM、内蔵RAM、内部I/Oレジスタのバス幅、アクセスステート数は固定です。 *2 SYSCRのRAMEビットを0にクリアするとエリア7の指定に従います。 *3 外部アドレス空間は、エリア7の指定に従います。 |           |                                         |         |                        |          |                                              |  |
|         |                                                                                                                    |           |                                         |         |                        |          |                                              |  |

図 6.2 各動作モードにおけるアクセスエリアマップ

各エリアごとに選択信号 ( $\overline{CS}_7 \sim \overline{CS}_0$ ) を出力することができます。また、各エリアのバス仕様は、ABWCR、ASTCR、WCER、WCR で指定されます。

各エリアのバス仕様を表 6.3 に示します。

|   | ABWCR | ASTCR | WCER | W    | CR   |     |      | バ ス 仕 様        |
|---|-------|-------|------|------|------|-----|------|----------------|
| Ī | ABWn  | ASTn  | WCEn | WMS1 | WMS0 | バス幅 | アクセス | ウェイトモード        |
| L |       |       |      |      |      |     | ステート |                |
|   | 0     | 0     | -    | -    | -    | 16  | 2    | 禁止             |
|   |       | 1     | 0    | -    | -    | 16  | 3    | 端子ウェイトモード 0    |
|   |       | 1     | 1    | 0    | 0    | 16  | 3    | プログラマブルウェイトモード |
|   |       |       |      | 0    | 1    | 16  | 3    | 禁止             |
|   |       |       |      | 1    | 0    | 16  | 3    | 端子ウェイトモード 1    |
|   |       |       |      | 1    | 1    | 16  | 3    | 端子オートウェイトモード   |
| Ī | 1     | 0     | -    | -    | -    | 8   | 2    | 禁止             |
|   |       | 1     | 0    | -    | -    | 8   | 3    | 端子ウェイトモード 0    |
|   |       | 1     | 1    | 0    | 0    | 8   | 3    | プログラマブルウェイトモード |
|   |       |       |      | 0    | 1    | 8   | 3    | 禁止             |
|   |       |       |      | 1    | 0    | 8   | 3    | 端子ウェイトモード 1    |
|   |       |       |      | 1    | 1    | 8   | 3    | 端子オートウェイトモード   |

表 6.3 各エリアのバス仕様

【注】 n=7~0

### 6.3.2 チップセレクト信号

本 LSI は、エリア 7~0 に対してそれぞれチップセレクト信号 ( $\overline{CS}_7 \sim \overline{CS}_0$ )を出力することができ、拡張モードで当該エリアが選択されたとき、Low レベルを出力します。図 6.3 に  $\overline{CS}_n$  信号出力タイミングを示します。

#### 

 $\overline{\text{CS}}_3 \sim \overline{\text{CS}}_0$ の出力の許可または禁止は各  $\overline{\text{CS}}_1$ 端子に対応するポートのデータディレクションレジスタ (DDR) を設定することにより行います。

内蔵 ROM 無効拡張モード時、 $\overline{\text{CS}}_{_0}$ 端子はリセット直後に出力状態となっています。 $\overline{\text{CS}}_{_3} \sim \overline{\text{CS}}_{_1}$ 端子はリセット直後に入力状態となっていますので、 $\overline{\text{CS}}_{_3} \sim \overline{\text{CS}}_{_1}$ を出力する場合には対応する DDR を 1 にセットしてください。内蔵 ROM 有効拡張モード時、 $\overline{\text{CS}}_{_3} \sim \overline{\text{CS}}_{_0}$ 端子はリセット直後に入力状態になっていますので、 $\overline{\text{CS}}_{_3} \sim \overline{\text{CS}}_{_0}$ を出力する場合には、対応する DDR を 1 にセットしてください。詳細は「第9章 I/Oポート」を参照してください。

#### 

 $\overline{\text{CS}}_{\gamma} \sim \overline{\text{CS}}_{4}$ の出力許可または禁止はチップセレクトコントロールレジスタ(CSCR)を設定することにより行います。 $\overline{\text{CS}}_{\gamma} \sim \overline{\text{CS}}_{4}$ 端子はリセット直後に入力状態となっていますので、 $\overline{\text{CS}}_{\gamma} \sim \overline{\text{CS}}_{4}$ 端子を出力する場合には CSCR の対応するビットを 1 にセットしてください。詳細は「第 9 章 I/O ポート」を参照してください。



図 6.3 CS。信号の出力タイミング (n=7~0)

内蔵 ROM、内蔵 RAM および内部 I/O レジスタを選択した場合、 $\overline{CS}$ 、 $\overline{CS}$ 、端子は High レベルです。 $\overline{CS}$  信号はアドレスをデコードした信号で、SRAM などのチップセレクト信号として使用することができます。

### 6.3.3 データバス

本 LSI は、エリア  $0\sim7$  をそれぞれ 8 ビットアクセス空間または 16 ビットアクセス空間のいずれかに設定することができます。8 ビットアクセス空間では、データバスの上位側( $D_{15}\sim D_8$ )を使用します。また 16 ビットアクセス空間ではデータバスの上位側( $D_{15}\sim D_8$ )、下位側( $D_7\sim D_9$ )を使用します。

リード時には、データバスの上位側、下位側の区別なく、RD 信号が有効です。

ライト時にはデータバスの上位側に対して  $\overline{\text{HWR}}$  信号が、データバスの下位側に対して  $\overline{\text{LWR}}$  信号が有効です。

表 6.4 にアクセス空間と使用するデータバスを示します。

| エリア    | アクセス | リード/ | アドレス | 有効な      | データバス上位             | データバス下位          |
|--------|------|------|------|----------|---------------------|------------------|
|        | サイズ  | ライト  |      | ストローブ    | $(D_{15} \sim D_8)$ | $(D_7 \sim D_0)$ |
| 8 ビット  | -    | リード  | -    | RD       | 有効                  | 無効               |
| アクセス空間 |      | ライト  | -    | HWR      |                     | 不定               |
| 16 ビット | バイト  | リード  | 偶数   | RD       | 有効                  | 無効               |
| アクセス空間 |      |      | 奇数   |          | 無効                  | 有効               |
|        |      | ライト  | 偶数   | HWR      | 有効                  | 不定               |
|        |      |      | 奇数   | LWR      | 不定                  | 有効               |
|        | ワード  | ド    | -    | RD       | 有効                  | 有効               |
|        |      | ライト  | -    | HWR, LWR | 有効                  | 有効               |

表 6.4 アクセス空間と使用するデータバス

【注】 不定:不定データが出力されます。

無効:入力状態であり、入力値は無視されます。

# 6.3.4 バス制御信号タイミング

#### (1) 8 ビット 3 ステートアクセス空間

図 6.4 に 8 ビット 3 ステートアクセス空間のバス制御信号タイミングを示します。8 ビットアクセス空間をアクセスする場合データバスの上位側  $(D_s \sim D_s)$  を使用します。

LWR 端子は常に High レベルとなっています。ウェイトステートを挿入することができます。



図 6.4 8 ビット 3 ステートアクセス空間のバス制御信号タイミング

### (2) 8 ビット 2 ステートアクセス空間

図 6.5 に 8 ビット 2 ステート空間のバス制御信号タイミングを示します。8 ビットアクセス空間をアクセスする場合データバスの上位側 ( $D_{is} \sim D_{s}$ ) を使用します。

LWR 端子は常に High レベルとなっています。ウェイトステートを挿入することはできません。



図 6.5 8 ビット 2 ステートアクセス空間のバス制御信号タイミング

#### (3) 16 ビット 3 ステートアクセス空間

図 6.6 ~ 図 6.8 に 16 ビット 3 ステートアクセス空間のバス制御信号タイミングを示します。 16 ビットアクセス空間をアクセスする場合偶数アドレスに対しては、データバスの上位側( $D_{15}$  ~  $D_{8}$ )を使用し、奇数アドレスに対してはデータバスの下位側( $D_{7}$  ~  $D_{0}$ )を使用します。 ウェイトステートを挿入することができます。



図 6.6 16 ビット 3 ステートアクセス空間のバス制御信号タイミング (1) (偶数アドレスバイトアクセス)



図 6.7 16 ビット 3 ステートアクセス空間のバス制御信号タイミング(2) (奇数アドレスバイトアクセス)



図 6.8 16 ビット 3 ステートアクセス空間のバス制御信号タイミング (3) (ワードアクセス)

#### (4) 16 ビット 2 ステートアクセス空間

図 6.9~図 6.11 に 16 ビット 2 ステートアクセス空間のバス制御信号タイミングを示します。 16 ビットアクセス空間をアクセスする場合、偶数アドレスに対してはデータバスの上位側( $D_{15} \sim D_{8}$ )を使用し、奇数アドレスに対してはデータバスの下位側( $D_{7} \sim D_{0}$ )を使用します。ウェイトステートを挿入することはできません。



図 6.9 16 ビット 2 ステートアクセス空間のバス制御信号タイミング (1) (偶数アドレスバイトアクセス)



図 6.10 16 ビット 2 ステートアクセス空間のバス制御信号タイミング (2) (奇数アドレスバイトアクセス)



図 6.11 16 ビット 2 ステートアクセス空間のバス制御信号タイミング(3)(ワードアクセス)

### 6.3.5 ウェイトモード

ウェイトモードには、4 種類のモードがあります。ウェイトモードの選択方法を表 6.5 に示します。

| ASTCR    | WCER        | WCR         |             | WSC 動作 | ウェイトモード        |  |  |  |
|----------|-------------|-------------|-------------|--------|----------------|--|--|--|
| ASTn ビット | WCEn<br>ビット | WMS1<br>ビット | WMS0<br>ビット |        |                |  |  |  |
| 0        | -           | -           | -           | 禁止     | ウェイト禁止         |  |  |  |
| 1        | 0           | -           | -           | 禁止     | 端子ウェイトモード 0    |  |  |  |
| 1        | 1           | 0           | 0           | 許可     | プログラマブルウェイトモード |  |  |  |
|          |             | 0           | 1           | 許可     | ウェイト禁止         |  |  |  |
|          |             | 1           | 0           | 許可     | 端子ウェイトモード 1    |  |  |  |
|          |             | 1           | 1           | 許可     | 端子オートウェイトモード   |  |  |  |

表 6.5 ウェイトモードの選択

【注】 n=7~0

#### (1) WSC 動作を禁止したエリアのウェイトモード

WSC の動作を禁止した外部 3 ステートアクセス空間 (ASTn = 1, WCEn = 0) では端子ウェイトモード 0 によるウェイトステートの挿入が可能です。他のウェイトモードは使用できません。また、WMS 1、0 ビットの設定は WSC の動作を禁止したエリアでは意味がありません。

#### (a) 端子ウェイトモード 0

端子ウェイトモード 0 では、 $\overline{WAIT}$  端子によるウェイトステートのみが挿入されます。外部 3 ステートアクセス空間をアクセスするとき、 $T_2$ ステートのの立下がりのタイミングで  $\overline{WAIT}$  端子が Low レベルであると、 $T_w$ ステートが挿入されます。  $\overline{WAIT}$  端子が Low レベルに保持されると  $\overline{WAIT}$  端子が High レベルに立上がるまで  $T_w$ が挿入されます。

このタイミングを図 6.12 に示します。



図 6.12 端子ウェイトモード 0

#### (2) WSC 動作を許可したエリアのウェイトモード

WSC の動作を許可した外部 3 ステートアクセス空間 (ASTn = 1, WCEn = 1) では WMS1、0 ビットにより端子ウェイトモード 1、端子オートウェイトモード、プログラマブルウェイトモードの中からウェイトモードを選択できます。ただし WMS1、0 ビットは各エリアに共通ですので、WSC の動作を許可したエリアのウェイトモードは同一になります。

### (a) 端子ウェイトモード 1

端子ウェイトモード 1 では、外部 3 ステートアクセス空間をアクセスすると、常に WC1、0 ビットにより設定されたステート数だけ  $T_w$  が挿入されます。この最後の  $T_w$  の の立下がりのタイミングで WAIT 端子を Low レベルにすることで、さらに  $T_w$  を挿入することができます。 $\overline{WAIT}$  端子が Low レベルに保持されると、 $\overline{WAIT}$  端子が High レベルに立上がるまで  $T_w$  が挿入されます。

端子ウェイトモード 1 は、4 ステート以上の  $T_w$ を挿入する場合や、外部デバイスごとに挿入すると  $T_w$ 数を変える場合などに有効です。

ウェイトカウントが0の場合は、端子ウェイトモード0と同様の動作になります。

ウェイトカウントが 1 (WC1 = 0、WC0 = 1) で、かつ WAIT 端子入力による  $T_w$  が 1 ステートの場合のタイミングを図 6.13 に示します。



図 6.13 端子ウェイトモード 1

#### (b) 端子オートウェイトモード

端子オートウェイトモードでは、 $\overline{WAIT}$  端子が Low レベルのとき、WC1、0 ビットで設定された Tw数が挿入されます。

端子オートウェイトモードでは、T、ステートの の立下がりのタイミングで WAIT 端子が Low レベルであれば WC1、0 ビットによって設定された数だけ  $T_w$ を挿入します。

 $\overline{\mathrm{WAIT}}$  端子を Low レベルに保持しても、設定された数を超える  $T_{w}$ は挿入されません。端子オー トウェイトモードを用いるとチップセレクト信号を WAIT 端子に入力するだけで、低速メモリと容 易にインタフェースすることができます。

このタイミングを図 6.14 に示します。図 6.14 は、ウェイトカウントが 1 の場合です。



図 6.14 端子オートウェイトモード

### (c) プログラマブルウェイトモード

プログラマブルウェイトモードでは、外部 3 ステートアクセス空間をアクセスすると、常に WC1、0 ビットにより設定されたステート数だけ  $T_w$ が挿入されます。

このタイミングを図 6.15 に示します。図 6.15 は、ウェイトカウントが 1 の場合 ( WC1 = 0、WC0 = 1 ) です。



図 6.15 プログラマブルウェイトモード

#### (3) WSC の設定例

リセット後の WCER、ASTCR は、いずれも HFF、WCR は HF3 となっています。このため全工 リアともプログラマブルウェイトモードの3ステート挿入となります。

その後、ソフトウェアにより、ASTCR、WCER、WCR を設定し、エリアごとのウェイトモードを選択してください。

ウェイトモードの設定例を図 6.16 に示します。



図 6.16 ウェイトモードの設定例

### 6.3.6 メモリとの接続例

バスコントローラは、各エリアごとに、データバス幅を8ビットアクセス空間または16ビット空間に、またアクセスステート数を2ステートアクセス空間または3ステートアクセス空間のいずれかに設定することができます。3ステートアクセス空間に対しては多種のウェイト挿入が可能ですので高速性が要求されるデバイスと低速デバイスを容易に接続することが可能です。

本 LSI とメモリとの接続例を図 6.18 に、また、このときのメモリマップを図 6.17 に示します。エリア 0 に 256k ワード  $\times$  16 ビットの EPROM を接続し、16 ビット 3 ステートアクセスを行います。エリア 1 に 32k ワード  $\times$  8 ビットの SRAM を 2 個 (SRAM1、2) 接続し、16 ビット 2 ステートアクセスを行います。

エリア 2 に 32k ワード  $\times$  8 ビットの SRAM を 1 個 (SRAM3) 接続し、8 ビット 3 ステートアクセス・端子オートウェイトステートを行います。



図 6.17 メモリマップ例



図 6.18 メモリとの接続例

### 6.3.7 バスアービタの動作

バスコントローラは、バスマスタの動作を調停(バスアービトレーション)するバスアービタを 内蔵しています。

バスマスタは、CPU、DMAC、リフレッシュコントローラ、外部バスマスタの4つがあり、バス権を占有した状態でリード/ライトやリフレッシュ動作を行います。各バスマスタはバス権要求信号によりバス権を要求します。バスアービタは所定のタイミングで優先順位を判定し、バス権要求アクノリッジ信号によりバスの使用を許可して、バスマスタはバス権を獲得して動作します。

バスアービタは、バスマスタのバス権要求信号がアクティブになっているかどうかを調べ、アクティブになっていれば、そのバスマスタにバス権要求アクノリッジ信号を返します。複数のバスマスタからバス権要求があれば、最も優先順位の高いものにバス権要求アクノリッジを返します。バス権要求アクノリッジ信号を受け取ったバスマスタは、以後この信号が取り消されるまでバスを使用します。

バスマスタの優先順位は、

#### (高) 外部バスマスタ>リフレッシュコントローラ>DMAC>CPU (低)

の順となっています。バスアービタは常にバス権要求信号をサンプリングし、優先順位を判定していますが、現在のバスマスタよりも優先順位の高いバスマスタからバス権要求があったとしても、すぐにバス権を放棄するとは限りません。

各バスマスタには、それぞれ自分より優先順位の高いバスマスタにバス権を譲ることができるタイミングがあります。

#### (1) CPU

CPU は最も優先順位の低いバスマスタです。CPU がバスマスタの場合に DMAC、リフレッシュコントローラ、または外部バスマスタからのバス権要求が発生するとバスアービタはバス権を要求があったバスマスタに移行します。バス権が移行するタイミングは次のとおりです。

- [1] バスサイクルの切れ目でバス権を移行します。ワードデータアクセスを2回のバイトアクセスに分割して行う場合には、これら2つのバイトアクセスの間ではバス権は移行しません
- [2] CPUが乗除算命令などの内部動作を行っている場合、他のバスマスタからバス権要求が発生 するとただちに、バス権が移行します。CPUの内部動作は継続されます。
- [3] CPUがスリープモードの場合、他のバスマスタからバス権要求が発生するとただちにバス権が移行します。

#### (2) DMAC

DMAC は、起動要求が発生するとバスアービタに対してバス権を要求します。

DMAC がバスマスタの場合にリフレッシュコントローラ、または外部バスマスタからのバス権要求が発生すると、バスアービタはバス権の要求があったバスマスタに移行します。バス権が移行するタイミングは次のとおりです。

DMAC の 1 バイトまたは 1 ワードの転送が終了したとき、バス権を移行します。DMAC の転送サイクルはリードサイクルとライトサイクルで構成され、これらのリードサイクルと次のライトサイクルの間ではバス権は移行しません。

なお、DMAC の各チャネルには優先順位が設けられています。詳細については、「8.4.9 DMAC 複数チャネルの動作」を参照してください。

#### (3) リフレッシュコントローラ

リフレッシュコントローラは、リフレッシュサイクル要求が発生するとバスマスタに対してバス権を要求します。リフレッシュサイクルが終了すると、バス権を放棄します。詳細は、「第7章 リフレッシュコントローラ」を参照してください。

#### (4) 外部バスマスタ

BRCR の BRLE ビットを 1 にセットすると外部バスマスタにバス権を解放することができます。外部バスマスタは最も優先順位の高いバスマスタであり、 $\overline{\text{BREQ}}$  端子を Low レベルにすることにより、バスアービタに対してバス権を要求します。外部バスマスタが一旦バス権を獲得すると  $\overline{\text{BREQ}}$  を Low レベルにしている間、バス権を保持し続けます。本 LSI は、外部バス権解放状態になると、アドレスバス、データバス、バス制御信号 ( $\overline{\text{AS}}$ 、 $\overline{\text{RD}}$ 、 $\overline{\text{HWR}}$ 、 $\overline{\text{LWR}}$  )がハイインピーダンスとなり、チップセレクト信号( $\overline{\text{CSn}}$ : n = 7 ~ 0)は High レベルとなります。また外部バス権解放状態では、 $\overline{\text{BACK}}$  端子が Low レベル出力となります。

バスアービタは、 の立上がりで  $\overline{BREQ}$  端子をサンプリングします。  $\overline{BREQ}$  端子の Low レベルをサンプルすると所定のタイミングで外部バス権解放状態となります。  $\overline{BACK}$  端子が Low レベルになるまで  $\overline{BREQ}$  端子を Low レベルに保持してください。

外部バス権解放で、BREQ 端子の High レベルを 2 回連続してサンプリングすると、BACK 端子を High レベルにしてバス権解放サイクルを終了します。

図 6.19 に 2 ステートアクセス空間のリードサイクル中に外部バスマスタからバス権を要求された場合の動作タイミングを示します。  $\overline{BREQ}$  端子を Low レベルとしてから外部バス権解放状態となるまで最小 2 ステートかかります。



図 6.19 外部バス権解放状態(2ステートアクセス空間リードサイクル中)

# 6.4 使用上の注意

# 6.4.1 DRAM および PSRAM の接続

エリア 3 に DRAM または PSRAM を直接接続する場合、バス制御信号タイミングが異なります。 詳細は「第 7 章 リフレッシュコントローラ」を参照してください。

# 6.4.2 レジスタライトタイミング

### (1) ABWCR、ASTCR および WCER のライトタイミング

ABWCR、ASTCR および WCER をライトした場合、ライトデータは次のバスサイクルから有効になります。

このタイミングを図 6.20 に示します。

エリア 0 上の命令でエリア 0 を 3 ステートアクセス空間から 2 ステートアクセス空間へ変更した場合の例です。



図 6.20 ASTCR ライトタイミング

### (2) DDR ライトタイミング

 $\overline{\text{CS}}_{\text{a}}$ 端子に対応するポートの DDR をライトし、 $\overline{\text{CS}}_{\text{a}}$ 出力と入力ポートを切り換える場合、ライトデータは DDR ライトサイクルの  $T_{\text{a}}$ から有効になります。このタイミングを図 6.21 に示します。 $\overline{\text{CS}}_{\text{a}}$ 端子を出力とする場合の例です。



図 6.21 DDR ライトタイミング

### (3) BRCR ライトタイミング

BRCR にライトし、 $A_{23} \sim A_{21}$ 出力と入出力ポートを切り換える場合、ライトデータは BRCR ライトサイクルの  $T_3$  から有効になります。このタイミングを図 6.22 に示します。

入力ポートを A<sub>3</sub>~A<sub>1</sub>出力とする場合の例です。



図 6.22 BRCR ライトタイミング

# 6.4.3 BREQ 端子の入力タイミング

BREQ 端子を Low レベルにした後、BACK 端子が Low レベルになるまで Low レベル を保持してください。BACK 端子が Low レベルになる前に BREQ 端子を High レベルに戻すと、バスアービタの動作が不確定となりますので注意してください。

また、外部バス権解放状態を終了するときには  $\overline{BREQ}$  端子を 3 ステート以上  $\overline{High}$  レベルにしてください。  $\overline{BREQ}$  端子の  $\overline{High}$  レベルの期間が短いとバスアービタの動作が不確定となりますので注意してください。

# 6.4.4 ソフトウェアスタンバイモードへの遷移

ソフトウェアスタンバイモードへ遷移するとき、外部バスマスタからのバス権要求が競合すると、 ソフトウェアスタンバイモードへの遷移の直前に1ステートバス解放状態が発生することがあります(図 6.23 参照)。

ソフトウェアスタンバイモードを使用するときは、SLEEP 命令を実行する前に、BRCR の BRLE ビットを 0 にクリアしてください。



図 6.23 バス解放状態とソフトウェアスタンバイモードの競合

# 7. リフレッシュコントローラ

# 7.1 概要

本 LSI は、リフレッシュコントローラを内蔵しており、×16 ビット構成の DRAM を直接接続できます。また、DRAM の代りに PSRAM を直接接続することも可能です。

DRAM または PSRAM を直接接続できる外部アドレス空間はエリア 3 です。モード 1、2 ( 1M バイトモード ) は最大 128k バイト、モード 3、4、6 ( 16M バイトモード ) は最大 2M バイトを使用できます。

DRAM、PSRAM のリフレッシュが不要なシステムでは、8 ビットインターバルタイマとして使用できます。

消費電流低減のため、リフレッシュコントローラを使用しない場合には、リフレッシュコントローラを単独に停止することができます。詳細は「20.6 モジュールスタンバイ機能」を参照してください。

【注】モード5、7では、リフレッシュ機能は使用できません。

# 7.1.1 特長

リフレッシュコントローラは、DRAM リフレッシュ制御、PSRAM リフレッシュ制御、またはインターバルタイマのうち、いずれか一つの機能を使用できます。リフレッシュコントローラの特長を以下に示します。

- (1) DRAM リフレッシュコントローラとしての特長
  - × 16 ビット構成の DRAM を直接接続可能
  - 2CAS 方式、または 2WE 方式のいずれか一方を選択可能
  - DRAM のアドレス入力のマルチプレクスは、8 ビットカラムアドレスまたは9 ビットカラムアドレスのいずれか一つを選択可能 (例)
    - 1M ビット DRAM 8 ビットロウアドレス×8 ビットカラムアドレス
    - 4M ビット DRAM 9 ビットロウアドレス×9 ビットカラムアドレス
  - 4M ビット DRAM 10 ビットロウアドレス×8 ビットカラムアドレス
  - リフレッシュ制御は CAS ビフォ RAS リフレッシュを採用
  - プログラムによりリフレッシュ間隔を選択可能
  - プログラムによりセルフリフレッシュモードを設定可能
  - ウェイトステート挿入可能
- (2) PSRAM リフレッシュコントローラとしての特長
  - リフレッシュ制御のため RFSH 信号を出力
  - プログラムによりリフレッシュ間隔を選択可能
  - プログラムによりセルフリフレッシュモードを設定可能
  - ウェイトステート挿入可能
- (3) インターバルタイマとしての特長
  - リフレッシュタイマカウンタ(RTCNT)を8ビットアップカウンタとして使用可能

- カウントクロックは7種類( /2、 /8、 /32、 /128、 /512、 /2048、 /4096) から選択可能
- RTCNT とリフレッシュタイムコンスタントレジスタ(RTCOR)のコンペアマッチにより割込み発生可能

# 7.1.2 ブロック図

リフレッシュコントローラのブロック図を図 7.1 に示します。



図 7.1 リフレッシュコントローラのブロック図

## 7.1.3 端子構成

リフレッシュコントローラの端子構成を表 7.1 に示します。

端 子 信 号 入出力 機能 称 略 称 名 RESH リフレッシュ **RFSH** 出力 リフレッシュサイクル時 Low レベルとな ります。DRAM および PSRAM のリフレ ッシュに使用します。 HWR アッパーライト / アッパーカラム | UW / UCAS 出力 2WE 方式 DRAM の UW 端子 / 2CAS 方 アドレスストローブ 式 DRAM の UCAS 端子と接続します。 **LWR** ロウアーライト / ロウアーカラム LW /LCAS 出力 2WE 方式 DRAM の LW 端子 / 2CAS 方 アドレスストローブ 式 DRAM の LCAS 端子と接続します。  $\overline{RD}$ カラムアドレスストローブ / ライ  $\overline{\mathsf{CAS}}\,/\,\overline{\mathsf{WE}}$ 出力 2WE 方式 DRAM の CAS 端子 / 2CAS 方 トイネーブル 式 DRAM の WE 端子と接続します。 CS ロウアドレスストローブ RAS 出力 DRAM の RAS 端子と接続します。

表 7.1 端子構成

## 7.1.4 レジスタ構成

リフレッシュコントローラのレジスタ構成を表 7.2 に示します。

アドレス\* 名 称 略 称 R/W 初期値 H'FFAC リフレッシュコントロールレジスタ **RFSHCR** R/W H'02 H'FFAD リフレッシュタイマコントロール / ステータスレジスタ **RTMCSR** R/W H'07 H'FFAE リフレッシュタイマカウンタ **RTCNT** R/W H'00 H'FFAF リフレッシュタイムコンスタントレジスタ RTCOR R/W H'FF

表 7.2 レジスタ構成

<sup>【</sup>注】 \* アドレスの下位 16 ビットを示しています。

# 7.2 各レジスタの説明

# 7.2.1 リフレッシュコントロールレジスタ (RFSHCR)

RFSHCR は、8 ビットのリード / ライト可能なレジスタで、リフレッシュコントローラの動作モードを選択します。



RFSHCR は、リセット、またはハードウェアスタンバイモード時に H'02 にイニシャライズされます。

ビット7:セルフリフレッシュモード(SRFMD)

ソフトウェアスタンバイモード時、DRAM または PSRAM のセルフリフレッシュを指定します。 PSRAME = 1、DRAME = 0 のとき、SRFMD ビットを 1 にセットした後に、ソフトウェアスタンバイモードに遷移すると、PSRAM のセルフリフレッシュが可能となります。

また、PSRAME = 0、DRAME = 1 のとき、SRFMD ビットを 1 にセットした後に、ソフトウェアスタンバイモードに遷移すると、DRAM のセルフリフレッシュが可能となります。

いずれの場合もソフトウェアスタンバイモードの解除により、通常のアクセス状態に戻ります。

| ビット7  | 説明                                            |
|-------|-----------------------------------------------|
| SRFMD |                                               |
| 0     | ソフトウェアスタンバイモード時に、DRAM または PSRAM のセルフリフレッシュを禁止 |
|       | (初期値)                                         |
| 1     | ソフトウェアスタンバイモード時に、DRAM または PSRAM のセルフリフレッシュが可能 |

## ビット 6: PSRAM イネーブル (PSRAME)

ビット5: DRAM イネーブル (DRAME)

外部アドレス空間のエリア 3 に対して、DRAM または PSRAM の接続を許可 / 禁止します。

DRAM または PSRAM を接続する場合、エリア 3 のバスサイクルおよびリフレッシュサイクルは ASTCR の設定にかかわらず、3 ステートアクセスとなります。ただし、ウェイトステートは、ASTCR の AST3 = 0 の場合、挿入することはできません。

PSRAME ビットまたは DRAME ビットが 1 にセットされていると、RFSHCR のビット 0、2、3、4、および RTMCSR、RTCNT、RTCOR へのライトはできません。ただし、RTMCSR の CMF フラグについては、フラグをクリアするための 0 ライトのみ可能です。

| ビット6   | ビット5  | 説明                     |  |  |
|--------|-------|------------------------|--|--|
| PSRAME | DRAME |                        |  |  |
| 0      | 0     | インターバルタイマとして使用可能 (初期値) |  |  |
|        |       | (DRAM、PSRAM の直接接続不可能)  |  |  |
|        | 1     | DRAM の直接接続が可能          |  |  |
| 1      | 0     | PSRAM の直接接続が可能         |  |  |
|        | 1     | 使用禁止                   |  |  |

### ビット4:ストローブモードセレクト(CAS/ $\overline{WE}$ )

2CAS 方式か 2WE 方式のいずれかを選択します。

本ビットの設定は PSRAME = 0、DRAME = 1 のとき有効となります。本ビットは、PSRAME ビットまたは DRAME ビットが 1 にセットされているとライトすることはできません。

| ビット4   | 説 明           |     |
|--------|---------------|-----|
| CAS/WE |               |     |
| 0      | 2WE 方式を選択 (初期 | 朋値) |
| 1      | 2CAS 方式を選択    |     |

### ビット3:アドレスマルチプレクスモードセレクト $(M9/\overline{M8})$

8 ビットカラムアドレスまたは 9 ビットカラムアドレスのいずれかを選択します。

本ビットの設定は PSRAME = 0、DRAME = 1 のとき有効となります。本ビットは、PSRAME ビットまたは DRAME ビットが 1 にセットされているとライトすることはできません。

| ビット3              | 説明                   |
|-------------------|----------------------|
| M9/ <del>M8</del> |                      |
| 0                 | 8 ビットカラムモードを選択 (初期値) |
| 1                 | 9 ビットカラムモードを選択       |

## ビット2:リフレッシュ端子イネーブル(RFSHE)

RFSH 端子のリフレッシュ信号出力を許可/禁止します。

本ビットは、PSRAME ビットまたは DRAME ビットが 1 にセットされているとライトすることはできません。

| ビット2  | 説                      | 明     |
|-------|------------------------|-------|
| RFSHE |                        |       |
| 0     | RFSH 端子のリフレッシュ信号出力を禁止  | (初期値) |
|       | (RFSH 端子は入出力ポートとして使用可) |       |
| 1     | RFSH 端子のリフレッシュ信号出力を許可  |       |

### ビット1:リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

# ビット 0: リフレッシュサイクルイネーブル (RCYCE)

リフレッシュサイクルの挿入を許可または禁止します。本ビットは PSRAME = 1、または DRAME = 1 のときに有効となります。 PSRAME = 0 かつ DRAME ビット = 0 のときは、本ビットの設定にかかわらずリフレッシュサイクルは挿入されません。

| ビット0  | 説明                      |       |
|-------|-------------------------|-------|
| RCYCE |                         |       |
| 0     | リフレッシュサイクルを禁止           | (初期値) |
| 1     | エリア 3 に対するリフレッシュサイクルを許可 |       |

### 

RTMCSR は、8 ビットのリード / ライト可能なレジスタで、RTCNT に入力するクロックの選択を行います。また、インターバルタイマとして使用する場合は、割込み要求の許可 / 禁止も行います。



### 【注】\* フラグをクリアするための 0 ライトのみ可能です。

ビット 7、6 は、リセット、またはスタンバイモード時にイニシャライズされます。

ビット 5~3 は、リセット、またはハードウェアスタンバイモード時にイニシャライズされますが、 ソフトウェアスタンバイモード時にはソフトウェアスタンバイモードに遷移する前の状態を保持し ています。

ビット7:コンペアマッチフラグ(CMF)

RTCNT と RTCOR の値が一致したことを示すステータスフラグです。

| ビット7 | 説明                                                        |
|------|-----------------------------------------------------------|
| CMF  |                                                           |
| 0    | [ クリア条件 ] CMF = 1 の状態で、CMF フラグをリードした後、CMF フラグに 0 をライトしたとき |
| 1    | [ セット条件 ] RTCNT = RTCOR になったとき                            |

ビット6: コンペアマッチインタラプトイネーブル(CMIE)

RTCSR の CMF フラグが 1 にセットされたとき、CMF フラグによる割込み ( CMI ) 要求を許可 / 禁止します。

PSRAME = 1、または DRAME = 1 のとき、CMIE ビットは常に 0 にクリアされています。

| ビット6 | 説明                           |          |
|------|------------------------------|----------|
| CMIE |                              |          |
| 0    | CMF フラグによる割込み(CMI)要求を禁止 (初期値 | <u>(</u> |
| 1    | CMF フラグによる割込み(CMI)要求を許可      |          |

ビット5~3: クロックセレクト2~0(CKS2~CKS0)

RTCNT に入力するクロックを内部クロックから選択します。リフレッシュコントローラとして使用する場合は、RTCNT と RTCOR のコンペアマッチによりリフレッシュ要求を周期的に発生します。インターバルタイマとして使用する場合は、コンペアマッチにより CMI 割込み要求を周期的に発生します。

本ビットは、PSRAME ビットまたは DRAME ビットが 1 にセットされているとライトすることはできません。

| ビット5 | ビット4 | ビット3 | 説明             |  |  |
|------|------|------|----------------|--|--|
| CKS2 | CKS1 | CKS0 |                |  |  |
| 0    | 0    | 0    | クロック入力禁止 (初期値) |  |  |
|      |      | 1    | /2 でカウント       |  |  |
|      | 1    | 0    | /8でカウント        |  |  |
|      |      | 1    | / 32 でカウント     |  |  |
| 1    | 0    | 0    | / 128 でカウント    |  |  |
|      |      | 1    | / 512 でカウント    |  |  |
|      | 1    | 0    | / 2048 でカウント   |  |  |
|      |      | 1    | / 4096 でカウント   |  |  |

ビット2~0:リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

# 7.2.3 リフレッシュタイマカウンタ(RTCNT)

RTCNT は、リード/ライト可能な8ビットのアップカウンタです。



RTCNT は、RTMCSR の CKS2~CKS0 ビットで選択された内部クロックにより、カウントアップします。

RTCNT が RTCOR に一致( コンペアマッチ )すると、CMF フラグが 1 にセットされ RTCNT は H'00 にイニシャライズされます。

RTCNT は、PSRAME ビットまたは DRAME ビットが 1 にセットされているとライトすることはできません。

RTCNT は、リセット、またはスタンバイモード時に H'00 にイニシャライズされます。

# 7.2.4 リフレッシュタイムコンスタントレジスタ(RTCOR)

RTCOR は、8 ビットのリード / ライト可能なレジスタで、RTCNT とのコンペアマッチ周期を設定します。



RTCOR と RTCNT の値は常に比較されており、両方の値が一致すると RTMCSR の CMF フラグが 1 にセットされ、同時に RTCNT が H'00 にクリアされます。

RTCOR は、PSRAME ビットまたは DRAME ビットが 1 にセットされているとライトすることはできません。

RTCOR は、リセット、またはハードウェアスタンバイモード時に HFF にイニシャライズされます。ソフトウェアスタンバイモード時にはソフトウェアスタンバイモードに遷移する前の値を保持しています。

# 7.3 動作説明

# 7.3.1 概要

リフレッシュコンロトーラは、エリア 3 に接続した DRAM のインタフェース、エリア 3 に接続した PSRAM のインタフェース、またはインターバルタイマのうち、いずれか一つを選択することができます。

上記の3種類の使用方法の概要を表7.3に示します。

| 用途           |        |                                | DRAM インタフェース   | PSRAM インタフェース | インターバルタイマ            |
|--------------|--------|--------------------------------|----------------|---------------|----------------------|
| レジスタ設定       |        |                                |                |               |                      |
| RFSHCR SRFMD |        | セルフリフレッシュモードの指定                |                | 0 に設定         |                      |
|              | PSRAME |                                | 0 に設定          | 1 に設定         | 0 に設定                |
|              | DRAME  |                                | 1 に設定          | 0 に設定         | 0 に設定                |
|              | CA     | S/WE                           | 2 CAS 方式 /     | -             | -                    |
|              |        |                                | 2 WE 方式選択      |               |                      |
|              |        |                                |                |               |                      |
|              | Ms     | 9 / <del>M</del> 8             | カラムモード選択       | -             | -                    |
|              | RFSHE  |                                | RFSH 端子出力選択    |               | 0 に設定                |
|              | RCYCE  |                                | リフレッシュサイクル挿入選択 |               | -                    |
|              | RTCOF  | ₹                              | リフレッシュ間隔を設定    |               | 割込み周期を設定             |
| RTMCSR       | CK     | (S2 ~ 0                        |                |               |                      |
| CMF<br>CMIE  |        | RTCNT = RTCOR のとき、1 に          |                | セット           |                      |
|              |        | CMIE                           | 0 に設定          |               | 割込み要求の許可 / 禁止<br>を選択 |
| P8DDR P8,DDR |        | 1 に設定 ( <del>CS</del> ₃ 出力設定 ) |                | 0 または 1 に設定   |                      |
| ABWCR ABW3   |        | 0 に設定                          |                | -             |                      |

表 7.3 リフレッシュコントローラの設定方法

### (1) DRAM インタフェース

RTCOR、RTMCSR、RFSHCR の順に初期設定を行い、PSRAME ビットを 0、DRAME ビットを 1 に設定することにより、x 16 ビット構成の DRAM をエリア 3 に接続できます。このとき、ポート 8 データディレクションレジスタ (P8DDR) の 16 アクティレクションレジスタ (P8DDR) の 16 ビットを 16 ビットで 16 にセットして 16 以上のに設定してください。また、ABWCR により、エリア 16 を 16 ビットアクセス空間に設定してください。

### (2) PSRAM インタフェース

RTCOR、RTMCSR、RFSHCR の順に初期設定を行い、PSRAME ビットを 1、DRAME ビットを 0 に設定することにより、PSRAM をエリア 3 に接続できます。このとき、P8DDR の 1 P8 DDR ビットを 1 にセットして  $\overline{1}$  に対して  $\overline{1}$  に対してください。

### (3) インターバルタイマ

PSRAME = 0 かつ DRAME = 0 のとき、インターバルタイマとして動作します。RTCOR を設定後、RTMCSR で入力クロックを選択して、CMIE ビットを 1 にセットしてください。

上記設定により、RTCOR と RTMCSR の CKS2 ~ CKS0 ビットで決まるコンペアマッチの周期ごとに CMI 割込み要求を発生することができます。

RTCOR、RTMCSR、RFSHCR の設定は、必ず PSRAME = 0 かつ DRAME = 0 の状態で行ってください。 どちらかのビットが 1 の場合、ライトできません。

# 7.3.2 DRAM リフレッシュ制御

## (1) リフレッシュ要求の周期とリフレッシュサイクルの実行

リフレッシュ要求の周期は、RTCOR と RTMCSR の CKS2 ~ CKS0 ビットにより設定します。 リフレッシュ要求の周期を図 7.2 に示します。



図 7.2 リフレッシュ要求の周期 (RCYCE = 1)

リフレッシュ要求は図 7.2 に示す周期で発生しますが、実際のリフレッシュサイクルの実行は、フレッシュコントローラがバス権を獲得した後に行われます。

表 7.4 にエリア 3 の設定と DRAM のリード / ライトサイクルおよびリフレッシュサイクルの関係を示します。

リフレッシュサイクル

|                                                   | 9 17 21 1 91 770        |                    |  |  |  |  |  |  |
|---------------------------------------------------|-------------------------|--------------------|--|--|--|--|--|--|
| 2 ステートアクセス空間                                      | • 3ステート                 | • 3ステート            |  |  |  |  |  |  |
| (AST3=0)                                          | • ウェイト挿入不可              | • ウェイト挿入不可         |  |  |  |  |  |  |
| 3 ステートアクセス空間                                      | • 3ステート                 | • 3ステート            |  |  |  |  |  |  |
| (AST3=1)                                          | • ウェイト挿入可能              | • ウェイト挿入可能         |  |  |  |  |  |  |
|                                                   |                         |                    |  |  |  |  |  |  |
| リフレッシュサイクルを挿ん                                     | 入するために、RFSHCR の RCYCE と | ごットを 1 にセットしてください。 |  |  |  |  |  |  |
|                                                   | の状態遷移を図 7.3 に示します。      |                    |  |  |  |  |  |  |
| リセット直後、またはスタンバイモード解除直後にリフレッシュ要求が発生すると、リフレッシ       |                         |                    |  |  |  |  |  |  |
| ュ要求保持状態に遷移します。このときには、リフレッシュサイクルは実行されません。イニシャ      |                         |                    |  |  |  |  |  |  |
| こくぎゃも はにロラレット・サスタリナツ 再しまえ ちゃいく 大体中まる 担人は決立し マノギネロ |                         |                    |  |  |  |  |  |  |

表 7.4 エリア 3 の設定と DRAM アクセスサイクルおよびリフレッシュサイクルの関係 CPU または DMA コントローラによる

リード / ライトサイクル

ライズのためにリフレッシュサイクルを必要とする DRAM を使用する場合は注意してください。

リフレッシュ要求保持状態でリフレッシュ要求が発生すると、リフレッシュコントローラはバス 権を獲得してリフレッシュサイクルを実行します。また、リフレッシュサイクル実行中に発生した リフレッシュ要求は無視されます。



図 7.3 リフレッシュサイクル実行の状態遷移図

#### (2) アドレスマルチプレクス

エリア3の設定

RFSHCR の  $M9/\overline{M8}$  ビットにより、カラムアドレスのビット数を指定すると、アドレスのマルチ プレクスは表 7.5 に示すようになります。また、そのときのアドレス出力タイミングを図 7.4 に示 します。アドレスのマルチプレクス出力は、エリア3に対してのみ行われます。

| 表 7.5  | アド    | レフ | マルチ | ゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚゚ | ノクス |
|--------|-------|----|-----|-----------------------------------------|-----|
| 12 1.5 | ノー・ロー | レヘ | マルノ |                                         | ノノヘ |

| アドレス端子           |           | A <sub>23</sub> ~ A <sub>10</sub> | $A_9$           | A <sub>8</sub>  | A,              | $A_{\scriptscriptstyle 6}$ | A <sub>5</sub>  | A <sub>4</sub>  | $A_3$           | $A_{2}$         | A <sub>1</sub>             | A <sub>o</sub> |
|------------------|-----------|-----------------------------------|-----------------|-----------------|-----------------|----------------------------|-----------------|-----------------|-----------------|-----------------|----------------------------|----------------|
| ロウアドレス出力時のアドレス出力 |           | A <sub>23</sub> ~ A <sub>10</sub> | $A_9$           | A <sub>8</sub>  | $A_7$           | $A_6$                      | A <sub>5</sub>  | $A_4$           | $A_3$           | $A_2$           | $A_{\scriptscriptstyle 1}$ | $A_{o}$        |
| カラムアドレス出力        | M9/ M8 =0 | A <sub>23</sub> ~ A <sub>10</sub> | $A_9$           | $A_9$           | A <sub>16</sub> | A <sub>15</sub>            | A <sub>14</sub> | A <sub>13</sub> | A <sub>12</sub> | A <sub>11</sub> | A <sub>10</sub>            | $A_{o}$        |
| 時のアドレス出力         | M9/ M8 =1 | A <sub>23</sub> ~ A <sub>10</sub> | A <sub>18</sub> | A <sub>17</sub> | A <sub>16</sub> | A <sub>15</sub>            | A <sub>14</sub> | A <sub>13</sub> | A <sub>12</sub> | A <sub>11</sub> | A <sub>10</sub>            | $A_0$          |



図 7.4 マルチプレクスされたアドレス出力の例 (ウェイト挿入なし)

## (3) 2<del>CAS</del> 方式と 2<del>WE</del> 方式

x 16 ビット構成の DRAM のうち、UCAS、LCAS を使用する方式と UW、LW を使用する方式の いずれかを RFSHCR の CAS/WE ビットにより、選択することができます。

 $2\overline{\text{CAS}}$  方式および  $2\overline{\text{WE}}$  方式の各々の場合について、DRAM と本 LSI の端子対応を表 7.6 に示します。

| Notes and all and seems 1000           |            |                       |  |  |  |  |
|----------------------------------------|------------|-----------------------|--|--|--|--|
| 本 LSI の端子                              | DRAM の端子   |                       |  |  |  |  |
|                                        | CAS/WE = 0 | CAS/WE = 1            |  |  |  |  |
|                                        | (2WE 方式)   | (2 <del>CAS</del> 方式) |  |  |  |  |
| HWR                                    | ŪW         | UCAS                  |  |  |  |  |
| LWR                                    | ĪW         | LCAS                  |  |  |  |  |
| RD                                     | CAS        | WE                    |  |  |  |  |
| $\overline{CS}_{\scriptscriptstyle 3}$ | RAS        | RAS                   |  |  |  |  |

表 7.6 DRAM と本 LSI の端子対応

 $2\overline{\text{WE}}$  方式による DRAM インタフェースを図 7.5 (1) に、また  $2\overline{\text{CAS}}$  方式による DRAM インタフェースを図 7.5 (2) に示します。



図 7.5 DRAM 制御信号出力タイミング(1)(2WE 方式)



図 7.5 DRAM 制御信号出力タイミング(2)(2 CAS 方式)

### (4) リフレッシュサイクルの優先順位

バス権が同時に要求された場合の優先順位は次のようになります。

(高)外部バスマスタ>リフレッシュコントローラ>DMA コントローラ>CPU(低)

詳細は、「6.3.7 バスアービタの動作」を参照してください。

### (5) ウェイトステートの挿入

ASTCR の AST3 を 1 にセットした場合、バスコントローラの設定によりバスサイクルおよびリフレッシュサイクルに対して、ウェイトステートを挿入することができます。

# (6) セルフリフレッシュモード

DRAMには、セルフリフレッシュ機能を持つものがあります。

詳細は、「6.3.5 ウェイトモード」を参照してください。

RFSHCR の SRFMD ビットを 1 にセットした後、ソフトウェアスタンバイモードに遷移すると、
CAS、RAS の順に Low レベル出力となり、DRAM のセルフリフレッシュ機能を使用するることができます。ソフトウェアスタンバイモードが解除されると、CAS、RAS は High レベル出力となります。表 7.7 にソフトウェアスタンバイモード時の端子状態を、また図 7.6 に信号出力タイミングを示します。

| ま ファ | ソフトウェア | 7 タンバイエー | - ド時の端子状能 | ( DSDAME - O | DDAME - 1) |
|------|--------|----------|-----------|--------------|------------|

| 信号                                      |            | ソフトウェアスク   | タンバイモード時   |            |  |
|-----------------------------------------|------------|------------|------------|------------|--|
|                                         | SRFN       | MD = 0     | SRFMD = 1  |            |  |
|                                         |            |            | ( セルフリフレ   | ッシュモード)    |  |
|                                         | CAS/WE = 0 | CAS/WE = 1 | CAS/WE = 0 | CAS/WE = 1 |  |
| HWR                                     | ハイインピーダンス  | ハイインピーダンス  | High       | Low        |  |
| <b>LWR</b>                              | ハイインピーダンス  | ハイインピーダンス  | High       | Low        |  |
| RD                                      | ハイインピーダンス  | ハイインピーダンス  | Low        | High       |  |
| $\overline{CS}_{\scriptscriptstyle{3}}$ | High       | High       | Low        | Low        |  |
| RFH                                     | High       | High       | Low        | Low        |  |



図 7.6 セルフリフレッシュモードの信号出力タイミング (PSRAME = 0、DRAME = 1)

## (7) 低消費電力状態時の動作

リフレッシュコントローラは、スリープモードでも動作します。また、ハードウェアスタンバイモード時には動作を停止します。ソフトウェアスタンバイモード時には、RTCNT はイニシャライズされますが、RFSHCR、RTMCSR のビット  $5\sim3$ 、RTCOR はソフトウェアスタンバイモードに遷移する直前の状態を保持します。

### (8) 使用例

(a) 2WE 方式 1M ビット DRAM の接続例 (1M バイトモード)

図 7.7 に 2WE 方式の 1M ビット DRAM の接続例とそのアドレスマップを示します。

また、図 7.8 にそのときのプログラム設定順序を示します。DRAM は、電源投入直後、内部状態を安定させるためにリフレッシュサイクルを必要とします。したがって、他のタイマモジュールによる割込み、あるいは RTMCSR のビット 7 ( CMF ) がセットされる回数を数えるなどして、DRAMの安定期間を確保してください。リセット、またはスタンバイ直後の最初のリフレッシュ要求 ( CMF フラグのセット ) は、リフレッシュサイクル実行に使用されませんので注意してください ( 図 7.3 参照 )。

本機能を使用する場合は、DRAM デバイス特性をよくご確認の上、そのデバイスに適合する使い方をしてください。



図 7.7 2WE 方式 1M ビット DRAM の接続例とアドレスマップ



図 7.8 2WE 方式 1M ビット DRAM の設定順序 (1M バイトモード)

# (b) 2WE 方式 4M ビット DRAM の接続例 (16M バイトモード)

図 7.9 に、 $2\overline{\text{WE}}$  方式 4M ビット DRAM を 1 個使用する場合の接続例とそのアドレスマップを示します。また図 7.10 にそのときのプログラム設定手順を示します。

本例では、10 ビットロウアドレス×8 ビットカラムアドレスの DRAM を使用して、H'600000~H'67FFFF が DRAM エリアに設定されています。



図 7.9 2WE 方式 4M ビット DRAM の接続例とアドレスマップ



図 7.10 2WE 方式 4M ビット DRAM(10 ビットロウアドレス×8 ビットカラムアドレスの場合) の設定順序(16M バイトモード)

# (c) 2<del>CAS</del> 方式 4M ビット DRAM の使用例 (16M バイトモード)

図 7.11 に  $2 \overline{\text{CAS}}$  方式の 4M ビット DRAM を 1 個使用する場合の接続例とそのアドレスマップを示します。また、図 7.12 にそのときのプログラム設定順序を示します。

本例では、9 ビットロウアドレス×9 ビットカラムアドレスの DRAM を使用して、H'600000~H'67FFFF が DRAM エリアに設定されています。



図 7.11 2CAS 方式 4M ビット DRAM の接続例とアドレスマップ



図 7.12 2CAS 方式 4M ビット DRAM (9 ビットロウアドレス×9 ビットカラムアドレスの場合) の設定順序 (16M バイトモード)

# (d) 複数チップの 4M ビット DRAM の接続例 (16M バイトモード)

図 7.13 に  $2\overline{\text{CAS}}$  方式 4M ビット DRAM を 2 個使用する場合の接続例とそのアドレスマップを示します。上位アドレス  $A_{_{19}}$ 、 $A_{_{20}}$ をデコードすることにより、最大 4 個の DRAM をエリア 3 に接続できます。

また、図 7.14 にそのときのプログラム設定順序を示します。本例では、9 ビットロウアドレス×9 ビットカラムアドレスのタイプのものを使用しています。すべてのチップを同時にリフレッシュする必要があるため、RFSH 端子を使用しなければなりません。



図 7.13 複数チップの 2CAS 方式 4M ビット DRAM の接続例とアドレスマップ



図 7.14 複数チップの 2CAS 方式 4M ビット DRAM (9 ビットロウアドレス x 9 ビットカラムアドレスの場合)の設定順序 (16M バイトモード)

# 7.3.3 PSRAM リフレッシュ制御

## (1) リフレッシュ要求の周期とリフレッシュサイクルの実行

DRAM インタフェースと同様に、RTCOR と RTMCSR の CKS2~CKS0 ビットで、リフレッシュ要求の周期を設定します。

PSRAM のリード / ライトサイクルおよびリフレッシュサイクルに要するステート数は、DRAM と同様です (表 7.4)。また、状態遷移も図 7.3 に示すとおりです。

### (2) PSRAM 制御信号

PSRAM に対するリードサイクル、ライトサイクル、およびリフレッシュサイクルを図 7.15 に示します。



\_\_\_\_\_\_ 図 7.15 PSRAM 制御信号出力タイミング

### (3) リフレッシュサイクルの優先順位

バス権が同時に要求された場合の優先順位は次のようになります。

(高) 外部バスマスタ>リフレッシュコントローラ>DMA コントローラ>CPU (低)

詳細は、「6.3.7 バスアービタの動作」を参照してください。

### (4) ウェイトステートの挿入

ASTCR の AST3 を 1 にセットした場合、ウェイトステートコントローラ (WSC) によりバスサイクルおよびリフレッシュサイクルに対して、ウェイトステートを挿入することができます。 設定の詳細は、「6.3.5 ウェイトモード」を参照してください。

### (5) セルフリフレッシュモード

PSRAM はセルフリフレッシュ機能をもつものがあります。

本 LSI では、RFSHCR の SRFMD ビットを 1 にセットした後、ソフトウェアスタンバイモードに 遷移すると、 $\overline{\text{CS}}_{_3}$ が High レベル出力、 $\overline{\text{RFSH}}$  が Low レベル出力となり、PSRAM のセルフリフレッシュ機能を利用できます。ソフトウェアスタンバイモードが解除されると、 $\overline{\text{RFSH}}$  は High レベル出力となります。

表 7.8 にソフトウェアスタンバイモード時の端子状態を、また図 7.16 に信号出力タイミングを示します。

| (PSRAME = 1, DRAME = 0) |                |                  |  |  |  |
|-------------------------|----------------|------------------|--|--|--|
| 信号                      | ソフトウェアスタンバイモード |                  |  |  |  |
|                         | SRFMD = 0      | SRFMD = 1        |  |  |  |
|                         |                | ( セルフリフレッシュモード ) |  |  |  |
| <del>CS</del> ₃         | High           | High             |  |  |  |
| RD                      | ハイインピーダンス      | ハイインピーダンス        |  |  |  |
| HWR                     | ハイインピーダンス      | ハイインピーダンス        |  |  |  |
| LWR                     | ハイインピーダンス      | ハイインピーダンス        |  |  |  |
| RFSH                    | High           | Low              |  |  |  |

表 7.8 ソフトウェアスタンバイモード時の端子状態 (PSRAME = 1. DRAME = 0)



図 7.16 セルフリフレッシュモードの信号出力タイミング (PSRAME = 1、DRAME = 0)

### (6) 低消費電力状態時の動作

リフレッシュコントローラは、スリープモードでも動作します。また、ハードウェアスタンバイモード時には動作を停止します。ソフトウェアスタンバイモード時には、RTCNT はイニシャライズされますが、RFSHCR、RTMCSR のビット  $5 \sim 3$ 、および RTCOR はソフトウェアスタンバイモードに遷移する直前の状態を保持します。

### (7) 使用例

PSRAM には、 $\overline{OE}$  端子と  $\overline{RFSH}$  端子が個別に設けられているものと、 $\overline{OE}$  /  $\overline{RFSH}$  端子として 1 つ になっているものがあります。

図 7.17 に  $\overline{OE}$  /  $\overline{RFSH}$  信号を発生する回路例を示します。デバイス特性をよくご確認の上、適合する回路を設計してください。

図 7.18 にプログラム設定順序を示します。



図 7.17 OE / RFSH 信号の例



図 7.18 PSRAM のプログラム設定順序

# 7.3.4 インターバルタイマ

リフレッシュコントローラをインターバルタイマとして使用する場合、PSRAME を 0、かつ DRAME を 0 にクリアします。 RTCOR を設定後、RTMCSR の CKS2~CKS0 ビットにより入力クロックを選択し、CMIE ビットを 1 にセットします。

## (1) コンペアマッチフラグのセットタイミングとコンペアマッチによるクリア

RTCSR の CMF フラグは、RTCOR と RTCNT の値が一致したときに出力されるコンペアマッチ信号により 1 にセットされます。コンペアマッチ信号は一致した最後のステート(RTCNT が一致したカウント値を更新するタイミング)で発生します。

したがって、RTCNT と RTCOR が一致した後、カウントアップクロックが発生するまでコンペアマッチ信号は発生しません。このタイミングを図 7.19 に示します。



図 7.19 CMF フラグセットタイミング

### (2) 低消費電力状態時の動作

インターバルタイマは、スリープモードでも動作します。また、ハードウェアスタンバイモード時は動作を停止します。ソフトウェアスタンバイモード時、RTCNT と RTMCSR のビット 7、6 がイニシャライズされますが、RTMCSR のビット  $5\sim3$ 、および RTCOR はソフトウェアスタンバイモードに遷移する直前の状態を保持します。

### (3) RTCNT のライトとカウンタクリアの競合

RTCNT のライトサイクル中の  $T_3$ ステートで、カウンタクリアが発生するとカウンタへのライトは行われず、クリアが優先されます。

図 7.20 にこのタイミングを示します。



図 7.20 RTCNT のライトとクリアの競合

# (4) RTCNT のライトとカウントアップの競合

RTCNT のライトサイクル中の  $T_3$ ステートでカウントアップが発生しても、カウントアップされずに、カウンタライトが優先されます。

図 7.21 にこのタイミングを示します。



図 7.21 RTCNT のライトとカウントアップの競合

# (5) RTCOR のライトとコンペアマッチの競合

RTCOR のライトサイクル中の  $T_3$ ステートでコンペアマッチが発生しても、図 7.22 のように RTCOR のライトが優先され、コンペアマッチ信号は禁止されます。



図 7.22 RTCOR のライトとコンペアマッチの競合

### (6) 内部クロックの切り換えと RTCNT の動作

内部クロックを切り換えるタイミングによっては、RTCNT がカウントアップされてしまう場合があります。内部クロックの切り換えタイミング(CKS2~CKS0 ビットの書き換え)と RTCNT 動作の関係を表 7.9 に示します。

内部クロックから RTCNT クロックを生成する場合、内部クロックの立下がりエッジで検出しています。そのため、表 7.9 の No.3 のように High Low になるようなクロックの切り換えを行うと、切り換えタイミングを立下がりエッジとみなして RTCNT クロックが発生し、RTCNT がカウントアップされてしまいます。



表 7.9 内部クロックの切り換えと RTCNT 動作



【注】 \*1 Low レベル 停止、および停止 Low レベルの場合を含みます。

- \*2 停止 High レベルの場合を含みます。
- \*3 High レベル 停止の場合を含みます。
- \*4 切り換えのタイミングを立下がりエッジとみなすために発生し、RTCNT はカウントアップしてしまいます。

# 7.4 割込み要因

リフレッシュコントローラをインターバルタイマとして使用する場合、コンペアマッチ割込み (CMI)要求を発生します。コンペアマッチ割込み要求はRTMCSRのCMIE ビットで許可または禁止することができます。

# 7.5 使用上の注意

DRAM リフレッシュ機能、あるいは PSRAM リフレッシュ機能の使用に際して、以下の点に注意してください。

- (1) リフレッシュコントローラは、一度直接接続したDRAMまたはPSRAMの接続を切断した場合\*、P8/RFSH/IRQ。端子とP8/CS、/IRQ、端子が同時にLowレベル出力となる場合があります。
- 【注】\* リフレッシュコントロールレジスタ(RFSHCR)内の DRAM イネーブル(DRAME)または PSRAM イネーブル(PSRAME)を一度 1 にセットした後に、DRAME または PSRAME を 0 にクリアした場合。



図 7.23 DRAM/PSRAM 接続の切り離し時の動作

- (2) 外部バス権解放状態、ソフトウェアスタンバイモード、またはバスサイクルがウェイトス テートの挿入により長く続く場合、リフレッシュサイクルは実行されません。したがって、 これらの状態では、別の方法でリフレッシュを行う必要があります。
- (3) 外部バス権解放状態中に内部でリフレッシュ要求が発生した場合、最初の要求が保持され、バス権解放状態解除後、リフレッシュサイクルが1回だけ実行されます。図7.24にその場合のバスサイクルを示します。



図 7.24 バス解放状態時のリフレッシュサイクル

- (4) バスサイクルがウェイトステートの挿入により長く続く場合も、外部バス権解放状態と同様に、最初の要求が保持されます。
- (5) ソフトウェアスタンバイモードへ遷移するとき、外部バスマスタからのバス権要求が競合すると、ソフトウェアスタンバイモードへの遷移の直前に1ステートバス解放状態が発生することがあります(図7.25参照)。

ソフトウェアスタンバイモードを使用するときは、SLEEP命令を実行する前に、BRCRのBRLEビットを0にクリアしてください。

また、セルフリフレッシュモードへの遷移でも同様の競合により、ストローブ波形出力が 保証されないことがあります。これもBRCRのBRLEビットを0にクリアすることにより防止 できます。



図 7.25 バス解放状態とソフトウェアスタンバイモードの競合

# 8. DMA コントローラ

### 8.1 概要

本 LSI は、DMA コントローラ (DMAC) を内蔵しています。DMAC は最大 4 チャネルのデータ 転送を行うことができます。

消費電流低減のため DMA コントローラを使用しない場合には、DMA コントローラを単独で停止することができます。詳細は「20.6 モジュールスタンバイ機能」を参照してください。

### 8.1.1 特長

DMAC には次の特長があります。

- ショートアドレスモードとフルアドレスモードを選択可能
- (1) ショートアドレスモード
  - 転送元、転送先アドレスの一方を 24 ビット、他方を 8 ビットで指定
  - 最大4チャネルを使用可能
  - I/O モード / アイドルモード / リピートモードの選択が可能
- (2) フルアドレスモード
  - 転送元、転送先アドレスを24ビットで指定
  - 最大2チャネルを使用可能
  - ノーマルモード/ブロック転送モードの選択が可能
  - 16M バイトのアドレス空間を直接指定可能
  - 転送単位をバイト/ワードに設定可能
  - 起動要因は、内部割込み、外部リクエスト、オートリクエスト (転送モードに依存)
  - 16 ビットインテグレーテッドタイマユニット (ITU) のコンペアマッチ / インプットキャプチャ割込み x 4
  - シリアルコミュニケーションインタフェース(SCI チャネル 0)の送信データエンプティ 割込み、受信データフル割込み
  - 外部リクエスト
  - オートリクエスト

## 8.1.2 ブロック図

DMAC のブロック図を図 8.1 に示します。



図 8.1 DMAC のブロック図

## 8.1.3 機能概要

DMAC の機能概要を表 8.1 に示します。

表 8.1 DMAC の機能概要

|                         | 転送モード                                                                                                                                                                                                                  |   | 転送要因                                                             |     | レジスタ<br>ト長        |
|-------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|------------------------------------------------------------------|-----|-------------------|
|                         |                                                                                                                                                                                                                        |   |                                                                  | ソース | デスティ<br>ネーショ<br>ン |
| ショー<br>トアド<br>レスモ<br>ード | <ul> <li>(1) I/O モード</li> <li>1 回の転送要求で1バイトまたは1ワードの転送を実行</li> <li>メモリアドレスを1または2増減</li> <li>転送回数は1~65536</li> <li>(2) アイドルモード</li> <li>1 回の転送要求で1バイトまたは1ワードの転送を</li> </ul>                                              | • | ITU チャネル 0~3 のコンペアマッチ/インプットキャプチャ A 割込み SCI チャネル 0 の送信データエンプティ割込み | 24  | 8                 |
|                         | 実行<br>- メモリアドレスは固定<br>- 転送回数は 1~65536                                                                                                                                                                                  | • | SCI チャネル 0<br>の受信データフ<br>ル割込み                                    | 8   | 24                |
|                         | (3) リピートモード - 1回の転送要求で1バイトまたは1ワードの転送を実行 - メモリアドレスを1または2増減 - 指定回数(1~255)転送後、初期状態を回復して動作を継続                                                                                                                              | • | 外部リクエスト                                                          | 24  | 8                 |
| フルア<br>ドレス<br>モード       | <ul> <li>(1) ノーマルモード</li> <li>(a) オートリクエスト</li> <li>転送要求を内部保持</li> <li>指定回数(1~65536)継続して転送</li> <li>バーストモード/サイクルスチールモードを選択可能</li> <li>(b) 外部リクエスト</li> <li>1 回の転送要求で1バイトまたは1ワードの転送を実行</li> <li>転送回数は1~65536</li> </ul> | • | オートリクエス<br>ト<br>外部リクエスト                                          | 24  | 24                |
|                         | <ul> <li>(2)ブロック転送モード</li> <li>1回の転送要求で指定したブロックサイズの転送</li> <li>転送回数は1~65536</li> <li>ソースまたはデスティネーションのいずれかをブロックエリアに指定可能</li> <li>プロックサイズ1~255 バイトまたはワード</li> </ul>                                                      | • | ITU チャネル 0~<br>3 のコンペアマッ<br>チ/インプットキャプチャ A 割込<br>み<br>外部リクエスト    | 24  | 24                |

## 8.1.4 端子構成

DMAC の端子構成を表 8.2 に示します。

表 8.2 端子構成

| チャネル | 名 称      | 略称                | 入出力 | 機能                   |
|------|----------|-------------------|-----|----------------------|
| 0    | DMA 要求 0 | DREQ <sub>0</sub> | 入力  | DMAC チャネル 0 の外部リクエスト |
|      | DMA 終了 0 | TEND <sub>0</sub> | 出力  | DMAC チャネル 0 の転送終了    |
| 1    | DMA 要求 1 | DREQ,             | 入力  | DMAC チャネル 1 の外部リクエスト |
|      | DMA 終了 1 | TEND₁             | 出力  | DMAC チャネル 1 の転送終了    |

【注】 ショートアドレスモードでは、チャネル A に対する外部リクエストは行えません。

## 8.1.5 レジスタ構成

DMAC のレジスタ構成を表 8.3 に示します。

表 8.3 レジスタ構成

|      |        | 27 2 2 7 11 1131-30    |         |     |      |
|------|--------|------------------------|---------|-----|------|
| チャネル | アドレス*  | 名 称                    | 略 称     | R/W | 初期値  |
| 0    | H'FF20 | メモリアドレスレジスタ OAR        | MAR0AR  | R/W | 不定   |
|      | H'FF21 | メモリアドレスレジスタ OAE        | MAR0AE  | R/W | 不定   |
|      | H'FF22 | メモリアドレスレジスタ 0AH        | MAR0AH  | R/W | 不定   |
|      | H'FF23 | メモリアドレスレジスタ 0AL        | MAR0AL  | R/W | 不定   |
|      | H'FF26 | I/O アドレスレジスタ 0A        | IOAR0A  | R/W | 不定   |
|      | H'FF24 | 転送カウントレジスタ 0AH         | ETCR0AH | R/W | 不定   |
|      | H'FF25 | 転送カウントレジスタ OAL         | ETCR0AL | R/W | 不定   |
|      | H'FF27 | データトランスファコントロールレジスタ 0A | DTCR0A  | R/W | H'00 |
|      | H'FF28 | メモリアドレスレジスタ 0BR        | MAR0BR  | R/W | 不定   |
|      | H'FF29 | メモリアドレスレジスタ 0BE        | MAR0BE  | R/W | 不定   |
|      | H'FF2A | メモリアドレスレジスタ 0BH        | MAR0BH  | R/W | 不定   |
|      | H'FF2B | メモリアドレスレジスタ 0BL        | MAR0BL  | R/W | 不定   |
|      | H'FF2E | I/O アドレスレジスタ 0B        | IOAR0B  | R/W | 不定   |
|      | H'FF2C | 転送カウントレジスタ 0BH         | ETCR0BH | R/W | 不定   |
|      | H'FF2D | 転送カウントレジスタ 0BL         | ETCR0BL | R/W | 不定   |
|      | H'FF2F | データトランスファコントロールレジスタ 0B | DTCR0B  | R/W | H'00 |
| 1    | H'FF30 | メモリアドレスレジスタ 1AR        | MAR1AR  | R/W | 不定   |
|      | H'FF31 | メモリアドレスレジスタ 1AE        | MAR1AE  | R/W | 不定   |
|      | H'FF32 | メモリアドレスレジスタ 1AH        | MAR1AH  | R/W | 不定   |
|      | H'FF33 | メモリアドレスレジスタ 1AL        | MAR1AL  | R/W | 不定   |
|      | H'FF36 | I/O アドレスレジスタ 1A        | IOAR1A  | R/W | 不定   |
|      | H'FF34 | 転送カウントレジスタ 1AH         | ETCR1AH | R/W | 不定   |
|      | H'FF35 | 転送カウントレジスタ 1AL         | ETCR1AL | R/W | 不定   |
|      | H'FF37 | データトランスファコントロールレジスタ 1A | DTCR1A  | R/W | H'00 |
|      | H'FF38 | メモリアドレスレジスタ 1BR        | MAR1BR  | R/W | 不定   |
|      | H'FF39 | メモリアドレスレジスタ 1BE        | MAR1BE  | R/W | 不定   |
|      | H'FF3A | メモリアドレスレジスタ 1BH        | MAR1BH  | R/W | 不定   |
|      | H'FF3B | メモリアドレスレジスタ 1BL        | MAR1BL  | R/W | 不定   |
|      | H'FF3E | I/O アドレスレジスタ 1B        | IOAR1B  | R/W | 不定   |
|      | H'FF3C | 転送カウントレジスタ 1BH         | ETCR1BH | R/W | 不定   |
|      | H'FF3D | 転送カウントレジスタ 1BL         | ETCR1BL | R/W | 不定   |
|      | H'FF3F | データトランスファコントロールレジスタ 1B | DTCR1B  | R/W | H'00 |
|      |        |                        |         |     |      |

【注】\* アドレスの下位 16 ビットを示しています。

## 8.2 各レジスタの説明(1)(ショートアドレスモード)

ショートアドレスモード転送は、チャネル A、B 独立に行うことができます。

表 8.4 に示すように DTCRA の DTS2A、DTS1A ビットにより各チャネルのショートアドレスモード転送を指定します。

| チャネル | ビット2  | ビット1  | 説明                                                  |
|------|-------|-------|-----------------------------------------------------|
|      | DTS2A | DTS1A |                                                     |
| 0    | 1     | 1     | DMAC チャネル 0 は、1 チャネルのフルアドレスモード転送                    |
|      | 上記    | 以外    | DMAC チャネル 0A、チャネル 0B は、各々独立動作で 2 チャネルのショートアドレスモード転送 |
| 1    | 1     | 1     | DMAC チャネル 1 は、1 チャネルのフルアドレスモード転送                    |
|      | 上記    | 以外    | DMAC チャネル 1A、チャネル 1B は、各々独立動作で 2 チャネルのショートアドレスモード転送 |

表 8.4 ショートアドレスモード、フルアドレスモードの設定

### 8.2.1 メモリアドレスレジスタ (MAR)

MAR は 32 ビットのリード / ライト可能なレジスタで、転送のソースアドレスまたはデスティネーションアドレスを指定します。転送方向は起動要因により自動的に決定されます。

MAR は 4 本の 8 ビットレジスタ MARR、MARE、MARH、および MARL により構成されています。MARR は全ビットリザーブビットです。リード値は常に不定です。ライトは無効です。



ソースアドレスまたはデスティネーションアドレスを設定

MAR がソースアドレスレジスタとして機能するか、デスティネーションアドレスレジスタとして機能するかは、起動要因によって自動的に決定されます。起動要因が SCI チャネル 0 の受信完了割込みの場合はデスティネーションアドレスレジスタとして、それ以外の場合にはソースアドレスレジスタとして機能します。

MAR は 1 回のバイト転送またはワード転送のたびにインクリメント / デクリメントされ、ソースまたはデスティネーションのメモリアドレスを自動的に更新していきます。詳細は、「8.2.4 データトランスファコントロールレジスタ ( DTCR ) 」を参照してください。

MAR は、リセット、またはスタンバイモード時にイニシャライズされません。

## 8.2.2 I/O アドレスレジスタ (IOAR)

IOAR は 8 ビットのリード / ライト可能なレジスタで、転送のソースアドレスまたはデスティネーションアドレスを指定します。IOAR はアドレスの下位 8 ビットを指定し、上位 16 ビットはすべて 1 ( HTFFFF ) となります。



ソースアドレスまたはデスティネーションアドレスを設定

IOAR がソースアドレスレジスタとして機能するか、デスティネーションアドレスレジスタとして機能するかは、起動要因によって自動的に決定されます。起動要因が SCI チャネル 0 の受信完了割込みの場合はソースアドレスレジスタとして、それ以外の場合にはデスティネーションアドレスレジスタとして機能します。

IOAR は転送によってインクリメント / デクリメントされず、固定されます。 IOAR は、リセット、またはスタンバイモード時にイニシャライズされません。

### 8.2.3 転送カウントレジスタ (ETCR)

ETCR は 16 ビットのリード / ライト可能なレジスタで、転送回数の指定に使用します。このレジスタは、I/O モードおよびアイドルモードと、リピートモードとでは機能が異なります。

#### (1) I/O モードまたはアイドルモード



I/O モードとアイドルモードでは、ETCR は 16 ビットの転送カウンタとして機能します。1 回の転送を行うたびに、1 だけデクリメントされカウンタ値が H'0000 になると転送を終了します。

### (2) リピートモード



リピードモードでは、ETCRH は 8 ビットの転送カウンタとして機能し、ETCRL は転送回数を保持します。ETCRH は 1 回の転送を行うたびに 1 だけデクリメントされ、H'00 になると ETCRL の内容が転送されます。以降この動作を繰り返して転送が行われます。

ETCR は、リセット、またはスタンバイモード時にイニシャライズされません。

### 8.2.4 データトランスファコントロールレジスタ (DTCR)

DTCR は8ビットのリード/ライト可能なレジスタで、DMACの各チャネルの動作を制御します。



DTCR はリセット、またはスタンバイモード時に H'00 にイニシャライズされます。

### ビット7:データトランスファイネーブル(DTE)

当該チャネルのデータ転送を許可/禁止します。DTE ビットを1にセットすると、そのチャネルは転送要求待ち状態となり、DTS2~DTS0 ビットで指定された起動要因によりデータ転送が行われます。本ビットが0のとき、当該チャネルは停止状態となり転送要求を受け付けません。DTE ビットは、DTE=0の状態をリードした後、1をライトしたとき1にセットされます。

| ビット7 | 説明                                                       |
|------|----------------------------------------------------------|
| DTE  |                                                          |
| 0    | データ転送禁止。I/O モードとアイドルモードでは、指定された回数の転送を終了したとき、0 にクリア (初期値) |
| 1    | データ転送許可                                                  |

DTIE = 1 の状態で、本ビットが 0 にクリアされると CPU に割込みを要求します。

### ビット 6: データトランスファサイズ (DTSZ)

1回に転送されるデータサイズを選択します。

| ビット6 | 説明       |       |
|------|----------|-------|
| DTSZ |          |       |
| 0    | バイトサイズ転送 | (初期値) |
| 1    | ワードサイズ転送 |       |

### ビット5: データトランスファインクリメント / デクリメント (DTID)

I/O モードまたはリピートモードの場合、データ転送後の MAR のインクリメント / デクリメント を選択します。

| ビット5 | 説明                               |
|------|----------------------------------|
| DTID |                                  |
| 0    | データ転送後 MAR をインクリメント              |
|      | (1) DTSZ=0 のとき、転送後 MAR を+1       |
|      | (2) DTSZ=1 のとき、転送後 MAR を+2 (初期値) |
| 1    | データ転送後 MAR をデクリメント               |
|      | (1) DTSZ=0 のとき、転送後 MAR を - 1     |
|      | (2) DTSZ=1 のとき、転送後 MAR を - 2     |

アイドルモードの場合、MAR はインクリメントもデクリメントもされません。

#### ビット4:リピートイネーブル(RPE)

データ転送を I/O モード、アイドルモード、またはリピートモードで行うかを選択します。

| ビット4 | ビット3 | 説明               |
|------|------|------------------|
| RPE  | DTIE |                  |
| 0    | 0    | I/O モードで転送 (初期値) |
|      | 1    |                  |
| 1    | 0    | リピートモードで転送       |
|      | 1    | アイドルモードで転送       |

I/O モード、アイドルモード、およびリピートモードの動作については、「8.4.2 I/O モード」、「8.4.3 アイドルモード」、および「8.4.4 リピートモード」を参照してください。

### ビット3: データトランスファインタラプトイネーブル(DTIE)

DTE ビットが 0 にクリアされたとき、DTE ビットによる割込み ( DEND ) 要求を許可 / 禁止します。

| ビット3 | 説明                    |       |
|------|-----------------------|-------|
| DTIE |                       |       |
| 0    | DTE による割込み(DEND)要求を禁止 | (初期値) |
| 1    | DTE による割込み(DEND)要求を許可 |       |

### ビット2~0: データトランスファセレクト(DTS2~DTS0)

データ転送の起動要因を選択します。チャネルAとチャネルBでは一部指定内容が異なります。 【注】「8.3.4 データトランスファコントロールレジスタ(DTCR)」を参照してください。

| ビット2 | ビット1 | ビット0 | 説明                                             |
|------|------|------|------------------------------------------------|
| DTS2 | DTS1 | DTS0 |                                                |
| 0    | 0    | 0    | TU チャネル 0 のコンペアマッチ / インプットキャプチャ A 割込みで起動 (初期値) |
|      |      | 1    | TU チャネル 1 のコンペアマッチ / インプットキャプチャ A 割込みで起動       |
|      | 1    | 0    | TU チャネル 2 のコンペアマッチ / インプットキャプチャ A 割込みで起動       |
|      |      | 1    | TU チャネル 3 のコンペアマッチ / インプットキャプチャ A 割込みで起動       |
| 1    | 0    | 0    | SCI チャネル 0 の送信データエンプティ割込みで起動                   |
|      |      | 1    | SCI チャネル 0 の受信データエフル割込みで起動                     |
|      | 1    | 0    | DREQ 端子の立下がりエッジ入力で起動(チャネル B の場合)               |
|      |      |      | フルアドレスモード転送を指定(チャネル A の場合)                     |
|      |      | 1    | DREQ 端子の Low レベル入力で起動(チャネル B の場合)              |
|      |      |      | フルアドレスモード転送を指定(チャネル A の場合)                     |

内部割込みによる起動では、複数のチャネル間で同一の起動要因を指定することが可能です。この場合、チャネル間の優先順位に従い優先順位の高いチャネルから起動されます。優先順位については、「8.4.9 DMAC 複数チャネルの動作」を参照してください。

転送許可の状態(DTE=1)では、DMACの起動要因に選択された割込みは、CPUに対して割込みを要求しません。

## 8.3 各レジスタの説明(2)(フルアドレスモード)

フルアドレスモード転送は、チャネル A とチャネル B を組み合わせて行います。フルアドレスモード転送の設定については、表 8.4 を参照してください。

## 8.3.1 メモリアドレスレジスタ (MAR)

MAR は 32 ビットのリード / ライト可能なレジスタで、MARA は転送のソースアドレスレジスタとして、MARB はデスティネーションアドレスレジスタとして機能します。

MAR は 4 本の 8 ビットレジスタ MARR、MARE、MARH、および MARL により構成されています。 MARR はすべてリザーブビットです。 リード値は常に不定です。 ライトは無効です。



ソースアドレスまたはデスティネーションアドレスを設定

MAR は 1 回のバイト転送またはワード転送のたびにインクリメント / デクリメントされ、ソースまたはデスティネーションのメモリアドレスを自動的に更新することができます。詳細は、「8.3.4 データトランスファコントロールレジスタ(DTCR)」を参照してください。

MAR は、リセット、またはスタンバイモード時にイニシャライズされません。

## 8.3.2 I/O アドレスレジスタ (IOAR)

IOAR はフルアドレスモード転送では使用しません。

## 8.3.3 転送カウントレジスタ (ETCR)

ETCR は 16 ビットのリード / ライト可能なレジスタで、転送回数の指定に使用します。このレジスタは、ノーマルモードとブロック転送モードとでは機能が異なります。

- (1) ノーマルモード
- (a) ETCRA



#### (b) ETCRB

ETCRB はノーマルモードでは使用しません。

ノーマルモードでは、ETCRA は 16 ビットの転送カウンタとして機能します。1 回の転送を行うたびに 1 だけデクリメントされ、カウンタ値が H'0000 になると転送を終了します。このとき、ETCRB は使用されません。

### (2) ブロック転送モード

### (a) ETCRA



#### (b) ETCRB



ブロック転送モードでは、ETCRAH は 8 ビットのブロックサイズカウンタとして機能し、ETCRAL はブロックサイズを保持します。ETCRAH は、1 バイトまたは 1 ワードの転送を行うたびに 1 だけ デクリメントされ、H'00 になると ETCRAL の内容が転送されます。したがって、ETCRAH と ETCRAL にブロックサイズを初期設定することにより、任意のバイト数またはワード数のブロック転送を繰り返し行うことができます。

また、ブロック転送モードでは ETCRB は 16 ビットのブロック転送カウンタとして機能します。 1 回のブロック転送を行うたびに 1 だけデクリメントされ、カウンタ値が H'0000 になると転送を終了します。

ETCR は、リセット、またはスタンバイモード時にはイニシャライズされません。

## 8.3.4 データトランスファコントロールレジスタ (DTCR)

DTCR は 8 ビットのリード / ライト可能なレジスタで、DMAC の各チャネルの動作を制御します。 DTCRA の DTS2A、DTS1A ビットをいずれも 1 にセットすると当該チャネルはフルアドレスモード となります。フルアドレスモードでは DTCRA と DTCRB では機能が異なります。

### (1) DTCRA



DTCRA はリセット、またはスタンバイモード時に H'00 にイニシャライズされます。

### ビット7: データトランスファイネーブル(DTE)

DTCRB の DTME ビットとともに当該チャネルのデータ転送の許可 / 禁止を制御します。DTME ビットと DTE ビットをいずれも 1 にセットすると、そのチャネルは転送許可状態となります。オートリクエストを指定したときはただちにデータ転送を開始し、その他のときは転送要求待ち状態となります。指定された回数の転送を終了すると DTE ビットは自動的に 0 にクリアされます。本ビットが 0 にクリアされているとき、当該チャネルは停止状態となり転送要求を受け付けません。DTE ビットは 0 の状態をリードした後、1 をライトしたとき 1 にセットされます。

| ビット7 | 説明                              |       |
|------|---------------------------------|-------|
| DTE  |                                 |       |
| 0    | データ転送禁止(指定された回数の転送を終了したとき0にクリア) | (初期値) |
| 1    | データ転送許可                         |       |

DTIE = 1 の状態で、本ビットが 0 にクリアされると CPU に割込みを要求します。

### ビット 6: データトランスファサイズ (DTSZ)

1回に転送されるデータサイズを選択します。

| ビット6 | 説 明            |
|------|----------------|
| DTSZ |                |
| 0    | バイトサイズ転送 (初期値) |
| 1    | ワードサイズ転送       |

### ビット5: ソースアドレスインクリメント / デクリメント (SAID)

ビット4:ソースアドレスインクリメント/デクリメントイネーブル(SAIDE)

データ転送時、ソースアドレスレジスタ MARA をインクリメントするかデクリメントするか、または固定とするかを指定します。

| ビット5 | ビット4  | 説明                               |
|------|-------|----------------------------------|
| SAID | SAIDE |                                  |
| 0    | 0     | MARA 固定 (初期値)                    |
|      | 1     | データ転送後 MARA をインクリメント             |
|      |       | (1) DTSZ=0 のとき、データ転送後 MARA を+1   |
|      |       | (2) DTSZ=1 のとき、データ転送後 MARA を+2   |
| 1    | 0     | MARA 固定                          |
|      | 1     | データ転送後 MARA をデクリメント              |
|      |       | (1) DTSZ=0 のとき、データ転送後 MARA を - 1 |
|      |       | (2) DTSZ=1 のとき、データ転送後 MARA を - 2 |

### ビット 3: データトランスファインタラプトイネーブル (DTIE)

DTE ビットが 0 にクリアされたとき、DTE による割込み (DEND) 要求を許可 / 禁止します。

| ビット3 | 説明                          |
|------|-----------------------------|
| DTIE |                             |
| 0    | DTE による割込み(DEND)要求を禁止 (初期値) |
| 1    | DTE による割込み(DEND)要求を許可       |

### ビット 2、1: データトランスファセレクト 2、1A (DTS2A、DTS1A)

DTS2A、DTS1A ビットをいずれも 1 にセットしたとき、当該チャネルはフルアドレスモードとなります。

### ビット 0: データトランスファセレクト OA (DTSOA)

DMAC をノーマルモードで動作させるか、ブロック転送モードで動作させるかを選択します。

| ビット 0 | 説 明          |       |
|-------|--------------|-------|
| DTS0A |              |       |
| 0     | ノーマルモードで動作   | (初期値) |
| 1     | ブロック転送モードで動作 |       |

ノーマルモード、ブロック転送モードの動作については、「8.4.5 ノーマルモード」、「8.4.6 ブロック転送モード」を参照してください。

#### (2) DTCRB



データトランスファマスタイネーブル DTEビットとともに転送の許可 / 禁止を制御するビットです。 割込みが発生すると0にクリアされます。

DTCRB は、リセット、またはスタンバイモード時に、H'00 にイニシャライズされます。

### ビット7:データトランスファマスタイネーブル(DTME)

DTCRA の DTE ビットとともに当該チャネルのデータ転送の許可 / 禁止を制御します。 DTME ビットと DTE ビットをいずれも 1 にセットすると、そのチャネルは転送許可状態となります。 NMI 割込みが発生したとき DTME ビットは 0 にクリアされ、転送を中断して CPU にバス権を移します。 その後、本ビットを 1 にセットすると中断された転送が再開されます。 ただし、ブロック転送モード時の動作については「8.6.6 NMI 割込みとブロック転送モード」を参照してください。

DTME ビットは、DTME=0の状態をリードした後、1をライトすると1にセットされます。

| ビット7 | 説明                            |       |
|------|-------------------------------|-------|
| DTME |                               |       |
| 0    | データ転送禁止。NMI 割込みが発生したとき 0 にクリア | (初期値) |
| 1    | データ転送許可                       |       |

ビット6:リザーブビット

リザーブビットです。リード/ライト可能です。

ビット5: デスティネーションアドレスインクリメント / デクリメント (DAID)

ビット4:デスティネーションアドレスインクリメント/デクリメントイネーブル(DAIDE)

データ転送時、MARB をインクリメントするかデクリメントするか、または固定とするかを指定します。

| ビット5 | ビット4  | 説明                               |
|------|-------|----------------------------------|
| DAID | DAIDE |                                  |
| 0    | 0     | MARB 固定 (初期値)                    |
|      | 1     | データ転送後 MARB をインクリメント             |
|      |       | (1) DTSZ=0 のとき、データ転送後 MARB を+1   |
|      |       | (2) DTSZ=1 のとき、データ転送後 MARB を + 2 |
| 1    | 0     | MARB 固定                          |
|      | 1     | データ転送後 MARB をデクリメント              |
|      |       | (1) DTSZ=0 のとき、データ転送後 MARB を - 1 |
|      |       | (2) DTSZ=1 のとき、データ転送後 MARB を - 2 |

ビット3:トランスファモードセレクト(TMS)

ブロック転送モード時、ソース側とデスティネーション側のどちらをブロックエリアとして転送するかを選択します。

| ビット3 | 説 明                                |       |
|------|------------------------------------|-------|
| TMS  |                                    |       |
| 0    | プロック転送モード時、デスティネーション側をプロックエリアとして転送 | (初期値) |
| 1    | プロック転送モード時、ソース側をプロックエリアとして転送       |       |

ビット2~0: データトランスファセレクト2~0B(DTS2B~DTS0B)

データ転送の起動要因を選択します。ノーマルモードとブロック転送モードでは指定できる起動 要因が異なります。

### (ノーマルモード)

|       |       | ,     |                          |
|-------|-------|-------|--------------------------|
| ビット2  | ビット1  | ビット0  | 説明                       |
| DTS2B | DTS1B | DTS0B |                          |
| 0     | 0     | 0     | オートリクエスト (バーストモード) (初期値) |
|       |       | 1     | 使用できません。                 |
|       | 1     | 0     | オートリクエスト(サイクルスチールモード)    |
|       |       | 1     | 使用できません。                 |
| 1     | 0     | 0     | 使用できません。                 |
|       |       | 1     | 使用できません。                 |
|       | 1     | 0     | DREQ 端子の立下がりエッジ入力で起動     |
|       |       | 1     | DREQ 端子の Low レベル入力で起動    |

### (ブロック転送モード)

| ( )   ) ) +4% | <del>-                                    </del> |       |                                                     |
|---------------|--------------------------------------------------|-------|-----------------------------------------------------|
| ビット2          | ビット1                                             | ビット0  | 説明                                                  |
| DTS2B         | DTS1B                                            | DTS0B |                                                     |
| 0             | 0                                                | 0     | ITU チャネル 0 のコンペアマッチ / インプットキャプチャ A 割<br>込みで起動 (初期値) |
|               |                                                  | 1     | ITU チャネル 1 のコンペアマッチ / インプットキャプチャ A 割<br>込みで起動       |
|               | 1                                                | 0     | ITU チャネル 2 のコンペアマッチ / インプットキャプチャ A 割<br>込みで起動       |
|               |                                                  | 1     | ITU チャネル 3 のコンペアマッチ / インプットキャプチャ A 割<br>込みで起動       |
| 1             | 0                                                | 0     | 使用できません。                                            |
|               |                                                  | 1     | 使用できません。                                            |
|               | 1                                                | 0     | DREQ 端子の立下がりエッジ入力で起動                                |
|               |                                                  | 1     | 使用できません。                                            |

内部割込みによる起動では、複数のチャネル間で同一の起動要因を指定することが可能です。この場合、チャネル間の優先順位に従い優先順位の高いチャネルから起動されます。優先順位については、「8.4.9 DMAC複数チャネルの動作」を参照してください。

## 8.4 動作説明

### 8.4.1 概要

DMAC のモード一覧を表 8.5 に示します。

| . Co.o C 1 克    |                   |                                             |                                                          |  |  |  |
|-----------------|-------------------|---------------------------------------------|----------------------------------------------------------|--|--|--|
| 転送モード           |                   | 起動要因                                        | 備考                                                       |  |  |  |
| ショート<br>アドレスモード | ` '               | ITU チャネル 0~3 のコンペアマッチ<br>/ インプットキャプチャ A 割込み | <ul><li>最大4チャネルを独立に動作<br/>可能</li></ul>                   |  |  |  |
|                 |                   | SCI チャネル 0 の送信データエンプ<br>ティ / 受信データフル割込み     | <ul><li>外部リクエストはチャネルB<br/>のみ可能</li></ul>                 |  |  |  |
|                 |                   | 外部リクエスト                                     |                                                          |  |  |  |
| フルアドレス          | (4) ノーマルモード       | オートリクエスト                                    | <ul><li>チャネル A、B を組み合わせ</li></ul>                        |  |  |  |
| モード             |                   | 外部リクエスト                                     | て最大 2 チャネルを動作可能                                          |  |  |  |
|                 | (5) ブロック転送<br>モード | ITU チャネル 0~3 のコンペアマッチ<br>/ インプットキャプチャ A 割込み | <ul><li>オートリクエストではバーストモード転送/サイクルスチールモード転送の選択可能</li></ul> |  |  |  |
|                 |                   | 外部リクエスト                                     | 一ルモート転送の選択可能                                             |  |  |  |

表 8.5 モードー覧

各モードの動作概要を以下に示します。

### (1) 1/0モード

1回の転送要求に対して1バイトまたは1ワードずつ、指定された回数だけ転送を行います。 指定された回数の転送が終了するとCPUに割込みを要求することができます。アドレスの一方は 24 ビット、他方は8 ビットで指定します。転送方向は起動要因により自動的に決定されます。

#### (2) アイドルモード

1回の転送要求に対して1バイトまたは1ワードずつ、指定された回数だけ転送を行います。 指定された回数の転送が終了するとCPUに割込みを要求することができます。アドレスの一方は 24 ビット、他方は8 ビットで指定します。アドレスは固定になっています。転送方向は起動要因に より自動的に決定されます。

#### (3) リピートモード

1回の転送要求に対して1バイトまたは1ワードずつ、指定された回数だけ転送を行います。 指定された回数の転送が終了するとアドレスと転送カウンタを設定値に戻し、動作を継続します。 CPUに対して割込みは要求しません。アドレスの一方は24ビット、他方は8ビットで指定します。 転送方向は起動要因により自動的に決定されます。

#### (4) ノーマルモード

#### (a) オートリクエスト

レジスタ設定のみで DMAC を起動し、指定された回数の転送が完了するまで転送を継続します。 転送が完了すると CPU に割込みを要求することができます。アドレスはいずれも 24 ビットで指定 します。

- サイクルスチールモード 1バイトまたは1ワード転送ごとにバスを一旦他のバスマスタに解放します。
- バーストモード 他の優先順位の高いバスマスタからのバス権要求がなければ、指定された転送が完了する までバスを専有して転送を行います。

### (b) 外部リクエスト

1回の転送要求に対して1バイトまたは1ワードずつ、指定された回数だけ転送を行います。指定された回数の転送が終了すると CPU に割込みを要求することができます。アドレスはいずれも24ビットで指定します。

### (5) ブロック転送モード

1回の転送要求に対して指定されたブロックサイズのブロック転送を行い、これを転送要求のあるごとに指定された回数だけ繰り返します。1回のブロック転送が終了するたびに一方のアドレスは設定値に戻ります。指定された回数のブロック転送が終了すると CPU に割込みを要求することができます。アドレスはいずれも24ビットで指定します。

### 8.4.2 1/0 モード

I/O モードは各チャネル独立に設定可能です。

I/O モードでは、1 回の転送要求に対して 1 バイトまたは 1 ワードずつ転送を行い、これを指定された回数だけ実行します。アドレスの一方は MAR、他方は IOAR で指定します。転送方向は起動要因によって自動的に決定され、SCI チャネル 0 の受信データフル割込みで起動される場合は IOARで指定されるアドレスから MAR で指定されるアドレスへ、それ以外の場合は MAR で指定されるアドレスから IOAR で指定されるアドレスへ転送されます。

I/O モード時のレジスタの機能を表 8.6 に示します。

| 対象レジスタ             | 機                            | 能      | 初期設定値                    | 動作                                         |
|--------------------|------------------------------|--------|--------------------------|--------------------------------------------|
|                    | SCI0 受信データ<br>フル割込みによ<br>る起動 | その他の起動 |                          |                                            |
| 23 0<br>MAR        | ョンアドレス                       |        | 転送先または<br>転送元の先頭<br>アドレス | 1 回の転送ごとに<br>インクリメント<br>/デクリメント            |
| 23 7 0<br>1固定 IOAR | レジスタ                         |        | 転送元または<br>転送先の<br>アドレス   | 固定                                         |
| 15 0<br>ETCR       | 転送カウンタ                       |        | 転送回数                     | 1 回の転送ごとに<br>デクリメント<br>H'0000 になる<br>と転送終了 |

表 8.6 I/O モード時のレジスタの機能

#### 【記号説明】

MAR : メモリアドレスレジスタ IOAR : I/O アドレスレジスタ ETCR: 転送カウントレジスタ 転送元および転送先アドレスは、MAR と IOAR によって指定します。MAR には転送元または転送先の先頭アドレスを 24 ビットで指定します。MAR は 1 回のバイト転送またはワード転送のたびにインクリメント / デクリメントされます。IOAR はアドレス下位 8 ビットを指定し、上位 16 ビットは 1 となります。IOAR はインクリメントもデクリメントもされません。

図 8.2 に I/O モードの動作を示します。



図 8.2 I/O モードの動作

転送回数は ETCR によって 16 ビットで指定します。ETCR は 1 回の転送を行うたびに 1 だけデクリメントされ、H'0000 となったときに DTE ビットをクリアして転送を終了します。このとき、DTIE ビットが 1 にセットされていると CPU に割込みを要求します。

なお、転送回数の最大値は ETCR に H'0000 を設定したときで、65536 となります。

転送要求(起動要因)には、ITU チャネル  $0 \sim 3$  のコンペアマッチ / インプットキャプチャ A 割込み、SCI チャネル 0 の送信データエンプティ、受信データフル割込み、および外部リクエストがあります。

設定の詳細は「8.2.4 データトランスファコントロールレジスタ (DTCR)」を参照してください。

I/O モードの設定手順例を図8.3に示します。



図 8.3 I/O モードの設定手順例

### 8.4.3 アイドルモード

アイドルモードは各チャネル独立に設定可能です。

アイドルモードでは、1回の転送要求に対して1バイトまたは1ワードずつ転送を行い、これを指定された回数だけ実行します。アドレスの一方はMAR、他方はIOARで指定します。転送方向は起動要因によって自動的に決定され、SCI チャネル0の受信データフル割込みで起動される場合はIOARで指定されるアドレスから MARで指定されるアドレスへ、それ以外の場合はMARで指定されるアドレスからIOARで指定されるアドレスへ転送されます。

アイドルモード時のレジスタの機能を表8.7に示します。

| 対象レジスタ             | 機                            | 機能     |                        | 動作                                         |
|--------------------|------------------------------|--------|------------------------|--------------------------------------------|
|                    | SCI0 受信データ<br>フル割込みによ<br>る起動 | その他の起動 |                        |                                            |
| 23 0<br>MAR        | ョンアドレス                       |        | 転送先または<br>転送元の<br>アドレス | 固定                                         |
| 23 7 0<br>1固定 IOAR | レジスタ                         | ションアドレ | 転送元または<br>転送先の<br>アドレス | 固定                                         |
| 15 0<br>ETCR       | 転送カウンタ                       |        |                        | 1 回の転送ごとに<br>デクリメント<br>H'0000 になる<br>と転送終了 |

表 8.7 アイドルモード時のレジスタの機能

#### 【記号説明】

MAR : メモリアドレスレジスタ IOAR : I/O アドレスレジスタ ETCR: 転送カウントレジスタ

転送元および転送先アドレスは、MAR と IOAR によって指定します。MAR には転送元または転送先のアドレスを 24 ビットで指定します。IOAR はアドレス下位 8 ビットを指定し、上位 16 ビットは 1 となります。MAR、IOAR はインクリメントもデクリメントもされません。

図 8.4 にアイドルモードの動作を示します。



図 8.4 アイドルモードの動作

転送回数は ETCR によって 16 ビットで指定します。ETCR は 1 回の転送を行うたびに 1 だけデクリメントされ、H0000 となったときに DTE ビットをクリアして転送を終了します。このとき、CPUに割込みを要求します。

なお、転送回数の最大値は ETCR に H'0000 を設定したときで、65536 となります。

転送要求(起動要因)には、ITU チャネル 0~3 のコンペアマッチ / インプットキャプチャ A 割込み、SCI チャネル 0 の送信データエンプティ、受信データフル割込み、および外部リクエストがあります。

設定の詳細は「8.2.4 データトランスファコントロールレジスタ(DTCR)」を参照してください。



アイドルモードの設定手順例を図8.5に示します。

図 8.5 アイドルモードの設定手順例

### 8.4.4 リピートモード

アイドルモード

リピートモードは ITU のコンペアマッチなどに同期して、テーブル上のデータをプログラマブルタイミングパターンコントローラ(TPC)に対して繰り返し転送するのに便利なモードです。各チャネル独立に設定可能です。

リピートモードでは、I/O モードと同様に 1 回の転送要求に対して 1 バイトまたは 1 ワードずつ転送を行い、これを指定された回数だけ実行します。アドレスの一方は MAR、他方は IOAR で指定します。指定された回数の転送終了時、MAR、および ETCRH の内容が初期設定値となり、さらに動作を継続します。転送方向は起動要因によって自動的に決定され、SCI チャネル 0 の受信データフル割込みで起動される場合は IOAR で指定されるアドレスから MAR で指定されるアドレスへ、それ以外の場合は MAR で指定されるアドレスから IOAR で指定されるアドレスへ転送されます。

リピートモード時のレジスタの機能を表 8.8 に示します。

| 対象レジスタ             | 機能                           |                     | 初期設定値                  | 動作                                                                     |
|--------------------|------------------------------|---------------------|------------------------|------------------------------------------------------------------------|
|                    | SCI0 受信データ<br>フル割込みによ<br>る起動 | その他の起動              |                        |                                                                        |
| 23 0<br>MAR        |                              | ソース<br>アドレス<br>レジスタ | 転送元の先頭<br>アドレス         | 1 回の転送ごとに<br>インクリメント<br>/ デクリメント<br>ETCRH が H'0000<br>になると初期設<br>定値を回復 |
| 23 7 0<br>1固定 IOAR | ソースアドレス<br>レジスタ              | l <u></u>           | 転送元または<br>転送先の<br>アドレス | 固定                                                                     |
| 7 0<br>ETCRH       | 転送カウンタ                       |                     |                        | 1 回の転送ごとに<br>デクリメント<br>H'0000 になると<br>ETCRL の内容を<br>格納                 |
| 7 0<br>ETCRL       | 転送回数保持                       |                     | 転送回数                   | 固定                                                                     |

表 8.8 リピートモード時のレジスタの機能

#### 【記号説明】

MAR : メモリアドレスレジスタ IOAR : I/O アドレスレジスタ ETCR: 転送カウントレジスタ

リピートモードでは ETCRH を転送カウンタとし、ETCRL は転送回数保持に使用します。ETCRH は 1 回の転送を行うたびに 1 だけデクリメントされ、H'00 になると ETCRL の値が格納されます。また、MAR は DTCR の DTSZ ビットおよび DTID ビットの値に応じて初期設定値を回復します。このときの MAR の動作は次のようになります。

MAR MAR - 
$$(-1)^{DTID} \cdot 2^{DTSZ} \cdot ETCRL$$

ETCRH と ETCRL には同じ値を初期設定してください。

リピートモードでは CPU が DTE ビットを 0 にクリアするまで転送を繰り返します。 DTE ビットを 0 にクリアした後、CPU が DTE ビットを 1 にセットすると、クリアした時点の状態から転送を再開します。 CPU に対して割込み要求は発生しません。

転送元および転送先アドレスは、I/O モードと同様、MAR と IOAR によって指定します。MAR には転送元または転送先の先頭アドレスを 24 ビットで指定します。IOAR にはアドレス下位 8 ビットを指定し、上位 16 ビットは 1 となります。IOAR は転送によりインクリメントもデクリメントもされません。

図 8.6 にリピートモードの動作を示します。



図 8.6 リピートモードの動作

転送回数は ETCRH、ETCRL に 8 ビットで指定します。転送回数の最大値は ETCRH、ETCRL に それぞれ H'FF を設定したときで、255 となります。

転送要求(起動要因)には、ITU チャネル 0~3 のコンペアマッチ / インプットキャプチャ A 割込み、SCI チャネル 0 の送信データエンプティ、受信データフル割込み、および外部リクエストがあります。

設定の詳細は「8.2.4 データトランスファコントロールレジスタ(DTCR)」を参照してください。

リピートモードの設定手順例を図8.7に示します。



図 8.7 リピートモードの設定手順例

### 8.4.5 ノーマルモード

ノーマルモードは、チャネル A、B を組み合わせて転送を行います。

ノーマルモードでは、1回の転送要求に対して1バイトまたは1ワードずつ転送を行い、これを 指定された回数だけ実行します。アドレスはMARA、MARBで指定します。

ノーマルモード時のレジスタの機能を表8.9に示します。

| 対象レジスタ        | 機能                    | 初期設定値 | 動作                                        |
|---------------|-----------------------|-------|-------------------------------------------|
| 23 0<br>MARA  | ソースアドレスレジスタ           | アドレス  | 1 回の転送ごとに<br>インクリメント /<br>デクリメントまた<br>は固定 |
| 23 0<br>MARB  | デスティネーション<br>アドレスレジスタ | アドレス  | 1 回の転送ごとに<br>インクリメント /<br>デクリメントまた<br>は固定 |
| 15 0<br>ETÇRA | 転送カウンタ                |       | 1 回の転送ごとに<br>デクリメント                       |

表 8.9 ノーマルモード時のレジスタの機能

#### 【記号説明】

MARA : メモリアドレスレジスタ A MARB : メモリアドレスレジスタ B ETCRA: 転送カウントレジスタ A 転送元および転送先アドレスはともに 24 ビットで指定し、MARA がソースアドレスレジスタ、MARB がデスティネーションアドレスレジスタとなります。転送によるアドレスのインクリメント、デクリメントまたは固定の制御は MARA、MARB 独立に行うことができます。

転送回数は ETCRA によって 16 ビットで指定します。転送を行うたびに 1 だけデクリメントされ、H'0000 となったときに DTE ビットをクリアして転送を終了します。このとき、DTIE ビットが 1 にセットされていると CPU に割込みを要求します。

なお、転送回数の最大値は ETCRA に H'0000 を設定したときで、65536 となります。 図 8.8 にノーマルモードの動作を示します。



図 8.8 ノーマルモードの動作

転送要求(起動要因)には、外部リクエストとオートリクエストがあります。オートリクエストはレジスタの設定のみで起動され、指定された回数の転送を自動的に行います。オートリクエスト時にはサイクルスチールモードとバーストモードを選択できます。サイクルスチールモードではDMACは1回の転送を行うたびにバスを一旦解放します。バーストモードでは、より優先順位の高いバスマスタからのバス権要求がないかぎり転送終了までバスを占有し続けます。

設定の詳細は「8.3.4 データトランスファコントロールレジスタ(DTCR)」を参照してください。

ノーマルモードの設定手順例を図8.9に示します。



図8.9 ノーマルモードの設定手順例

#### ブロック転送モード 8.4.6

ブロック転送モードは、チャネル A、B を組み合わせて転送を行います。

ブロック転送モードでは、1回の転送要求に対して、指定されたブロックサイズの転送を行い、 これを指定された回数だけ実行します。アドレスは MARA、MARB で指定します。ブロックエリア 側のアドレスは固定とするか、連続したアドレスとするかを選択できます。

ブロック転送モード時のレジスタの機能を表8.10に示します。

**動作** 

| 刈家レンスタ        | <b>代</b> 幾 目 記        | 彻期設定他   | 里儿 17F                                               |
|---------------|-----------------------|---------|------------------------------------------------------|
| 23 0<br>MARA  | ソースアドレスレジスタ           | アドレス    | 1 回の転送ごとに<br>インクリメント /<br>デクリメントまた<br>は固定            |
| 23 0<br>MARB  | デスティネーション<br>アドレスレジスタ | アドレス    | 1 回の転送ごとに<br>インクリメント /<br>デクリメントまた<br>は固定            |
| 7 0<br>ETCRAH | ブロックサイズカウンタ           |         | 1 回の転送ごとに<br>デクリメント<br>H'00 になると<br>ETCRAL の値を<br>格納 |
| 7 0<br>ETCRAL | ブロックサイズ保持             | ブロックサイズ | 固定                                                   |
| 15 0<br>ETÇRB | ブロック転送カウンタ            |         | ブロック転送ごと<br>にデクリメント<br>H'0000 になると<br>転送を終了          |

表 8.10 ブロック転送モード時のレジスタの機能

継 能

#### 【記号説明】

MARA : メモリアドレスレジスタ A MARB : メモリアドレスレジスタ B ETCRA: 転送カウントレジスタ A ETCRB: 転送カウントレジスタ B

転送元および転送先アドレスはともに 24 ビットで指定し、MARA がソースアドレスレジスタ、MARB がデスティネーションアドレスレジスタとなります。転送によるアドレスのインクリメント、デクリメントまたは固定の制御は、MARA、MARB 独立に行うことができます。 ブロックエリアを指定する MAR は、インクリメント / デクリメントを指定した場合でも 1 回のブロック転送を終了するたびに初期設定値に戻ります。 ソースアドレスとデスティネーションアドレスのどちらをプロックエリアとみなすかは DTCRB の TMS ビットにより指定します。

1回の転送要求で転送するブロックサイズを  $M(M=1\sim255)$  とし、 $N回(N=1\sim65,536)$  の転送を行うとき、ETCRAH と ETCRAL にそれぞれ M を、ETCRB に N を設定します。

図 8.10 にブロック転送モードの動作を示します。TMS ビットを 0 にクリアして、デスティネーションアドレスをブロックエリアとした場合の例です。



図 8.10 ブロック転送モードの動作

転送要求によって DMAC が起動されるとバースト転送を行います。この間、MARA、MARB とも DTCR の設定に従い更新され、ETCRAH をデクリメントします。ETCRAH が H'00 になると、ETCRAH は ETCRAL の値が格納され初期設定値に戻ります。同時にブロックエリア側の MAR も初期設定値に戻り、ETCRB をデクリメントして H'0000 でなければ次の転送要求待ちとなります。ETCRAH と ETCRAL には同じ値を初期設定してください。

この動作を繰り返して ETCRB の値が H'0000 となったとき、DTE ビットを 0 にクリアして転送を終了します。このとき DTIE ビットが 1 にセットされていると CPU に対して割込みを要求します。

デスティネーションアドレスをブロックエリアとしてバイト単位でブロック転送する場合の DMAC の動作フロー例を図 8.11 に示します。a はブロックエリアのアドレスが連続する場合、b は ブロックエリアのアドレス固定の場合を示します。

転送要求(起動要因)には、ITU チャネル  $0 \sim 3$  コンペアマッチ / インプットキャプチャ A 割込みと外部リクエストがあります。

設定の詳細は「8.3.4 データトランスファコントロールレジスタ(DTCR)」を参照してください。



図 8.11 ブロック転送モードの動作フロー例

ブロック転送モードの設定手順例を図8.12に示します。



図 8.12 ブロック転送モードの設定手順例

### 8.4.7 DMAC の起動要因

DMAC の起動要因には、内部割込み、外部リクエスト、およびオートリクエストがあります。 転送モードおよびチャネルにより指定できる要因が表 8.11 に示すように異なります。

| 起 動 要 因   |                    | ショートアドレスモード   |               | フルアドレスモード |      |
|-----------|--------------------|---------------|---------------|-----------|------|
|           |                    | チャネル<br>0A,1A | チャネル<br>0B,1B | ノーマル      | ブロック |
| <br>内部割込み | IMIA0              | 071,171       | 02,:2         | ×         |      |
|           | IMIA1              |               |               | ×         |      |
|           | IMIA2              |               |               | ×         |      |
|           | IMIA3              |               |               | ×         |      |
|           | TXI0               |               |               | ×         | ×    |
|           | RXI0               |               |               | ×         | ×    |
| 外部リクエスト   | DREQ 端子の立下がり       | ×             |               |           |      |
|           | DREQ 端子の Low レベル入力 | ×             |               |           | ×    |
| オートリクエスト  |                    | ,             | ×             |           | ×    |

表 8.11 DMAC の起動要因

#### (1) 内部割込みによる起動

DMAC の起動要因として選択された割込み要求は、DTE = 1 の状態では CPU に対しては要求されません。したがって、起動要因として使用している割込みで同時に CPU に割込みを発生させることはできません。

割込み要求により DMAC が起動されると、割込み要求フラグは自動的にクリアされます。複数のチャネルで同一の割込みを起動要因として指定した場合、最初に最も優先順位の高いチャネルが起動された時点で割込み要求フラグがクリアされます。その他のチャネルの転送要求は DMAC 内部で保持されて、優先順位に従って起動されます。

#### (2) 外部リクエストによる起動

起動要因として外部リクエスト( $\overline{DREQ}$  端子)を指定した場合は、該当する  $\overline{DREQ}$  端子と  $\overline{TEND}$  端子が対応するポートのデータディレクションレジスタ(DDR)の設定にかかわらず、それぞれ入力端子、出力端子になります。

DREO 端子入力にはレベルセンスとエッジセンスがあります。

ショートアドレスモードとノーマルモード時の外部リクエスト動作は次のようになります。

エッジセンスを選択した場合は DREQ 端子入力の High レベルから Low レベルへの変化を検出するたびに、1 バイトまたは 1 ワードの転送を行います。転送完了前に次のエッジが入力された場合は次の転送が行われない場合があります。

レベルセンスを選択した場合は  $\overline{DREQ}$  端子が Low レベルに保持されている間は、転送終了まで転送を継続します。ただし、1 バイトまたは 1 ワードの転送を行うたびに一旦バスを解放します。転送の途中で  $\overline{DREQ}$  端子入力が  $\overline{High}$  レベルとなった場合、転送中の 1 バイトまたは 1 ワードを転送した時点で転送を中断します。なお、 $\overline{DREQ}$  端子を  $\overline{Low}$  レベルにすると、起動要因は 1 バイトまたは 1 ワードの転送が行われるまで内部で保持されています。

TEND 端子は最後の転送のライトサイクル中 Low レベルとなります。

ブロック転送モード時の外部リクエスト動作は次のようになります。

ブロック転送モードはエッジセンスの転送要求のみ可能です。DREQ 端子入力の High レベルから

Low レベルへの変化を検出するたびに、指定された1ブロックを転送します。
TEND 端子は1ブロック転送の最後のライトサイクル中 Low レベルとなります。

#### (3) オートリクエストによる起動

オートリクエストはレジスタ設定のみで起動され、転送終了まで継続して転送を行います。サイクルスチールモードとバーストモードが選択できます。

サイクルスチールモードでは、DMAC は 1 バイトまたは 1 ワードの転送を行うたびにバスを一旦解放しますので、通常、DMAC サイクルと CPU サイクルが交互に繰り返されます。

バーストモードでは、より優先順位の高いバス権要求がないかぎり転送終了までバスを占有し続けます。優先順位の高いバス権要求があった場合は、転送中の1バイトまたは1ワードを転送した時点でバスを解放します。

### 8.4.8 DMAC のバスサイクル

DMAC の基本的なバスサイクルのタイミング例を図 8.13 に示します。この例はワードサイズで 16 ビット 2 ステートアクセス空間から 8 ビット 3 ステートアクセス空間へ転送する場合の例です。 CPU から DMAC にバス権が移ると、1 サイクルのデッドサイクル ( Td ) の後、ソースアドレスのリード、デスティネーションアドレスのライトを行います。このリード、ライト動作の間に、他のバス権要求などによってバスを解放することはありません。DMAC サイクルは CPU サイクルと同様、バスコントローラの設定にしたがいます。



図 8.13 DMA 転送バスタイミング例

 $\overline{DREQ}$  端子 Low レベルで DMAC を起動した場合のタイミングを図 8.14 に示します。ワードサイズで 16 ビット 2 ステートアクセス空間から 16 ビット 2 ステートアクセス空間へ転送する場合の例です。 $\overline{DREQ}$  端子が Low レベルに保持されている間、DMAC は転送を継続します。



図 8.14 DREQ 端子 Low レベル入力選択時の DMA 転送バスタイミング

オートリクエストバーストモードの場合のタイミングを図 8.15 に示します。ワードサイズで 16 ビット 2 ステートアクセス空間から 16 ビット 2 ステートアクセス空間へ、3 ワード転送する場合の例です。



図 8.15 バーストモード DMA 転送バスタイミング

DREQ 端子で DMAC を起動する場合、転送要求が発生してから DMAC が動作を開始するまでの期間は最短で 4 ステートです。

転送要求発生後、DMAC が動作を開始し転送を行うまで、DREQ 端子のサンプリングは行いません。次のサンプリングは、ショートアドレスモードとノーマルモードの場合、リードサイクル終了後から行い、ブロック転送モードの場合、1 ブロックの転送終了後から行います。

ノーマルモード時、 $\overline{DREQ}$  端子の立下がりエッジで DMAC を起動する場合のタイミングを図 8.16 に示します。



図 8.16 ノーマルモード時の DREQ 端子の立下がりエッジによる DMAC 起動タイミング

ノーマルモード時、 $\overline{DREQ}$  端子の Low レベルで DMAC を起動する場合のタイミングを図 8.17 に示します。



図 8.17 ノーマルモード時の DREQ 端子の Low レベルによる DMAC 起動タイミング

ブロック転送モード時、DREQ 端子の立下がりエッジで DMAC を起動する場合のタイミングを図8.18 に示します。



図 8.18 ブロック転送モード時の DREQ 端子の立下がりエッジによる DMAC 起動タイミング

### 8.4.9 DMAC 複数チャネルの動作

DMAC のチャネル間順位はチャネル 0 > チャネル 1、また、チャネル A > チャネル B の順に優先順位が高くなっています。表 8.12 に DMAC のチャネル間優先順位を示します。

| ショートアドレスモード | フルアドレスモード | 優先度     |
|-------------|-----------|---------|
| チャネル 0A     | チャネル 0    | 高·      |
| チャネル 0B     |           | <b></b> |
| チャネル 1A     | チャネル 1    |         |
| チャネル 1B     |           | 低       |

表 8.12 チャネル間優先順位

複数のチャネルに対して同時に転送要求が発生した場合、または転送中に他のチャネルの転送要求が発生した場合、DMAC は以下のように動作します。

- [1] 転送要求が発生するとバス権を要求し、DMACがバス権を獲得する時点で最も優先順位の高いチャネルの転送が起動されます。
- [2] 1つのチャネルが起動されると、そのチャネルがバス権を解放するまで他のチャネルは保留となります。
- [3] ショートアドレスモードおよびノーマルモードの外部リクエスト、サイクルスチールモードの場合、1回の転送を行った後、バスを解放して[1]に戻ります。バスを解放した後、他のチャネルの転送要求が存在すると、再度バス権を要求します。
- [4] バーストモードの場合は転送終了後、ブロック転送モードの場合は1ブロックの転送後、バスを解放して[1]に戻ります。ただし、優先順位の高いチャネルの転送要求または優先順位

の高いバスマスタのバス権要求が存在すると、転送中の1バイトまたは1ワードの転送を終了した時点でバスを解放します。バスを解放した後、他のチャネルの転送要求が存在すると、再度バス権を要求します。

チャネル 0A を I/O モード、チャネル 1 をバーストモードとし、チャネル 1 が動作中、チャネル 0A の転送要求が発生した場合のタイミングを図 8.19 に示します。



図 8.19 複数チャネルの動作タイミング

### 8.4.10 外部バス権要求、リフレッシュコントローラと DMAC の関係

DMAC 動作中に、BREQ 端子による外部バス権要求、リフレッシュコントローラによるバス権要求があった場合、DMAC は転送中の1バイトまたは1ワードの転送を終了した時点でバスを解放します。この時点で転送要求が存在する場合、DMAC は再度バス権を要求します。

チャネル 0 でバーストモード転送中にリフレッシュサイクルが挿入される場合のタイミングを図8.20 に示します。



図 8.20 リフレッシュコントローラと DMAC の動作タイミング

### 8.4.11 NMI 割込みと DMAC

ショートアドレスモードでは、NMI 割込みは DMAC の動作に影響を与えません。

フルアドレスモードでは、転送中に NMI 割込みが発生すると DMAC は動作を中断します。フルアドレスモードでは、DTE ビットと DTME ビットがいずれも 1 にセットされているとき、そのチャネルが転送許可状態となります。NMI 割込みが発生すると DTME ビットが 0 にクリアされ、DMAC は転送中の 1 バイトまたは 1 ワードの転送を終了した時点でバスを解放し、CPU にバス権が移ります。 ノーマルモードのときは、その後 CPU が DTME ビットを 1 にセットすると中断した動作を再開します。この場合、事前に DTE ビットが 1 にセットされ、DTME ビットが 0 にクリアされていることを確認してください。

チャネル 0 をノーマルモードとしたときに、NMI 割込みにより DMAC 動作が停止したとき、動作を再開する手順を図 8.21 に示します。



図 8.21 NMI 割込みにより停止した DMAC 動作の再開手順例

ブロック転送モード時の NMI 割込みについては「8.6.6 NMI 割込みとブロック転送モード」を参照してください。

#### 8.4.12 DMAC 動作の強制終了

動作中のチャネルの DTE ビットを 0 にクリアすると、転送中の 1 バイトまたは 1 ワードの転送を終了した時点で DMAC は停止します。この後、DTE ビットを 1 にセットすると DMAC は動作を再開します。

フルアドレスモードの場合、DTME ビットを使用しても同様です。 DMAC をソフトウェアで強制終了させる場合の手順を図 8.22 に示します。



図 8.22 DMAC 動作の強制終了手順

### 8.4.13 フルアドレスモードの解除

フルアドレスモードに設定したチャネルを解除し、初期化する場合の手順を図 8.23 に示します。 解除後に再設定する場合には各転送モードの設定手順に従ってください。



図 8.23 フルアドレスモードの解除手順例

# 8.4.14 リセット、スタンバイモード、スリープモード時の DMAC の状態

リセット、ハードウェアスタンバイモード、またはソフトウェアスタンバイモード時、DMAC はイニシャライズされ、停止します。

スリープモード中は DMAC は動作を継続します。

スリープモード中のサイクルスチールモードのタイミングを図 8.24 に示します。



図 8.24 スリープモード中のサイクルスチールモードのタイミング

# 8.5 割込み

DMACの割込み要因は転送終了のみです。表 8.13 に割込み要因と優先度を示します。

|        | New Park Park       |                    |          |  |  |  |  |  |
|--------|---------------------|--------------------|----------|--|--|--|--|--|
| 割込み要因  | 内                   | 割込み優先              |          |  |  |  |  |  |
|        | ショートアドレスモード         | フルアドレスモード          | 順位       |  |  |  |  |  |
| DEND0A | チャネル 0A の転送終了による割込み | チャネル 0 の転送終了による割込み | 高        |  |  |  |  |  |
| DEND0B | チャネル 0B の転送終了による割込み | -                  | <b>↑</b> |  |  |  |  |  |
| DEND1A | チャネル 1A の転送終了による割込み | チャネル 1 の転送終了による割込み |          |  |  |  |  |  |
| DEND1B | チャネル 1B の転送終了による割込み | -                  | 低        |  |  |  |  |  |

表 8.13 DMAC の割込み要因

各割込み要因は、対応する DTCR の DTIE ビットにより許可 / 禁止が設定されており、それぞれ独立に割込みコントローラに送られます。

チャネル間の割込みの優先順位は、チャネル0>チャネル1、またチャネルA>チャネルBのように優先順位が高くなっています。

転送終了の割込みブロック図を図 8.25 に示します。

DTE=0の状態で DTIE ビットを1に設定すると、常に割込みが発生します。



図 8.25 転送終了割込みブロック図

フルアドレスモードでは、チャネル B の転送終了割込み( DENDB )は使用できません。また、DTME ビットは割込み動作に影響を与えません。

### 8.6 使用上の注意

### 8.6.1 ワードデータ転送時の注意

奇数アドレスから始まるワードデータはアクセスできません。転送データサイズをワードにした 場合、MAR および IOAR は偶数値としてください。

### 8.6.2 DMAC による DMAC 自体のアクセス

DMAC サイクル中は DMAC 自体へのアクセスが禁止されています。 したがって、DMAC のレジスタをソースまたはデスティネーションとして転送することはできません。

### 8.6.3 MAR のロングワードアクセス

MAR は MARR から始まるロングワードデータとしてアクセスすることができます。 (例)

MOV.L #LBL,ER0

MOV.L ERO,@MARR

このとき、バイトデータアクセスが 4 回行われます。第 2 バイト ( MARE ) と第 3 バイト ( MARH ) アクセスの間に、CPU がバスを解放する場合がありますので注意してください。

MAR のリード / ライトは DMAC 停止中に行ってください。

### 8.6.4 フルアドレスモード設定時の注意

フルアドレスモードは、2 つのレジスタ DTCRA、DTCRB によって制御されます。これらレジスタの設定時には、チャネル B がショートアドレスモードで動作しないように注意してください。許可ビット ( DTE、DTME ) は、最後に 1 にセットしてください。

#### 8.6.5 内部割込みで DMAC を起動する場合の注意

(1) 内部割込みでDMACを起動する場合、起動要因を選択してからDMACを転送許可状態にするまでの期間に選択した起動要因が発生しないようにしてください。すなわち、DMACを転送許可状態にした後、起動要因となる内蔵周辺モジュールを動作させてください。内蔵周辺モジュールの動作中にDMACを許可状態にする場合、図8.26の手順で行ってください。



図 8.26 内蔵周辺モジュールが動作中に DMAC を転送許可状態にする場合の手順例

なお、DTE = 1なおかつDTME = 0の状態では、DMACは停止状態であり、またCPUにも起動 要因となる割込みは要求されません。例えば、NMI割込みにより、DMACを停止状態にした 場合は、起動要因となる割込みはCPUには要求されません。このとき、DMAC動作を打ち切る場合には、DTEビットを0にクリアし、CPUに割込みを要求させてください。 DMAC動作を継続する場合には、DTMEビットを1にセットする前後で、図8.26 の2、4の操作を行ってください。

(2) ITUの割込み要求でDMACを起動する場合、割込みによって起動されるDMA転送が終了するまで、次の割込みが発生しないようにしてください。1つのITUの割込み要求で複数チャネルを起動する場合には、起動されるすべてのDMA転送が終了するまで、次の割込みが発生しないようにしてください。転送が終了するまでに次の割込みが発生すると、その割込みを選択しているチャネルが以降の起動要求を受け付けなくなる場合があります。

#### 8.6.6 NMI 割込みとブロック転送モード

ブロック転送モード中に NMI 割込みが発生すると DMAC は以下のように動作します。

(1) NMI割込みが発生するとDMACは転送中の1バイトまたは1ワードの転送終了後、DTM Eビットを0にクリアして停止します。したがって、1つのブロックの転送途中で停止する場合があります。

ブロックの転送途中で停止したことは、ブロックサイズカウンタで判定できます。ブロックサイズカウンタが初期設定値以外の場合はブロックの転送途中で停止したことになります。

- (2) ブロックの転送途中で停止した場合、起動要因となる割込みフラグは0にクリアされています。起動要因の内部保持は行っていません。
- (3) DTEビットが1にセットされ、DTMEビットが0にクリアされた状態では、DMACは停止中であり、DMACは起動要因となる割込み要求を受け付けません。この状態で起動要因となる割込みが発生するとDMACは動作せず、転送要求の内部保持も行いません。また、CPUにも割込みは要求されません。

このため、DTMEビットを1にセットする前に起動要因となる割込みのイネーブルビットを0にクリアし、次にDTMEビットを1にセットし、その後、割込みイネーブルビットを1にセットしてください。「8.6.5 内部割込みでDMACを起動する場合の注意」を参照してください。

(4) DTMEビットを1にセットすると、DMACは次の転送要求を待ちます。ブロックの転送途中で停止した場合、次の転送要求が発生するとブロックの残りを転送します。それ以外の場合、転送要求が発生すると次のブロックの転送を行います。

### 8.6.7 MAR、IOAR のアドレス指定

MAR、IOAR で指定できるアドレスの範囲を表 8.14 に示します。

1M バイトモード 16M バイトモード

MAR H'00000~H'FFFFF H'000000~H'FFFFFF (0~1048575) (0~16777215)

IOAR H'FFF00~H'FFFFF H'FFFF00~H'FFFFFF (1048320~1048575) (16776960~16777215)

表 8.14 MAR、IOAR で指定できるアドレスの範囲

1M バイトモードのとき、MAR のビット 23~ビット 20 は無視されます。

### 8.6.8 転送中断時のバスサイクル

DTE ビットクリアによる強制終了や、NMI 割込みによる DTME ビットクリアの転送停止により、DMAC 内部で、すでに要求を保持しているチャネルを停止させるとデッドサイクルを発生することがあります。このデッドサイクルにより中断したチャネルのアドレスレジスタおよびカウンタの値が更新されることはありません。チャネル 0 でオートリクエストサイクルスチール転送中に、チャネル 0 の DTE ビットをクリアした場合のタイミングを図 8.27 に示します。



図 8.27 サイクルスチールモード DMA 転送の強制終了バスタイミング

# 9. 1/0 ポート

### 9.1 概要

本 LSI には、10 本の入出力ポート (ポート 1、2、3、4、5、6、8、9、A、B ) と 1 本の入力専用ポート (ポート 7 ) があります。

ポート機能一覧を表 9.1 に示します。表 9.1 に示すように、各ポートは兼用端子になっています。 各ポートは、入出力を制御するデータディレクションレジスタ (DDR) と出力データを格納する データレジスタ (DR) から構成されています。

DDR と DR のほかに、ポート 2、4、5 には入力プルアップ MOS コントロールレジスタ (PCR) があり、プルアップ MOS のオン / オフを制御できます。

ポート  $1 \sim 6$ 、8 は 1 個の TTL 負荷と 90pF の容量負荷を駆動することができ、ポート  $9 \sim B$  は 1 個の TTL 負荷と 30pF の容量負荷を駆動することができます。

また、ポート  $1\sim6$ 、 $8\sim B$  はダーリントントランジスタを駆動することができます。ポート 1、2、5、B は LED を駆動(シンク電流 10mA)することができます。また、ポート  $P8_2\sim P8_0$ 、 $PA_7\sim PA_0$ 、および  $PB_3\sim PB_0$ はシュミット入力となっています。

各ポートのブロック図は「付録 C. I/O ポートブロック図」を参照してください。

表 9.1 動作モード別ポート機能一覧

|       |                                                                                 | 表 9.                                                                                                                                                           | 1 動作モー                                             | ド別ボー                                 | ト機能一覧                                |           |                                                                                            |                                        |                                                  |
|-------|---------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------|--------------------------------------|--------------------------------------|-----------|--------------------------------------------------------------------------------------------|----------------------------------------|--------------------------------------------------|
| ポート   | 概要                                                                              | 端子                                                                                                                                                             | モード1                                               | モード2                                 | モード3                                 | モード4      | モード5                                                                                       | モード6                                   | モード7                                             |
| ポート 1 | ・8 ビットの入出力<br>ポート<br>・ LED 駆動可能                                                 | P1, ~ P1 <sub>0</sub> /A, ~ A <sub>0</sub>                                                                                                                     | アドレス出力端                                            | 子(A <sub>7</sub> ~A <sub>0</sub> )   |                                      |           | アドレス出た<br>A。) と入力が<br>DDR=0 のと・<br>DDR=1 のと<br>出力端子                                        | ペートの兼用<br>き入力ポート                       | 入出力ポー<br>ト                                       |
| ポート 2 | <ul><li>8 ビットの入出力<br/>ポート</li><li>入力プルアップ MOS<br/>内蔵</li><li>LED 駆動可能</li></ul> | P2, ~ P2,/A <sub>15</sub> ~ A <sub>8</sub>                                                                                                                     | アドレス出力端子                                           | F(A <sub>15</sub> ~A <sub>8</sub> )  |                                      |           | A。) と入力が<br>DDR=0 のと                                                                       | ]端子(A₁₅~<br>ペートの兼用<br>き入力ポート<br>きアドレス出 | ۲                                                |
| ポート3  | ・8 ビットの入出力 ポート                                                                  | P3 <sub>7</sub> ~ P3 <sub>0</sub> /D <sub>15</sub> ~ D <sub>8</sub>                                                                                            | データ入出力端                                            | 子(D <sub>15</sub> ~D <sub>8</sub> )  |                                      |           |                                                                                            |                                        | 入出力ポー<br>ト                                       |
| ポート 4 | <ul><li>8 ビットの入出力<br/>ポート</li><li>入力プルアップ MOS<br/>内蔵</li></ul>                  | P4, ~ P4, /D, ~ D <sub>0</sub>                                                                                                                                 | データ入出力端号<br>8 ビットバスモー<br>16 ビットバスモ                 | - ドのとき入出                             | カポート                                 | 力ポートの兼    | 用                                                                                          |                                        | 入出力ポー<br>ト                                       |
| ポート 5 | <ul><li>4 ピットの入出力ポート</li><li>・入力ブルアップ MOS内蔵</li><li>・ LED 駆動可能</li></ul>        | P5 <sub>3</sub> ~ P5 <sub>0</sub> / A <sub>19</sub> ~ A <sub>11</sub>                                                                                          | アドレス出力端                                            | 子(A <sub>19</sub> ~A <sub>16</sub> ) |                                      |           | アドレス出力<br>(A <sub>19</sub> ~A <sub>16</sub> ) と<br>入力ポートの<br>DDR=0 のと፣<br>DDR=1 のと፣<br>力端子 | と 4 ビットの<br>兼用<br>き入力ポート               | 入出力ポー<br>ト                                       |
| ポート 6 | ・7 ビットの入出力<br>ポート                                                               | P6 <sub>e</sub> / <u>LWR</u><br>P6 <sub>s</sub> /HWR<br>P6 <sub>4</sub> /RD<br>P6 <sub>3</sub> /AS                                                             | バス制御信号出力                                           | 力端子(LWR, İ                           | HWR, RD, AS)                         |           |                                                                                            |                                        | 入出力ポー<br>ト                                       |
|       |                                                                                 | P6 <sub>2</sub> /BACK<br>P6 <sub>1</sub> /BREQ<br>P6 <sub>2</sub> /WAIT                                                                                        | バス制御信号入と                                           | 出力端子(BAC                             | K, BREQ, WA                          | Ⅲ)と3ビッ    | トの入出力が                                                                                     | (ートの兼用                                 |                                                  |
| ポート7  | ・8 ビットの入出力<br>ポート                                                               | P7 <sub>r</sub> /AN <sub>r</sub> /DA <sub>1</sub><br>P7 <sub>e</sub> /AN <sub>e</sub> /DA <sub>0</sub>                                                         | A/D 変換器のアカ<br>入力ポートの兼月                             |                                      | (AN <sub>7</sub> 、AN <sub>6</sub> )お | よび D/A 変排 | ぬ器のアナログ                                                                                    | ブ出力端子([                                | DA, DA₀)と                                        |
|       |                                                                                 | P7 <sub>5</sub> ~ P7 <sub>0</sub> /AN <sub>5</sub> ~<br>AN <sub>0</sub>                                                                                        | A/D 変換器のアナ                                         | トログ入力端子                              | (AN₅~AN₀) と                          | 入力ポートの    | 兼用                                                                                         |                                        |                                                  |
| ポート8  | ・5 ビットの入出力<br>ポート                                                               | P8₄/ <del>CS</del> ₀                                                                                                                                           | DDR=0 のとき入<br>DDR=1 のとき(                           |                                      | CS。出力端子                              |           |                                                                                            |                                        | 入出力ポー<br>ト                                       |
|       | ・P8 <sub>2</sub> ~P8 <sub>0</sub> はシュミット<br>入力                                  | P8 <sub>3</sub> /CS <sub>1</sub> /IRQ <sub>3</sub><br>P8 <sub>2</sub> /CS <sub>2</sub> /IRQ <sub>2</sub><br>P8 <sub>1</sub> /CS <sub>3</sub> /IRQ <sub>1</sub> | IRQ。~ IRQ,入力i<br>DDR=0 のとき(<br>DDR=1 のとき Ō         | 端子、CS,~CS<br>リセット後)                  | 。<br>る。出力端子と入力<br>入力ポート              | フポートの兼/   | Ħ                                                                                          |                                        | IRQ <sub>3</sub> ~IRQ。<br>入力端子と<br>入出力ポー<br>トの兼用 |
|       |                                                                                 | P8₀/RFSH/IRQ₀                                                                                                                                                  | IRQ。入力端子、Ī                                         |                                      |                                      |           |                                                                                            |                                        |                                                  |
| ポート9  | ・6 ビットの入出力<br>ポート                                                               | P9;/SCK,/ĪRQ;<br>P9;/SCK,/ĪRQ;<br>P9;/RxD;<br>P9;/RxD;<br>P9;/TxD;<br>P9;/TxD;                                                                                 | シリアルコミュ:<br>RxD <sub>1</sub> 、RxD <sub>0</sub> 、Tx |                                      |                                      |           |                                                                                            |                                        |                                                  |

| ポート  | 概要               | 端 子                                                                                                                                                                                                                                                                                                                                              | モード1                                                                        | モード2                                                                                 | モード3                                                                                                            | モード4                                            | モード5                                                                                                     | モード6                                                                                                   | モード7                                                                                           |
|------|------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------|--------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------|-------------------------------------------------|----------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------|
| ポートA |                  | PA/TP/TIOCB <sub>2</sub><br>/A <sub>20</sub>                                                                                                                                                                                                                                                                                                     | プログラマブル<br>ーンコントロー<br>端子( $TP_r$ )、1<br>グレーテッドタ<br>( $ITU$ )の入出力<br>と入出力ポート | ラ(TPC)出力<br>6 ビットインテ<br>イマユニット<br>]端子(TIOCB <sub>2</sub> )                           | アドレス出力端                                                                                                         | 子(A <sub>20</sub> )                             | TPC 出力端<br>子(TP <sub>7</sub> )、<br>ITU の入出<br>力端子<br>(TIOCB <sub>2</sub> )<br>と入出力ポ<br>ートの兼用             | アドレス出<br>力端子(A <sub>20</sub> )                                                                         | TPC 出力端<br>)子(TP <sub>7</sub> )、<br>ITU のの入<br>出力端子<br>(TIOCB <sub>2</sub> )<br>と入出力ポ<br>ートの兼用 |
|      |                  | PĀ <sub>C</sub> TP <sub>6</sub> TIOCB,<br>/A <sub>22</sub> CS <sub>6</sub><br>PA <sub>C</sub> TP <sub>2</sub> TIOCA,<br>/A <sub>22</sub> /CS <sub>6</sub>                                                                                                                                                                                        | TPC 出力端子(<br>の入出力端子(<br>TIOCB,、TIOCA<br>出力端子と入出<br>TPC 出力端子(<br>TPC 出力端子(   | TIOCA <sub>3</sub> 、<br>A <sub>4</sub> )、でS <sub>4</sub> ~でS <sub>6</sub><br>カポートの兼用 | ITU の入出力端<br>TIOCB <sub>1</sub> 、TIOC/<br>出力端子(A <sub>22</sub> ~<br>~CS <sub>6</sub> 出力端子·<br>トの兼用<br>MA コントロー: | 子(TIOCA、A、)アドレス<br>A、)アドレス<br>A、)、で写、<br>と入出力ポー | 子(TP。~<br>TP。)、<br>ITU の入出<br>力端子<br>(TIOCA、<br>TIOCB、、<br>TIOCA、)、<br>CS。~CS。出<br>力端子と入<br>出力ポート<br>の兼用 | 力端子( $A_{23}$<br>$\sim A_{21}$ )、 $\overline{CS}$<br>$\sim \overline{CS}_6$ 出力端<br>子と入出力<br>ポートの兼<br>用 | D <sub>o</sub> )、ITU の                                                                         |
| ポートB | ・8 ピットの入出力       | PA_TTP_TIOCA。<br>/TCLKC<br>PA_TTP_(TEND,<br>/TCLKB<br>PA_(TP_(TEND)<br>/TCLKA                                                                                                                                                                                                                                                                    | 入出力端子(TC                                                                    |                                                                                      |                                                                                                                 | Ü                                               |                                                                                                          |                                                                                                        |                                                                                                |
|      | ポート<br>・LED 駆動可能 | /ADTRG                                                                                                                                                                                                                                                                                                                                           | と入出力ポート<br>TPC 出力端子(<br>の兼用                                                 | の兼用                                                                                  |                                                                                                                 |                                                 |                                                                                                          |                                                                                                        | TPC 出力端<br>子(TP <sub>14</sub> )、<br>DMAC の入<br>力端子<br>(DREQ <sub>0</sub> )<br>と入出力ポ<br>ートの兼用   |
|      |                  | PB <sub>3</sub> /TP <sub>1</sub> /TOCXB <sub>4</sub><br>PB <sub>4</sub> /TP <sub>1/2</sub> /TOCXA <sub>4</sub><br>PB <sub>3</sub> /TP <sub>1</sub> //TIOCB <sub>4</sub><br>PB <sub>2</sub> /TP <sub>1</sub> //TIOCA <sub>4</sub><br>PB <sub>3</sub> /TP <sub>3</sub> /TIOCB <sub>3</sub><br>PB <sub>3</sub> /TP <sub>3</sub> /TIOCA <sub>3</sub> |                                                                             |                                                                                      |                                                                                                                 | <sup>Z</sup> ( TOCXB₄、                          | TOCXA₄、TI                                                                                                | OCB₄、TIOC                                                                                              | A <sub>4</sub> , TIOCB <sub>3</sub> ,                                                          |

# 9.2 ポート1

#### 9.2.1 概要

ポート 1 は、アドレス出力兼用の 8 ビットの入出力ポートです。ポート 1 の各端子は、図 9.1 に示す構成となっており、動作モードにより端子機能が異なります。モード 1~4 (内蔵 ROM 無効拡張モード) のときは、アドレスバス ( $A_2 \sim A_3$ ) 出力端子となります。

モード 5、6(内蔵 ROM 有効拡張モード)のときは、ポート 1 データディレクションレジスタ (PIDDR)の設定によりアドレスバス ( $A_7 \sim A_0$ )出力端子、または入力ポートとなります。モード 7 (シングルチップモード)のときは、入出力ポートとなります。

エリア 3 に DRAM を接続する場合には、リード / ライトサイクルで  $A_7 \sim A_0$  がロウ / カラムアドレス出力となります。詳細は「第 7 章 リフレッシュコントローラ」を参照してください。

ポート 1 は、1 個の TTL 負荷と 90pF の容量負荷を駆動することができます。また、ダーリントントランジスタを駆動することもできます。



図 9.1 ポート 1 の端子構成

### 9.2.2 レジスタ構成

表 9.2 にポート 1 のレジスタ構成を示します。

| アドレス*  | 名 称                  | 略 称   | R/W | 初其    | 月値   |
|--------|----------------------|-------|-----|-------|------|
|        |                      |       |     | モード   | モード  |
|        |                      |       |     | 1 ~ 4 | 5~7  |
| H'FFC0 | ポート 1 データディレクションレジスタ | P1DDR | W   | H'FF  | H'00 |
| H'FFC2 | ポート 1 データレジスタ        | P1DR  | R/W | H'(   | 00   |

表 9.2 ポート 1 レジスタ構成

【注】\* アドレスの下位 16 ビットを示しています。

#### 

PIDDR は、8 ビットのライト専用のレジスタで、ポート 1 各端子の入出力をビットごとに指定することができます。



\_<del>ボート1テータティレクション7~0</del> ポート1の各端子の入出力を選択するビットです。

#### (a) モード 1~4 (内蔵 ROM 無効拡張モード)

PIDDR は1に固定され、ポート1はアドレスバスとして機能します。ライトは無効です。

#### (b) モード 5、6 (内蔵 ROM 有効拡張モード)

P1DDR に 1 をセットすると対応するポート 1 の端子はアドレス出力となり、0 にクリアすると入力ポートになります。

#### (c) モード 7 (シングルチップモード)

ポート1は入出力ポートとして機能します。PIDDRに1をセットすると対応するポート1の端子は出力端子となり、0にクリアすると入力端子になります。

モード  $5 \sim 7$  では PIDDR は、ライト専用のレジスタで、リードは無効です。リードすると 1 が読み出されます。

PIDDR は、リセット、またはハードウェアスタンバイモード時に H'00 にイニシャライズされます。ソフトウェアスタンバイモード時には、直前の状態を保持します。そのため、PIDDR が 1 にセットされた状態でソフトウェアスタンバイモードに遷移するとその端子は出力状態のままとなっています。

#### (2) ポート 1 データレジスタ (P1DR)

PIDR は、8 ビットのリード / ライト可能なレジスタで、ポート 1 の出力データを格納します。また、このレジスタをリードすると、PIDDR が 0 のビットは端子のロジックレベルが読み出され、1 のビットは PIDR の値が読み出されます。



9-5

P1DR は、リセット、またはハードウェアスタンバイモード時に、H'00 にイニシャライズされます。ソフトウェアスタンバイモード時には、直前の状態を保持します。

### 9.3 ポート2

#### 9.3.1 概要

ポート 2 は、アドレス出力兼用の 8 ビットの入出力ポートです。ポート 2 の各端子は、図 9.2 に示す構成となっており、動作モードにより端子機能が異なります。

モード  $1\sim 4$ (内蔵 ROM 無効拡張モード)のときは、アドレスバス( $A_{1s}\sim A_{s}$ )出力端子となります。モード 5、6(内蔵 ROM 有効拡張モード)のときは、ポート 2 データディレクションレジスタ(P2DDR)の設定によりアドレスバス( $A_{1s}\sim A_{s}$ )または入力ポートとなります。

モード 7 (シングルチップモード) のときは、入出力ポートとなります。

エリア 3 に DRAM を接続する場合には、リード / ライトサイクルで  $A_s$ 、 $A_s$ がロウ / カラムアドレス出力となります。詳細は「第 7 章 リフレッシュコントローラ」を参照してください。

ポート 2 は、プログラムで制御可能なプルアップ MOS が内蔵されています。また、1 個の TTL 負荷と 90pF の容量負荷を駆動することができます。また、ダーリントントランジスタを駆動することもできます。



図 9.2 ポート 2 の端子構成

### 9.3.2 レジスタ構成

表 9.3 にポート 2 のレジスタ構成を示します。

| アドレス*  | 名 称                              | 略 称   | R/W | 初其         | 月値         |
|--------|----------------------------------|-------|-----|------------|------------|
|        |                                  |       |     | モード<br>1~4 | モード<br>5~7 |
| H'FFC1 | ポート2データディレクションレジスタ               | P2DDR | W   | H'FF       | H'00       |
| H'FFC3 | ポート2データレジスタ                      | P2DR  | R/W | H'(        | 00         |
| H'FFD8 | ポート 2 入力プルアップ MOS コントロールレ<br>ジスタ | P2PCR | R/W | H'(        | 00         |

表 9.3 ポート 2 レジスタ構成

【注】\* アドレスの下位 16 ビットを示しています。

#### 

| ビット:                            | 7      | 6      | 5      | 4      | 3      | 2      | 1      | 0      |
|---------------------------------|--------|--------|--------|--------|--------|--------|--------|--------|
|                                 | P27DDR | P26DDR | P25DDR | P24DDR | P23DDR | P22DDR | P21DDR | P20DDR |
| モード1~4 <sup>初期値:</sup><br>R/W : | 1      | 1      | 1      | 1      | 1      | 1      | 1      | 1      |
| モード5~7 <sup>初期値:</sup><br>R/W : | 0<br>W |
|                                 |        |        | _      |        |        |        |        |        |

ポート2データディレクション7~0 ポート2の各端子の入出力を選択するビットです。

#### (a) モード 1~4 (内蔵 ROM 無効拡張モード)

P2DDR は1に固定され、ポート2はアドレスバスとして機能します。ライトは無効です。

#### (b) モード 5、6 (内蔵 ROM 有効拡張モード)

ポート 2 はリセット直後は入力ポートとなっています。P2DDR に 1 をセットすると対応するポート 2 の端子はアドレス出力端子となり、0 にクリアすると入力ポートになります。

#### (c) モード 7 (シングルチップモード)

ポート 2 は入出力ポートとして機能します。P2DDR に 1 をセットすると対応するポート 2 の端子は出力ポートとなり、0 にクリアすると入力ポートとなります。

モード  $5 \sim 7$  では P2DDR は、ライト専用のレジスタで、リードは無効です。リードすると 1 が読み出されます。

P2DDR は、リセット、またはハードウェアスタンバイモード時に H'00 にイニシャライズされます。ソフトウェアスタンバイモード時には、直前の状態を保持します。そのため、P2DDR が 1 にセットされた状態でソフトウェアスタンバイモードに遷移するとその端子は出力状態のままとなっています。

#### (2) ポート2データレジスタ(P2DR)

P2DR は、8 ビットのリード / ライト可能なレジスタで、ポート 2 の出力データを格納します。また、このレジスタをリードすると、P2DDR が 0 のビットは端子のロジックレベルが読み出され、1 のビットは P2DR の値が読み出されます。



ポート2の各端子のデータを格納するビットです。

P2DR は、リセット、またはハードウェアスタンバイモード時に、H'00 にイニシャライズされます。ソフトウェアスタンバイモード時には、直前の状態を保持します。

#### (3) ポート 2 入力プルアップ MOS コントロールレジスタ (P2PCR)

P2PCR は 8 ビットのリード / ライト可能なレジスタで、ポート 2 に内蔵した入力プルアップ MOS をビットごとに制御します。



ポート2入力プルアップMOSコントロール7~0 ポート2に内蔵した入力プルアップMOSを 制御するビットです。

モード 5~7 のとき、P2DDR を 0 にクリアした(入力ポートの)状態で P2PCR を 1 にセットすると対応するビットの入力プルアップ MOS は ON します。

P2PCR は、リセット、またはハードウェアスタンバイモード時に、H'00 にイニシャライズされます。ソフトウェアスタンバイモード時には、直前の状態を保持します。

| モード | リセット | ハードウェア<br>スタンバイモード | ソフトウェア<br>スタンバイモード | その他の動作時 |  |
|-----|------|--------------------|--------------------|---------|--|
| 1   | O    | FF                 | OFF                |         |  |
| 2   |      |                    |                    |         |  |
| 3   |      |                    |                    |         |  |
| 4   |      |                    |                    |         |  |
| 5   | O    | FF                 | ON /               | OFF     |  |
| 6   |      |                    |                    |         |  |
| 7   |      |                    |                    |         |  |

表 9.4 入力プルアップ MOS の状態 (ポート2)

#### 【記号説明】

OFF : 入力プルアップ MOS は、常に OFF 状態です。

ON / OFF : P2PCR = 1 かつ P2DDR = 0 のとき ON 状態、その他のときは OFF 状態です。

# 9.4 ポート3

### 9.4.1 概要

ポート 3 は、データバス兼用の 8 ビットの入出力ポートです。ポート 3 の各端子は、図 9.3 に示す構成となっており、モード  $1\sim6$  (拡張モード) のときはデータバスとなり、モード 7 (シングルチップモード) のときは、入出力ポートとなります。

ポート 3 は、1 個の TTL 負荷と 90pF の容量負荷を駆動することができます。また、ダーリントントランジスタを駆動することもできます。



図 9.3 ポート 3 の端子構成

### 9.4.2 レジスタ構成

表 9.5 にポート 3 のレジスタ構成を示します。

|        | 2                  |       |     |      |
|--------|--------------------|-------|-----|------|
| アドレス*  | 名 称                | 略 称   | R/W | 初期値  |
| H'FFC4 | ポート3データディレクションレジスタ | P3DDR | W   | H'00 |
| H'FFC6 | ポート3データレジスタ        | P3DR  | R/W | H'00 |

表 9.5 ポート 3 レジスタ構成

【注】\* アドレスの下位 16 ビットを示しています。

#### ポート3データディレクションレジスタ(P3DDR) (1)

P3DDR は、8 ビットのライト専用のレジスタで、ポート 3 各端子の入出力をビットごとに指定す ることができます。



ポート3データディレクション7~0 ポート3の各端子の入出力を選択するビットです。

#### (a) モード 1~6(拡張モード)

ポート3はデータバスとして機能します。P3DDRは無効です。

#### (b) モード 7 (シングルチップモード)

ポート3は入出力ポートとして機能します。

P3DDR に 1 をセットすると対応する端子は出力ポートとなり、0 にクリアすると入力ポートにな ります。

P3DDRは、ライト専用で、リードは無効です。リードすると、1が読み出されます。

P3DDR は、リセット、またはリードウェアスタンバイモード時に H'00 にイニシャライズされま す。ソフトウェアスタンバイモード時には、直前の状態を保持します。そのため、P3DDR が 1 にセ ットされた状態でソフトウェアスタンバイモードに遷移するとその端子は出力状態のままとなって います。

#### ポート3データレジスタ(P3DR) (2)

P3DR は、8 ビットのリード / ライト可能なレジスタで、ポート 3 の出力データを格納します。ま た、このレジスタをリードすると、P3DDR が 0 のビットは端子のロジックレベルが読み出され、1 のビットは P3DR の値が読み出されます。



ポート3の各端子のデータを格納するビットです。

P3DR は、リセット、またはハードウェアスタンバイモード時に、H'00 にイニシャライズされま す。ソフトウェアスタンバイモード時には、直前の状態を保持します。

# 9.5 ポート4

#### 9.5.1 概要

ポート4は、データバス兼用の8ビットの入出力ポートです。ポート4の各端子は、図9.4に示す構成となっており、動作モードにより端子機能が異なります。

モード  $1 \sim 6$  (拡張モード) のときバス幅コントロールレジスタ (ABWCR) により、エリア  $0 \sim 7$  のすべてを 8 ビットアクセス空間に設定すると、8 ビットバスモードとなり、ポート 4 は入出力ポートとなります。また、エリア  $0 \sim 7$  のうち少なくとも 1 つのエリアを 16 ビットアクセス空間に設定すると、16 ビットバスモードとなり、ポート 4 はデータバスとなります。

モード7(シングルチップモード)のとき、ポート4は、入出力ポートとなります。

ポート4は、プログラムで制御可能なプルアップ MOS が内蔵されています。

ポート 4 は、1 個の TTL 負荷と 90pF の容量負荷を駆動することができます。また、ダーリントントランジスタを駆動することもできます。



図 9.4 ポート 4 の端子構成

#### 9.5.2 レジスタ構成

表 9.6 にポート 4 のレジスタ構成を示します。

| アドレス*  | 名 称                          | 略 称   | R/W | 初期値  |
|--------|------------------------------|-------|-----|------|
| H'FFC5 | ポート 4 データディレクションレジスタ         | P4DDR | W   | H'00 |
| H'FFC7 | ポート 4 データレジスタ                | P4DR  | R/W | H'00 |
| H'FFDA | ポート 4 入力プルアップ MOS コントロールレジスタ | P4PCR | R/W | H'00 |

表 9.6 ポート 4 レジスタ構成

【注】\* アドレスの下位 16 ビットを示しています。

#### 

P4DDR は、8 ビットのライト専用のレジスタで、ポート 4 各端子の入出力をビットごとに指定することができます。

| ビット:  | 7      | 6      | 5      | 4      | 3      | 2      | 1      | 0      |
|-------|--------|--------|--------|--------|--------|--------|--------|--------|
|       | P47DDR | P46DDR | P45DDR | P44DDR | P43DDR | P42DDR | P41DDR | P40DDR |
| 初期値:  | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      |
| R/W : | W      | W      | W      | W      | W      | W      | W      | W      |
|       |        |        |        |        |        |        |        |        |

#### (a) モード 1~6(拡張モード)

全エリアを 8 ビットアクセス空間に設定し、8 ビットバスモードとしたときポート 4 は入出力ポートとして機能します。P4DDR に 1 をセットすると対応するポート 4 の端子は出力ポートとなり、0 にクリアすると入力ポートになります。

少なくとも 1 つのエリアを 16 ビットアクセス空間に設定し、16 ビットバスモードとしたとき、ポート 4 はデータバスとして機能します。

#### (b) モード 7 (シングルチップモード)

ポート 4 は入出力ポートとして機能します。P4DDR に 1 をセットすると対応するポート 4 の端子は出力ポートとなり、0 にクリアすると入力ポートになります。

P4DDR は、ライト専用レジスタで、リードは無効です。リードすると、1 が読み出されます。

P4DDR は、リセット、またはハードウェアスタンバイモード時に、H'00 にイニシャライズされます。ソフトウェアスタンバイモード時には直前の状態を保持します。

ABWCR および P4DDR はソフトウェアスタンバイモード時にはイニシャライズされません。したがって、ポート 4 が入出力ポートとして機能しているとき、P4DDR が 1 にセットされた状態でソフトウェアスタンバイモードに遷移すると、その端子は出力状態のままとなっています。

#### (2) ポート 4 データレジスタ (P4DR)

P4DR は、8 ビットのリード / ライト可能なレジスタで、ポート 4 の出力データを格納します。また、このレジスタをリードすると、P4DDR が 0 のビットは端子のロジックレベルが読み出され、1 のビットは、P4DR の値が読み出されます。



P4DR は、リセット、またはハードウェアスタンバイモード時に、H'00 にイニシャライズされます。ソフトウェアスタンバイモード時には、直前の状態を保持します。

#### (3) ポート 4 入力プルアップ MOS コントロールレジスタ (P4PCR)

P4PCR は 8 ビットのリード / ライト可能なレジスタで、ポート 4 に内蔵した入力プルアップ MOS をビットごとに制御します。



ポート4入力プルアップMOSコントロール7~0 ポート4に内蔵した入力プルアップMOSを制御するビットです。

モード 1 ~ 6(拡張モード)の 8 ビットバスモード時とモード 7(シングルチップモード)時、P4DDR を 0 にクリアした (入力ポートの)状態で、P4PCR を 1 にセットすると入力プルアップ MOS は ON します。

P4PCR は、リセット、またはハードウェアスタンバイモード時に、H'00 にイニシャライズされます。ソフトウェアスタンバイモード時には、直前の状態を保持します。

各動作モードでの、入力プルアップ MOS の状態を表 9.7 に示します。

表 9.7 入力プルアップ MOS の状態 (ポート 4)

| モード         |                    | モード リセット ハードウェア<br>スタンバイモード |     | ソフトウェア その他の動作時<br>スタンバイモード |     |  |
|-------------|--------------------|-----------------------------|-----|----------------------------|-----|--|
| 1~6         | 1~6 8 ビットバスモード OFF |                             | OFF | ON / OFF                   |     |  |
| 16 ビットバスモード |                    |                             |     | OI                         | -F  |  |
|             | 7                  |                             |     | ON /                       | OFF |  |

#### 【記号説明】

OFF : 入力プルアップ MOS は、常に OFF 状態です。

ON / OFF: P4PCR=1 かつ P4DDR=0 のとき ON 状態、その他のときは OFF 状態です。

# 9.6 ポート5

#### 9.6.1 概要

ポート 5 は、アドレス出力兼用の 4 ビットの入出力ポートです。ポート 5 の各端子は、図 9.5 に示す構成となっており、動作モードにより端子機能が異なります。

モード  $1\sim4$ (内蔵 ROM 無効拡張モード)に設定したとき、ポート 5 の各端子はアドレス( $A_{19}\sim A_{16}$ )出力として機能します。モード 5、6(内蔵 ROM 有効拡張モード)に設定したときは、ポート 5 データディレクションレジスタ(P5DDR)の設定によりアドレスバス( $A_{19}\sim A_{16}$ )または入力ポートとなります。

モード7(シングルチップモード)のときは、入出力ポートとなります。

ポート5は、プログラムで制御可能なプルアップ MOS が内蔵されています。

ポート 5 は、1 個の TTL 負荷と 90pF の容量負荷を駆動することができます。また、LED、ダーリントントランジスタを駆動することもできます。



図 9.5 ポート 5 の端子構成

### 9.6.2 レジスタ構成

表 9.8 にポート 5 のレジスタ構成を示します。

| アドレス*  | 名 称                              | 略称    | R/W | 初其         | 阴值         |
|--------|----------------------------------|-------|-----|------------|------------|
|        |                                  |       |     | モード<br>1~4 | モード<br>5~7 |
| H'FFC8 | ポート5データディレクションレジスタ               | P5DDR | W   | H'FF       | H'F0       |
| H'FFCA | ポート5データレジスタ                      | P5DR  | R/W | H'I        | F0         |
| H'FFDB | ポート 5 入力プルアップ MOS コントロールレ<br>ジスタ | P5PCR | R/W | H'I        | F0         |

表 9.8 ポート 5 レジスタ構成

【注】\* アドレスの下位 16 ビットを示しています。

#### (1) ポート 5 データディレクションレジスタ ( P5DDR )

P5DDR は、8 ビットのライト専用のレジスタで、ポート 5 各端子の入出力をビットごとに指定することができます。



<u>ホート5アータティレクショフ3~0</u> ポート5の各端子の入出力を選択するビットです。

#### (a) モード 1~4 (内蔵 ROM 無効拡張モード)

P5DDR は 1 に固定され、ポート 5 はアドレス出力として機能します。 $P5_7DDR \sim P5_4DDR$  ビットはリザーブビットで 1 に固定されています。ライトは無効です。

#### (b) モード 5、6 (内蔵 ROM 有効拡張モード)

このモードでは、ポート 5 はリセット直後は入力ポートとなっています。P5DDR に 1 をセットすると対応するポート 5 の端子がアドレス出力端子になり、0 にクリアすると入力ポートになります。

#### (c) モード 7 (シングルチップモード)

ポート 5 は、入出力ポートとして機能します。P5DDR に 1 をセットすると対応する端子は出力ポートになり、0 にクリアすると入力ポートになります。

P5DDR は、ライト専用レジスタで、リードは無効です。リードすると 1 が読み出されます。 P5DDR は、リセット、またはハードウェアスタンバイモード時に、HT0 にイニシャライズされます。ソフトウェアスタンバイモード時には直前の状態を保持します。そのため、P5DDR が 1 にセットされた状態でソフトウェアスタンバイモードに遷移すると、その端子は出力状態のままとなっています。

#### (2) ポート 5 データレジスタ (P5DR)

P5DR は、8 ビットのリード / ライト可能なレジスタで、ポート 5 の出力データを格納します。また、このレジスタをリードすると、P5DDR の値が 0 のビットは端子のロジックレベルが読み出され、1 のビットは P5DR の値が読み出されます。



ビット  $7\sim4$  は、リザーブビットです。リードすると常に 1 が読み出されます。ライトは無効です。 P5DR は、リセット、またはハードウェアスタンバイモード時に、H'F0 にイニシャライズされます。ソフトウェアスタンバイモード時には、直前の状態を保持します。

#### (3) ポート 5 入力プルアップ MOS コントロールレジスタ (P5PCR)

P5PCR は 8 ビットのリード / ライト可能なレジスタで、ポート 5 に内蔵した入力プルアップ MOS をビットごとに制御します。



ポート5入力プルアップMOSコントロール3~0 ポート5に内蔵した入力プルアップMOSを制御するビットです。

モード  $5 \sim 7$  のとき、P5DDR を 0 にクリアした(入力ポート)状態で P5PCR を 1 にセットすると 入力プルアップ MOS は ON します。

P5PCR は、リセット、またはハードウェアスタンバイモード時に、H'F0 にイニシャライズされます。ソフトウェアスタンバイモード時には、直前の状態を保持します。

各動作モードでの、入力プルアップ MOS の状態を表 9.9 に示します。

| モード | リセット | ハードウェア<br>スタンバイモード | ソフトウェア<br>スタンバイモード | その他の動作時 |
|-----|------|--------------------|--------------------|---------|
|     |      | 7,777,112 1        | 7,777,12 1         |         |
| 1   | OI   | FF                 | OF                 | FF .    |
| 2   |      |                    |                    |         |
| 3   |      |                    |                    |         |
| 4   |      |                    |                    |         |
| 5   | OI   | FF                 | ON /               | OFF     |
| 6   |      |                    |                    |         |
| 7   |      |                    |                    |         |

表 9.9 入力プルアップ MOS の状態 (ポート 5)

#### 【記号説明】

OFF : 入力プルアップ MOS は、常に OFF 状態です。

ON / OFF: P5PCR=1かつ P5DDR=0のとき ON 状態、その他のときは OFF 状態です。

### 9.7 ポート6

#### 9.7.1 概要

ポート 6 は、7 ビットの入出力ポートです。ポート 6 はバス制御入出力端子( $\overline{LWR}$ 、 $\overline{HWR}$  、 $\overline{RD}$ 、 $\overline{AS}$ 、 $\overline{BACK}$ 、 $\overline{BREQ}$ 、 $\overline{WAIT}$ )と兼用になっています。エリア 3 に DRAM を接続する場合には、 $\overline{LWR}$ 、 $\overline{HWR}$ 、 $\overline{RD}$  がそれぞれ  $\overline{LW}$ 、 $\overline{UW}$ 、 $\overline{CAS}$  または  $\overline{LCAS}$ 、 $\overline{UCAS}$ 、 $\overline{WE}$  と兼用になります。詳細は「第 7 章 リフレッシュコントローラ」を参照してください。

ポート6の端子構成を図9.6に示します。

モード  $1 \sim 6$  (拡張モード)時には、 $\overline{LWR}$ 、 $\overline{HWR}$ 、 $\overline{RD}$ 、 $\overline{AS}$ 、 $P6_{/}\overline{BACK}$ 、 $P6_{/}\overline{BREQ}$ 、 $P6_{/}\overline{WAIT}$  として機能します。端子機能の選択方法については表 9.11 を参照してください。モード 7 (シングルチップモード)時には、入出力ポートとなります。

ポート 6 は、1 個の TTL 負荷と 30pF の容量負荷を駆動することができます。また、ダーリントントランジスタを駆動することもできます。



図 9.6 ポート 6 の端子構成

### 9.7.2 レジスタ構成

表 9.10 にポート 6 のレジスタ構成を示します。

|   | アドレス*  | 名 称                    | 略 称   | R/W | 初其            | 月値          |
|---|--------|------------------------|-------|-----|---------------|-------------|
|   |        |                        |       |     | モード           | モード         |
| - | H'FFC9 | <br>ポート6データディレクションレジスタ | P6DDR | W   | 1 ~ 5<br>H'F8 | 6、7<br>H'80 |
| ľ | H'FFCB | ポート6データレジスタ            | P6DR  | R/W | H'80          | H'80        |

表 9.10 ポート 6 レジスタ構成

【注】\* アドレスの下位 16 ビットを示しています。

#### (1) ポート 6 データディレクションレジスタ (P6DDR)

P6DDR は、8 ビットのライト専用のレジスタで、ポート 6 の各端子の入出力をビットごとに指定することができます。



#### (a) モード 1~6(拡張モード)

ポート  $P6_0 \sim P6_3$ はバス制御出力端子 (  $\overline{LWR}$ 、  $\overline{HWR}$ 、  $\overline{RD}$ 、  $\overline{AS}$  ) として機能します。  $P6_2 \sim P6_0$  は、入出力ポートとして機能します。  $P6DDR2 \sim 0$  に 1 をセットすると対応するポート 6 の端子は出力ポートとなり、0 にすると入力ポートになります。

#### (b) モード 7 (シングルチップモード)

ポート6は入出力ポートとして機能します。

P6DDR に 1 をセットすると対応するポート 6 の端子は出力ポートとなり、0 にクリアすると入力ポートになります。

ビット7はリザーブビットです。

P6DDRは、ライト専用で、リードは無効です。リードすると1が読み出されます。

P6DDR は、リセット、またはハードウェアスタンバイモード時に、H'80 にイニシャライズされます。ソフトウェアスタンバイモード時には直前の状態を保持します。このため、P6DDR が 1 にセットされた状態でソフトウェアスタンバイモードに遷移すると、その端子は出力状態のままとなっています。

#### 

P6DR は、8 ビットのリード / ライト可能なレジスタで、ポート 6 の出力データを格納します。また、このレジスタをリードすると、P6DDR が 0 のビットは端子のロジックレベルが読み出され、1 のビットは P6DR の値が読み出されます。



9-18

ビット7はリザーブビットです。また、ビット7はリードすると常に1が読み出されます。ライトは無効です。

P6DR は、リセット、またはハードウェアスタンバイモード時に、H'80 にイニシャライズされます。ソフトウェアスタンバイモード時には、直前の状態を保持します。

表 9.11 モード 1~6の端子機能 (ポート 6)

|                                  | 衣 9.11                         |                           | )端子機能(ボー  |          |                       |  |  |
|----------------------------------|--------------------------------|---------------------------|-----------|----------|-----------------------|--|--|
| 端子                               |                                | 選択方法と端子機能                 |           |          |                       |  |  |
| P6 <sub>6</sub> / <del>LWR</del> | P6。DDR ビットと                    | は無関係に、次のように切り換わります。       |           |          |                       |  |  |
|                                  | P6₅DDR                         | (                         | 0         | 1        |                       |  |  |
|                                  | 端子機能                           |                           | LWR 出     | 力端子      |                       |  |  |
|                                  |                                |                           |           |          |                       |  |  |
| P6₅/ <del>HWR</del>              | P6₅DDR ビットと                    | は無関係に、次の                  | ように切り換わり  | ます。      |                       |  |  |
|                                  | P6₅DDR                         | (                         | 0         |          | 1                     |  |  |
|                                  | 端子機能                           |                           | HWR ±     | 力端子      |                       |  |  |
|                                  |                                |                           |           |          |                       |  |  |
| P6₄/ RD                          | P6₄DDR ビットと                    | は無関係に、次の                  | ように切り換わり  | ます。      |                       |  |  |
|                                  | P6₄DDR                         | (                         | 0         |          | 1                     |  |  |
|                                  | 端子機能                           |                           | RD 出      | 力端子      |                       |  |  |
|                                  |                                |                           |           |          |                       |  |  |
| P6₃/ <del>AS</del>               | P6₃DDR ビットと                    | は無関係に、次の                  | ように切り換わり  | ます。      |                       |  |  |
|                                  | P6₃DDR                         | (                         | 0         |          | 1                     |  |  |
|                                  | 端子機能                           | AS 出力端子                   |           |          |                       |  |  |
|                                  |                                |                           |           |          |                       |  |  |
| P6 <sub>2</sub> / BACK           | BRCR の BRLE と                  | ごットと P6₂DDR I             | ビットの組み合わけ | せにより、    | 次のように切り換わります。         |  |  |
|                                  | BRLE                           | 0                         |           | 1        |                       |  |  |
|                                  | P6 <sub>2</sub> DDR            | 0                         | 1         |          |                       |  |  |
|                                  | 端子機能                           | P6₂入力端子                   | P6₂出力端子   |          | BACK 出力端子             |  |  |
|                                  |                                |                           |           |          |                       |  |  |
| P6₁/ BREQ                        |                                | ごットと P6₁DDR I             | ビットの組み合わ1 | せにより、    | 次のように切り換わります。         |  |  |
|                                  | BRLE                           | (                         | )         |          | 1                     |  |  |
|                                  | P6₁DDR                         | 0                         | 1         |          |                       |  |  |
|                                  | 端子機能                           | P6₁入力端子                   | P6₁出力端子   |          | BREQ 入力端子             |  |  |
|                                  |                                |                           |           |          |                       |  |  |
| P6₀/ <del>WAIT</del>             | WCER Ø WCE7                    | ~ WCE0、WCR o              | WMS1 ビットと | P6₀DDR l | ごットの組み合わせで、次 <i>0</i> |  |  |
|                                  | ように切り換わり                       |                           |           |          | 181 4 4 4             |  |  |
|                                  | WCER                           |                           | すべてが 1    |          | いずれかが 0               |  |  |
|                                  | WMS1                           |                           | )         | 1        |                       |  |  |
|                                  | P6₀DDR                         | 0                         | 1         | 0*       | 0*                    |  |  |
|                                  | 端子機能                           | 機能 P6。入力端子 P6。出力端子 WAIT 入 |           |          |                       |  |  |
|                                  | 【注】 * P6。DDR は 1 にセットしないでください。 |                           |           |          |                       |  |  |

# 9.8 ポート7

#### 9.8.1 概要

ポート7は8ビットの入力専用ポートです。ポート7は、A/D 変換器のアナログ入力端子と D/A 変換器のアナログ出力端子と兼用になっています。これらの端子機能はいずれの動作モードでも共通です。ポート7の端子構成を図 9.7 に示します。



図 9.7 ポート 7 の端子構成

#### 9.8.2 レジスタ構成

H'FFCE

表 9.12 にポート 7 のレジスタ構成を示します。ポート 7 は入力専用ポートであり、データディレクションレジスタはありません。

|       | 衣 9.12 ホード・レンスラ 構成 |     |     |
|-------|--------------------|-----|-----|
| アドレス* |                    | 略 称 | R/W |

ポート7データレジスタ

表 9.12 ポート 7 レジスタ構成

初期値

不 定

P7DR

【注】\* アドレスの下位 16 ビットを示しています。

#### (1) ポート 7 データレジスタ (P7DR)

| ビット:  | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|-------|-----|-----|-----|-----|-----|-----|-----|-----|
|       | P77 | P76 | P75 | P74 | P73 | P72 | P71 | P70 |
| 初期値:  | *   | *   | *   | *   | *   | *   | *   | *   |
| R/W : | R   | R   | R   | R   | R   | R   | R   | R   |

【注】 \* P77~P70端子により決定されます。

P7DR のリードを行うと、常に端子の状態が読み出されます。

### 9.9 ポート8

#### 9.9.1 概要

ポート 8 は、5 ビットの入出力ポートです。ポート 8 は、 $\overline{\text{CS}}_3 \sim \overline{\text{CS}}_0$ 出力端子、 $\overline{\text{RFSH}}$ 出力端子、 $\overline{\text{IRQ}}_3 \sim \overline{\text{IRQ}}_3$ 入力端子と兼用になっています。ポート 8 の端子構成を図 9.8 に示します。

モード  $1\sim 6$  (拡張モード)時には、ポート 8 は、 $\overline{CS}_3\sim\overline{CS}_0$ 出力端子、 $\overline{RFSH}$ 出力端子、 $\overline{IRQ}_3\sim\overline{IRQ}_0$ 入力端子と兼用になります。拡張モードでの端子機能の選択方法については表 9.14 を参照してください。

モード 7 (シングルチップモード)時には、ポート 8 は、 $\overline{IRQ}_3 \sim \overline{IRQ}_0$ 入力端子と兼用となります。シングルチップモードでの端子機能の選択方法については表 9.15 を参照してください。

 $\overline{IRQ}_3 \sim \overline{IRQ}_0$ の機能は端子の入出力にかかわらず IER をセットすることにより選択されます。詳細は「第5章 割込みコントローラ」を参照してください。

ポート 8 は、1 個の TTL 負荷と 90pF の容量負荷を駆動することができます。また、ダーリントントランジスタを駆動することもできます。

P8、~ P8。端子はシュミットトリガ入力です。



図 9.8 ポート 8 の端子構成

### 9.9.2 レジスタ構成

表 9.13 にポート 8 のレジスタ構成を示します。

|        | 20110 31 1 0 2 2 7 | 2 11375% |     |            |            |
|--------|--------------------|----------|-----|------------|------------|
| アドレス*  | 名 称                | 略称       | R/W | 初其         | 月値         |
|        |                    |          |     | モード<br>1~4 | モード<br>5~7 |
| H'FFCD | ポート8データディレクションレジスタ | P8DDR    | W   | H'F0       | H'E0       |
| H'FFCF | ポート8データレジスタ        | P8DR     | R/W | H'I        | Ξ0         |

表 9.13 ポート 8 レジスタ構成

【注】 \* アドレスの下位 16 ビットを示しています。

#### 

P8DDR は、8 ビットのライト専用のレジスタで、ポート 8 各端子の入出力をビットごとに指定することができます。



#### (a) モード1~6(拡張モード)

 $P8_4 \sim P8_1$ は P8DDR の対応するビットが 1 のとき  $\overline{CS}_0 \sim \overline{CS}_3$ 出力端子となり、0 のとき入力ポートとなります。 モード 1 ~ 4(内蔵 ROM 無効拡張モード)ではリセット直後  $\overline{CS}_0$ のみ出力となり、他の 3 端子は入力ポートとなります。 モード 5 ~ 6(内蔵 ROM 有効拡張モード)ではリセット直後 4 端子共入力ポートとなります。

P8。はリフレッシュコントローラをイネーブルにすると強制的に RFSH 出力となり、ディスエーブルのとき入出力ポートとなって P8DDR の設定値に従います。詳細は表 9.15 を参照してください。

#### (b) モード 7 (シングルチップモード)

入出力ポートとして機能します。P8DDR を 1 にセットすると対応する端子は出力ポートとなり、 0 にクリアすると入力ポートとなります。

P8DDR は、ライト専用レジスタで、リードは無効です。リードすると 1 が読み出されます。 P8DDR は、リセット、またはハードウェアスタンバイモード時に、動作モードにより H'E0 か H'F0 にイニシャライズされます。P8DDR は、ソフトウェアスタンバイモード時には直前の状態を保持します。したがって、P8DDR が 1 にセットされた状態でソフトウェアスタンバイモードに遷移すると、その端子は出力状態のままとなっています。

#### (2) ポート8データレジスタ(P8DR)

P8DR は、8 ビットのリード / ライト可能なレジスタで、ポート 8 の出力データを格納します。また、このレジスタをリードすると、P8DDR が 0 のビットは端子のロジックレベルが読み出され、1 のビットは P8DR の値が読み出されます。



ビット  $7 \sim 5$  はリザーブビットです。リードすると常に 1 が読み出されます。ライトは無効です。 P8DR は、リセット、またはハードウェアスタンバイモード時に、HTEO にイニシャライズされます。ソフトウェアスタンバイモード時には、直前の状態を保持します。

表 9.14 モード 1~6 時の端子機能 (ポート8)

|                                                    | 12 3.14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | C - 1, 1, 0 h4              | がいふす機能しか              | (-1.0)               |  |   |  |
|----------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------|-----------------------|----------------------|--|---|--|
| 端子                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 選択方法と端子機能                   |                       |                      |  |   |  |
| P8₄/ <del>CS</del> ₀                               | P8₄DDR ビット                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | ·により、次のよ <sup>-</sup>       | うに切り換わりま <sup>・</sup> | す。                   |  |   |  |
|                                                    | P8₄DDR                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | (                           | )                     | 1                    |  |   |  |
|                                                    | 端子機能                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | P8 <sub>4</sub> 入           | 力端子                   | CS。出力端子              |  |   |  |
| P8 <sub>3</sub> /CS <sub>1</sub> /IRQ <sub>3</sub> | DO DDD V.u.L                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                             | シニナガルがあること            | <del>-</del>         |  |   |  |
| Po <sub>3</sub> /UO <sub>1</sub> /IRU <sub>3</sub> | The state of the s |                             | うに切り換わりま <sup>、</sup> |                      |  |   |  |
|                                                    | P8 <sub>3</sub> DDR                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |                             | )                     | 1                    |  |   |  |
|                                                    | 端子機能                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | P8 <sub>3</sub> 人:          | 力端子                   | CS₁出力端子              |  |   |  |
|                                                    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                             | ĪRQ <sub>3</sub> ,    | <b>入力端子</b>          |  |   |  |
| P8,/CS,/IRQ, P8,DDR ビットにより、次のように切り換わります。           |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                             |                       |                      |  |   |  |
|                                                    | P8 <sub>2</sub> DDR                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 0                           |                       | 1                    |  |   |  |
|                                                    | 端子機能                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | P8₂入力端子                     |                       | CS <sub>2</sub> 出力端子 |  |   |  |
|                                                    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                             | 入力端子                  |                      |  |   |  |
| P8,/CS,/IRQ,                                       | P8,DDR ビット                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | P8,DDR ビットにより、次のように切り換わります。 |                       |                      |  |   |  |
|                                                    | P8,DDR                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 0                           |                       | 1                    |  |   |  |
|                                                    | 端子機能                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | P8,入                        | 力端子                   | CS <sub>3</sub> 出力端子 |  |   |  |
|                                                    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                             |                       | 入力端子                 |  |   |  |
|                                                    | ,                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                             |                       |                      |  |   |  |
| P8,/RFSH/IRQ                                       | RFSHCR の RI<br>り換わります。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | FSHE ビット、お                  | よび P8。DDR ビッ          | ノトの組み合わせにより、次のように切   |  |   |  |
|                                                    | RFSHE                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 0                           |                       | 0                    |  | 1 |  |
|                                                    | P8₀DDR                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 0                           | 1                     |                      |  |   |  |
|                                                    | 端子機能                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |                             |                       | RFSH 出力端子            |  |   |  |
|                                                    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | -                           | <br>入力端子              |                      |  |   |  |
|                                                    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                             |                       |                      |  |   |  |

### 表 9.15 モード 7 時の端子機能 (ポート 8)

|                                   | रहे 9.15                    | ヒート/時の姉子機能(ホート                            | `8)     |  |  |  |  |
|-----------------------------------|-----------------------------|-------------------------------------------|---------|--|--|--|--|
| 端子                                |                             | 選択方法と端子機能                                 |         |  |  |  |  |
| P8 <sub>4</sub>                   | P8₄DDR ビットに。                | P8』DDR ビットにより、次のように切り換わります。               |         |  |  |  |  |
|                                   | P8₄DDR                      | 0                                         | 1       |  |  |  |  |
|                                   | 端子機能                        | P8₄入力端子                                   | P8₄出力端子 |  |  |  |  |
|                                   |                             |                                           |         |  |  |  |  |
| P8 <sub>3</sub> /ĪRQ <sub>3</sub> | P8₃DDR ビットに。                | より、次のように切り換わります。                          |         |  |  |  |  |
|                                   | P8₃DDR                      | 0                                         | 1       |  |  |  |  |
|                                   | 端子機能                        | P8₃入力端子                                   | P8₃出力端子 |  |  |  |  |
|                                   |                             | ĪRQ₃入                                     | 力端子     |  |  |  |  |
|                                   |                             |                                           |         |  |  |  |  |
| P8 <sub>2</sub> /ĪRQ <sub>2</sub> | P8₂DDR ビットに。                | より、次のように切り換わります。                          |         |  |  |  |  |
|                                   | P8 <sub>2</sub> DDR         | 0                                         | 1       |  |  |  |  |
|                                   | 端子機能                        | P8 <sub>2</sub> 入力端子 P8 <sub>2</sub> 出力端子 |         |  |  |  |  |
|                                   | IRQ。入力端子                    |                                           |         |  |  |  |  |
|                                   |                             |                                           |         |  |  |  |  |
| P8 <sub>1</sub> /IRQ <sub>1</sub> | P8,DDR ビットにより、次のように切り換わります。 |                                           |         |  |  |  |  |
|                                   | P8₁DDR                      | 0                                         | 1       |  |  |  |  |
|                                   | 端子機能                        | P8₁入力端子                                   | P8₁出力端子 |  |  |  |  |
|                                   | IRQ,入力端子                    |                                           |         |  |  |  |  |
|                                   |                             |                                           |         |  |  |  |  |
| P8 <sub>0</sub> /IRQ <sub>0</sub> | P8。DDR ビットに。                | より、次のように切り換わります。                          |         |  |  |  |  |
|                                   | P8₀DDR                      | 0                                         | 1       |  |  |  |  |
|                                   | 端子機能                        | P8。入力端子                                   | P8。出力端子 |  |  |  |  |
|                                   |                             | ĪRQ。入                                     | 力端子     |  |  |  |  |
|                                   |                             |                                           |         |  |  |  |  |

# 9.10 ポート9

#### 9.10.1 概要

ポート9は、6ビットの入出力ポートです。ポート9はシリアルコミュニケーションインタフェースチャネル0、1(SCIO、1)の入出力端子(TxD、TxD、TxD、RxD、RxD、SCK、SCK、)、 $\overline{IRQ}$ 、 $\overline{IRQ}$ 、入力端子と兼用になっています。端子機能の選択方法については表 9.17 を参照してください。

 $\overline{IRQ}_s$ 、 $\overline{IRQ}_a$ の機能は端子の入出力にかかわらず IER をセットすることにより選択されます。詳細は「第5章 割込みコントローラ」を参照してください。

ポート9の端子機能はいずれの動作モードでも共通です。ポート9の端子構成を図 9.9 に示します。

ポート 9 は、1 個の TTL 負荷と 30pF の容量負荷を駆動することができます。また、ダーリントントランジスタを駆動することもできます。



図 9.9 ポート 9 の端子構成

#### 9.10.2 レジスタ構成

表 9.16 にポート 9 のレジスタ構成を示します。

|        | 200000000000000000000000000000000000000 |       |     |      |
|--------|-----------------------------------------|-------|-----|------|
| アドレス*  | 名 称                                     | 略称    | R/W | 初期値  |
| H'FFD0 | ポート 9 データディレクションレジスタ                    | P9DDR | W   | H'C0 |
| H'FFD2 | ポート9データレジスタ                             | Padr  | R/W | H'C0 |

表 9.16 ポート 9 レジスタ構成

【注】 \* アドレスの下位 16 ビットを示しています。

#### 

P9DDR は、8 ビットのライト専用のレジスタで、ポート 9 各端子の入出力をビットごとに指定することができます。



P9DDR を 1 にセットすると対応するポート 9 の各端子は出力ポートとなり、0 にクリアすると入力ポートになります。

P9DDR は、ライト専用レジスタで、リードは無効です。リードすると 1 が読み出されます。 P9DDR は、リセット、またはハードウェアスタンバイモード時に、H'C0 にイニシャライズされます。ソフトウェアスタンバイモード時には直前の状態を保持します。 そのため、P9DDR が、1 にセットされた状態でソフトウェアスタンバイモードに遷移すると、その端子は出力状態のままとなっています。

#### (2) ポート 9 データレジスタ (P9DR)

P9DR は、8 ビットのリード / ライト可能なレジスタで、ポート 9 の出力データを格納します。また、このレジスタをリードすると、P9DDR が 0 のビットは端子のロジックレベルが読み出され、1 のビットは P9DR の値が読み出されます。



ビット 7、6 はリザーブビットです。リードすると常に 1 が読み出されます。ライトは無効です。 P9DR は、リセット、またはハードウェアスタンバイモード時に、H'C0 にイニシャライズされます。ソフトウェアスタンバイモード時には、直前の状態を保持します。

表 9.17 ポート 9 の端子機能

|    |                            | 12 3.1                | / /)\                    | 3 075両 1 1成形          |                       |           |  |  |  |  |  |  |
|----|----------------------------|-----------------------|--------------------------|-----------------------|-----------------------|-----------|--|--|--|--|--|--|
| 端子 |                            |                       | į                        | 選択方法と端子機能             | t dis                 |           |  |  |  |  |  |  |
|    | SCI1 の SMR の (<br>次のように切り換 |                       |                          | CKE0、1 ビット            | と P9₅DDR ビット          | の組み合わせにより |  |  |  |  |  |  |
|    | CKE1                       |                       | 0 1                      |                       |                       |           |  |  |  |  |  |  |
|    | C/A                        |                       | 0                        | -                     |                       |           |  |  |  |  |  |  |
|    | CKE0                       | (                     | )                        | 1                     | -                     | -         |  |  |  |  |  |  |
|    | P9₅DDR                     | 0                     | 1                        | -                     | -                     | -         |  |  |  |  |  |  |
|    | 端子機能                       | P9₅入力<br>端子           | P9 <sub>s</sub> 出力<br>端子 | SCK <sub>1</sub> 出力端子 | SCK <sub>1</sub> 出力端子 | SCK₁入力端子  |  |  |  |  |  |  |
|    |                            |                       |                          | ĪRQ₅入力                | 力端子                   |           |  |  |  |  |  |  |
|    |                            |                       |                          |                       |                       | _         |  |  |  |  |  |  |
|    | SCI0 の SMR の (<br>次のように切り換 |                       |                          | CKE0、1 ビットと           | ヒ P9₄DDR ビット          | の組み合わせにより |  |  |  |  |  |  |
|    | CKE1                       |                       |                          | 0                     |                       | 1         |  |  |  |  |  |  |
|    | C/A                        |                       | 0                        |                       | 1                     | -         |  |  |  |  |  |  |
|    | CKE0                       | (                     | )                        | 1                     | -                     | -         |  |  |  |  |  |  |
|    | P9₄DDR                     | 0                     | 1                        | -                     | -                     | -         |  |  |  |  |  |  |
|    | 端子機能                       | P9₄入力<br>端子           | P9₄出力<br>端子              | SCK。出力端子              | SCK <sub>。</sub> 出力端子 | SCK。入力端子  |  |  |  |  |  |  |
|    |                            | IRQ <sub>4</sub> 入力端子 |                          |                       |                       |           |  |  |  |  |  |  |
| 1  |                            |                       |                          |                       |                       |           |  |  |  |  |  |  |

| 端子                                |                     | 選択方法と端子機能                                                                 |                     |                       |                          |  |  |  |  |  |  |  |  |
|-----------------------------------|---------------------|---------------------------------------------------------------------------|---------------------|-----------------------|--------------------------|--|--|--|--|--|--|--|--|
| P9 <sub>3</sub> /RxD <sub>1</sub> | SCI1 の SCR の<br>ます。 | RE ビットと P9₃D                                                              | DR ビットの組み           | 合わせにより、次              | のように切り換わり                |  |  |  |  |  |  |  |  |
|                                   | RE                  |                                                                           | 0                   |                       | 1                        |  |  |  |  |  |  |  |  |
|                                   | P9 <sub>3</sub> DDR | 0                                                                         | 1                   |                       | -                        |  |  |  |  |  |  |  |  |
|                                   | 端子機能                | P9 <sub>3</sub> 入力端子                                                      | P9 <sub>3</sub> 出力端 | 子 RxD                 | ,入力端子                    |  |  |  |  |  |  |  |  |
| P9 <sub>2</sub> /RxD <sub>0</sub> | により、次のよう            | RE ビット、SCMF<br>うに切り換わります                                                  | •                   | 、および P9₂DDR           | ビットの組み合わせ                |  |  |  |  |  |  |  |  |
|                                   | SMIF                |                                                                           | 0                   | 1                     | 1                        |  |  |  |  |  |  |  |  |
|                                   | RE                  | C                                                                         | )                   | 1                     | -                        |  |  |  |  |  |  |  |  |
|                                   | P9₂DDR              | 0                                                                         | 1                   | -                     | -                        |  |  |  |  |  |  |  |  |
|                                   | 端子機能                | P9 <sub>2</sub> 入力端子                                                      | P9₂出力端子             | RxD <sub>。</sub> 入力端子 | RxD。入力端子                 |  |  |  |  |  |  |  |  |
| P9 <sub>1</sub> /TxD <sub>1</sub> | SCI1 の SCR の<br>ます。 | TE ビットと P9₁D                                                              | DR ビットの組み           | 合わせにより、次              | のように切り換わり                |  |  |  |  |  |  |  |  |
|                                   | TE                  |                                                                           | 0                   |                       | 1                        |  |  |  |  |  |  |  |  |
|                                   | P9₁DDR              | 0                                                                         | 1                   |                       | -                        |  |  |  |  |  |  |  |  |
|                                   | 端子機能                | P9₁入力端子                                                                   | P9』出力端音             | 子 TxD                 | ,出力端子                    |  |  |  |  |  |  |  |  |
| P9 <sub>0</sub> /TxD <sub>0</sub> |                     | TE ビット、SCMR<br>うに切り換わります<br>(<br>0                                        | 0                   | および P9,DDR<br>1<br>-  | ビットの組み合わせ<br>1<br>-<br>- |  |  |  |  |  |  |  |  |
|                                   | 端子機能                | P9。入力端子                                                                   | P9。出力端子             | TxD。出力端子              | TxD。出力端子*                |  |  |  |  |  |  |  |  |
|                                   |                     | 【注】 * TxD <sub>0</sub> 出力端子として機能します。ただし、ハイインピーダンス状!<br>ライブ状態の2種類の状態があります。 |                     |                       |                          |  |  |  |  |  |  |  |  |

# 9.11 ポートA

#### 9.11.1 概要

ポート A は、8 ビットの入出力ポートです。ポート A は、プログラマブルタイミングパターンコントローラ(TPC)の出力端子( $TP_7 \sim TP_0$ )、16 ビットインテグレーテッドタイマユニット(ITU)の入出力端子( $TIOCB_2$ 、 $TIOCA_2$ 、 $TIOCB_3$ 、 $TIOCA_4$ 、 $TIOCB_6$ 、 $TIOCA_6$ 、 $TIOCA_6$ 、 $TOCA_6$ 、 $TOCA_6$ 、 $TOCA_6$ 、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$  、 $TOCA_6$ 

ポート A は、1 個の TTL 負荷と 30pF の容量負荷を駆動することができます。また、ダーリントントランジスタを駆動することもできます。ポート A はシュミットトリガ入力です。



図 9.10 ポート A の端子構成

#### 9.11.2 レジスタ構成

ます。

表 9.18 にポート A のレジスタ構成を示します。

|        | 40.10 M   ND         | 2 2 1 1 1H3/1/2 |     |         |       |
|--------|----------------------|-----------------|-----|---------|-------|
| アドレス*  | 名 称                  | 略称              | R/W | 初期      | 値     |
|        |                      |                 |     | モード     | モード   |
|        |                      |                 |     | 1、2、5、7 | 3、4、6 |
| H'FFD1 | ポート Α データディレクションレジスタ | PADDR           | W   | H'00    | H'80  |
| H'FFD3 | ポート A データレジスタ        | PADR            | R/W | H'0     | 0     |

表 9.18 ポート A レジスタ構成

【注】\* アドレスの下位 16 ビットを示しています。

#### (1) ポート A データディレクションレジスタ (PADDR)

PADDR は、8 ビットのライト専用のレジスタで、ポート A 各端子の入出力をビットごとに指定することができます。 TPC の出力端子として使用する場合も PADDR の対応するビットをセットしてください。

|                | ビット:            | 7      | 6      | 5                   | 4      | 3               | 2      | 1      | 0                   |
|----------------|-----------------|--------|--------|---------------------|--------|-----------------|--------|--------|---------------------|
|                |                 | PA7DDR | PA6DDR | PA <sub>5</sub> DDR | PA4DDR | PA3DDR          | PA2DDR | PA1DDR | PA <sub>0</sub> DDR |
| T 1 0 4 0      | ∫初期値:           | 1      | 0      | 0                   | 0      | 0               | 0      | 0      | 0                   |
| モード 3, 4, 6    | (R/W :          |        | W      | W                   | W      | W               | W      | W      | W                   |
| T 154057       | (初期値:           | 0      | 0      | 0                   | 0      | 0               | 0      | 0      | 0                   |
| モード 1, 2, 5, 7 | ∫初期値:<br>【R/W : | 0<br>W | W      | W                   | W      | W               | W      | W      | W                   |
|                |                 |        |        |                     |        |                 |        |        |                     |
|                |                 |        |        | ポートA                | データディ  | ゚<br>゚゚゚゚゚レクショ゛ | ン7~0   |        |                     |
|                |                 |        |        | ポートA                | の各端子の  | 0入出力を           | 選択するビ  | ットです。  |                     |

PADDR を 1 にセットすると対応するポート A の各端子は出力となり、0 にクリアすると入力になります。ただし、モード 3、4、6 では  $PA_7DDR$  は 1 に固定され、 $PA_7$  はアドレス出力として機能し

PADDR は、ライト専用レジスタで、リードは無効です。リードすると 1 が読み出されます。 PADDR は、リセット、またはハードウェアスタンパイモード時に、モード 1、2、5、7 では H'00 に、モード 3、4、6 では H'80 にイニシャライズされます。ソフトウェアスタンパイモード時には直前の状態を保持します。そのため、PADDR が 1 にセットされた状態でソフトウェアスタンパイモードに遷移すると、その端子は出力状態のままとなっています。

#### (2) ポート A データレジスタ (PADR)

PADR は、8 ビットのリード / ライト可能なレジスタで、ポート A の出力データを格納します。また、このレジスタをリードすると、PADDR が 0 のビットは端子のロジックレベルが読み出され、1 のビットは PADR の値が読み出されます。



PADR は、リセット、またはハードウェアスタンバイモード時に、H'00 にイニシャライズされます。ソフトウェアスタンバイモード時には、直前の状態を保持します。

#### 9.11.3 端子機能

ポート A の端子機能について表 9.19 に示します。

端子 選択方法と端子機能
PA,/TP,
/TIOCB<sub>2</sub>/A<sub>20</sub> に切り換わります。
に切り換わります。

表 9.19 ポート A の端子機能

| モード            |          | 1、2、5、             | 7                                  |       | 3、4、6              |
|----------------|----------|--------------------|------------------------------------|-------|--------------------|
| ITU チャネル 2 の設定 | 下表 (1)   |                    | 下表(2)                              |       | -                  |
| PA,DDR         | -        | 0                  | 1                                  | 1     | -                  |
| NDER7          | -        | -                  | 0                                  | 1     | -                  |
| 端子機能           | TIOCB₂出力 | PA <sub>7</sub> 入力 | PA <sub>7</sub> 出力                 | TP₂出力 | A <sub>20</sub> 出力 |
|                |          |                    | TIOCB <sub>2</sub> 入力 <sup>*</sup> | ,     |                    |

【注】 \* IOB2 = 1、かつ PWM2 = 0 の場合に TIOCB,入力となります。

|   |   | ,               | (2)                 |
|---|---|-----------------|---------------------|
| C | ) |                 | 1                   |
| 0 | 0 | 1               | <del>-</del>        |
| 0 | 1 | -               | <del>-</del>        |
|   | 0 | 0<br>0 0<br>0 1 | 0<br>0 0 1<br>0 1 - |

| 端子                                                                                      |                                                                                                                      | 選択方法と端子機能                                                                |                                                       |                                                                                           |                                                                  |                                                  |                                      |                                                            |                                                                                                           |                                                           |                       |                                    |                          |                                       |                                          |                       |
|-----------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------|-------------------------------------------------------|-------------------------------------------------------------------------------------------|------------------------------------------------------------------|--------------------------------------------------|--------------------------------------|------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------|-----------------------------------------------------------|-----------------------|------------------------------------|--------------------------|---------------------------------------|------------------------------------------|-----------------------|
| PA <sub>6</sub> /TP <sub>6</sub>                                                        | モード設定と                                                                                                               | BRCR の                                                                   | A,,E                                                  | ビッ                                                                                        | ١, (                                                             | CSC                                              | R の CS                               | 4E t                                                       | ごット                                                                                                       | 、 TN                                                      | /IDR                  | の P                                | WM2 Ł                    | ゛ット                                   | 、 TI                                     | OR2 の                 |
| /TIOCA,                                                                                 | IOA2 ~ IOA0                                                                                                          | ビットに。                                                                    | ゟ゙゚゚゚ヿ                                                | TU チ                                                                                      | ヤネ                                                               | ル2                                               | の設定、                                 | ND                                                         | ERA                                                                                                       | の NI                                                      | DER                   | 6 ビ <sub>2</sub>                   | ット、 a                    | こよび                                   | PAE                                      | DR の                  |
| /A <sub>21</sub> / <del>CS</del> <sub>4</sub>                                           | PA。DDR ビッ                                                                                                            |                                                                          |                                                       |                                                                                           |                                                                  |                                                  |                                      |                                                            |                                                                                                           |                                                           |                       |                                    |                          |                                       |                                          |                       |
|                                                                                         | モード                                                                                                                  |                                                                          | 1,                                                    | . 2, 5                                                                                    | 5                                                                |                                                  |                                      | 3、                                                         | 4、6                                                                                                       |                                                           |                       |                                    |                          | 7                                     |                                          |                       |
|                                                                                         | CS4E                                                                                                                 |                                                                          | 0                                                     | )                                                                                         |                                                                  | 1                                                |                                      |                                                            | 0                                                                                                         | 1                                                         |                       | 1                                  |                          |                                       |                                          |                       |
|                                                                                         | A <sub>21</sub> E                                                                                                    |                                                                          | _                                                     |                                                                                           |                                                                  |                                                  |                                      | 1                                                          |                                                                                                           |                                                           | 0                     |                                    |                          |                                       |                                          |                       |
|                                                                                         | ITUチャネ<br>の設定                                                                                                        | ル2 下表(1                                                                  | ) -                                                   | 下表( 2                                                                                     | 2)                                                               |                                                  | 下表(1)                                | ٦                                                          | 表(2                                                                                                       | )                                                         |                       |                                    | 下表(1)                    | 不                                     | 表(2                                      | )                     |
|                                                                                         | PA <sub>6</sub> DDF                                                                                                  | _                                                                        | 0                                                     | 1                                                                                         | 1                                                                |                                                  |                                      | 0                                                          | 1                                                                                                         | 1                                                         |                       |                                    |                          | 0                                     | 1                                        | 1                     |
|                                                                                         | NDER                                                                                                                 |                                                                          |                                                       | 0                                                                                         | 1                                                                |                                                  |                                      |                                                            | 0                                                                                                         | 1                                                         |                       |                                    |                          |                                       | 0                                        | 1                     |
|                                                                                         | 端子機能                                                                                                                 | 】 TIOCA<br>出力                                                            | PA <sub>6</sub><br>入力                                 | PA <sub>6</sub><br>出力                                                                     | TP <sub>6</sub><br>出力                                            | CS₄<br>出力                                        | TIOCA <sub>2</sub><br>出力             |                                                            | PA <sub>6</sub><br>出力                                                                                     | TP <sub>6</sub><br>出力                                     | A <sub>21</sub><br>出力 | CS₄<br>出力                          | TIOCA <sub>2</sub><br>出力 | PA <sub>6</sub><br>入力                 | PA <sub>6</sub><br>出力                    | TP <sub>6</sub><br>出力 |
|                                                                                         | TIOCA <sub>2</sub> 入力* TIOCA <sub>2</sub> 入力*                                                                        |                                                                          |                                                       |                                                                                           |                                                                  |                                                  |                                      | TIO                                                        | CA <sub>2</sub> 入                                                                                         | 力*                                                        |                       |                                    |                          |                                       |                                          |                       |
|                                                                                         | 【注】*                                                                                                                 | IOA2 = 1                                                                 | の場合                                                   | 合に1                                                                                       | ΓΙΟC                                                             | A <sub>2</sub> 入                                 | 力となり                                 | ります                                                        | •                                                                                                         |                                                           |                       |                                    |                          |                                       |                                          |                       |
|                                                                                         | ITU チ                                                                                                                | ャネル 2 0                                                                  | り設定                                                   | Ē                                                                                         | (2                                                               | 2)                                               |                                      | (1)                                                        | )                                                                                                         |                                                           | (2                    | )                                  |                          | (1)                                   | )                                        |                       |
|                                                                                         |                                                                                                                      | PWM2                                                                     |                                                       |                                                                                           |                                                                  |                                                  |                                      | 0                                                          |                                                                                                           |                                                           |                       |                                    |                          | 1                                     |                                          |                       |
|                                                                                         |                                                                                                                      | IOA2                                                                     |                                                       |                                                                                           |                                                                  |                                                  | 0                                    |                                                            |                                                                                                           |                                                           | 1                     |                                    |                          | -                                     |                                          |                       |
|                                                                                         |                                                                                                                      | IOA1                                                                     |                                                       |                                                                                           | (                                                                | )                                                | 0                                    |                                                            | 1                                                                                                         |                                                           | -                     |                                    |                          | -                                     |                                          |                       |
|                                                                                         |                                                                                                                      | IOA1                                                                     |                                                       |                                                                                           | ١ ،                                                              | ,                                                | _                                    |                                                            |                                                                                                           |                                                           |                       |                                    |                          | -                                     |                                          |                       |
| PA./TP.                                                                                 | モード設定と                                                                                                               | IOA0                                                                     | A <sub>0</sub> E                                      | ビッ                                                                                        | (                                                                | )                                                | 1                                    | 55E t                                                      | -<br>ごット                                                                                                  | . TN                                                      | -<br>/IDR             | <u>ი</u> Р                         | WM1 Ł                    | -<br>_<br>・ット                         | 、 TI                                     | OR1 Ø                 |
| PA <sub>s</sub> /TP <sub>s</sub> /TIOCB <sub>1</sub> /A <sub>22</sub> /CS̄ <sub>5</sub> | モード設定と<br>IOB2~IOB0<br>PA5DDR ビ                                                                                      | IOA0<br>BRCR の<br>ビットに。                                                  | tる ľ                                                  | TUチ                                                                                       | ト、(                                                              | CSCI                                             | 1<br>R の CS<br>の設定、                  | ND                                                         | ERA                                                                                                       | の NI                                                      | DER:                  | の P<br>5 ビ                         | WM1 ヒ<br>ット、お            | -<br>ニット<br>さよび                       | 、ΤΙ(<br>PAΓ                              | OR1 の<br>ODR の        |
| /TIOCB₁                                                                                 | IOB2 ~ IOB0                                                                                                          | IOA0<br>BRCR の<br>ビットに。                                                  | tる l <sup>-</sup><br>合わ <sup>-</sup>                  | TUチ                                                                                       | ト、(<br>・ヤネ<br>より、                                                | CSCI                                             | 1<br>R の CS<br>の設定、                  | ND<br>切り                                                   | ERA                                                                                                       | の NI<br>)ます                                               | DER:                  | の P<br>5 ビ                         | WM1 ヒ<br>ット、ま            | -<br>ごット<br>3よび<br>7                  | PAC                                      | OR1 の<br>ODR の        |
| /TIOCB₁                                                                                 | IOB2~IOB0<br>PA5DDR ビッ                                                                                               | IOA0<br>BRCR の<br>ビットに。                                                  | tる l <sup>-</sup><br>合わ <sup>-</sup>                  | TU チ<br>せに。                                                                               | ト、(<br>・ヤネ<br>より、                                                | CSCI                                             | 1<br>R の CS<br>の設定、                  | ND<br>切り                                                   | ERA<br>換わ「                                                                                                | の NI<br>)ます                                               | DER:                  | の P<br>5 ビ <sup>、</sup>            | WM1 ヒ<br>ット、お            | ここび                                   | PAC                                      | OR1 のODR の            |
| /TIOCB₁                                                                                 | IOB2~IOB0<br>PA5DDR ビッ                                                                                               | IOA0<br>BRCR の<br>ビットに。                                                  | tる l <sup>-</sup><br>合わ <sup>-</sup><br>1、            | TU チ<br>せに。                                                                               | ト、(<br>・ヤネ<br>より、                                                | OSC<br>ル1<br>次の                                  | 1<br>R の CS<br>の設定、                  | ND<br>切り                                                   | ERA<br>換わり<br>4、6<br>0                                                                                    | の NI<br>)ます                                               | DER:                  | 5ビュ                                | WM1 ヒ<br>ット、ま            | ここび                                   | PAC                                      | OR1 のODR の            |
| /TIOCB₁                                                                                 | IOB2~IOB0<br>PA5DDR ビュ<br>モード<br>CS5E                                                                                | IOA0<br>BRCR の<br>ビットに。<br>リトの組み                                         | kる l <sup>-</sup> 合わ <sup>-</sup><br>1、<br>0          | TU チ<br>せに。                                                                               | ト、(<br>・ヤネ<br>より、                                                | OSC<br>ル1<br>次の                                  | 1<br>R の CS<br>の設定、                  | ND<br>切り<br>3、<br>1                                        | ERA<br>換わり<br>4、6<br>0                                                                                    | の NI<br>)ます                                               | DER:                  | 5ビュ                                | WM1 ヒ<br>ソト、 ま<br>下表( 1  | 7                                     | PAC                                      | DDR Ø                 |
| /TIOCB₁                                                                                 | IOB2~IOB0<br>PA5DDR ビッ<br>モード<br>CS5E<br>A <sub>22</sub> E<br>ITUチャネル                                                | IOA0<br>BRCR の<br>ビットに。<br>リトの組み                                         | kる l <sup>-</sup> 合わ <sup>-</sup><br>1、<br>0          | TU チ<br>せに。<br>2、5                                                                        | ト、(<br>・ヤネ<br>より、                                                | OSC<br>ル1<br>次の                                  | 1<br>R の CS<br>の設定、<br>)ように          | ND<br>切り<br>3、<br>1                                        | ERA<br>換わり<br>4、6<br>0                                                                                    | の NI<br>)ます                                               | DER:                  | 5ビュ                                | ソト、お                     | 7                                     | PAC                                      | DDR Ø                 |
| /TIOCB₁                                                                                 | IOB2~IOB0<br>PA5DDR ビッ<br>モード<br>CS5E<br>A <sub>22</sub> E<br>ITUチャネル<br>の設定                                         | IOA0<br>BRCR の<br>ビットに。<br>リトの組み                                         | たる I <sup>*</sup> 合わ・ 1、 0                            | TU チ<br>せに。<br>2、5<br>表(2                                                                 | ト、(ト、)                                                           | OSC<br>ル1<br>次の                                  | 1<br>R の CS<br>の設定、<br>)ように          | ND<br>切り<br>3、<br>1                                        | ERA<br>換わり<br>4、6<br>0<br>表(2                                                                             | の NI<br>)ます<br>)                                          | DER:                  | 5ビュ                                | ソト、お                     | 7 () () ()                            | PAC                                      | DDR Ø                 |
| /TIOCB₁                                                                                 | IOB2~IOB0<br>PA5DDR ビッ<br>モード<br>CS5E<br>A <sub>22</sub> E<br>ITUチャネ川<br>の設定<br>PA <sub>5</sub> DDR                  | IOA0<br>BRCR の<br>ビットに。<br>リトの組み                                         | たる I <sup>*</sup> 合わ・ 1、 0  PA <sub>5</sub>           | TU チ<br>せに。<br>2、5<br>表( 2                                                                | ト、(<br>・ヤネ<br>より、<br>;                                           | CSCI<br>ル1<br>次の                                 | 1<br>R の CS<br>の設定、<br>)ように          | ND<br>切り<br>3、<br>1<br>0<br>PA <sub>5</sub>                | ERA<br>換わり<br>4、6<br>0<br>表(2                                                                             | の NI<br>)ます<br>)<br>1<br>1<br>TP <sub>5</sub>             | 0 A <sub>22</sub>     | 1 CS <sub>5</sub>                  | ット、 ま<br>下表( 1<br>TIOCB  | 7<br>7<br>0<br>0<br>1 PA <sub>5</sub> | 下表( 2 1 0 PA <sub>5</sub>                | 2) 1 1                |
| /TIOCB₁                                                                                 | IOB2~IOB0<br>PA5DDR ビッ<br>モード<br>CS5E<br>A <sub>22</sub> E<br>ITUチャネ川<br>の設定<br>PA <sub>5</sub> DDR<br>NDER5         | IOA0 BRCR の<br>ビットに。<br>リトの組み 1 下表(1)                                    | tる I<br>合わ・<br>1、<br>0<br>下<br>0<br>PA <sub>5</sub> 力 | TU チ<br>せに。<br>2、5<br>表( 2                                                                | ト、(デャネ<br>より、)<br>1<br>1<br>TP5<br>出力                            | CSCI<br>ル1<br>次の                                 | 1<br>R の CS<br>の設定、<br>)ように<br>下表(1) | ND<br>切り<br>3、<br>1<br>0<br>PA <sub>5</sub>                | ERA<br>換わり<br>4、6<br>0<br>表(2                                                                             | の NI<br>) ます<br>)<br>1<br>1<br>TP <sub>5</sub> 出力         | 0 A <sub>22</sub>     | 1 CS <sub>5</sub>                  | ット、 ま<br>下表( 1<br>TIOCB  | 7 7 0 0 PA <sub>5</sub> 入力            | 下表( 2 1 0 PA <sub>5</sub>                | DDR の 2:) 1 1 TP5 出力  |
| /TIOCB₁                                                                                 | IOB2~IOB0<br>PA5DDR ビッ<br>モード<br>CS5E<br>A <sub>22</sub> E<br>ITUチャネ川<br>の設定<br>PA <sub>5</sub> DDR<br>NDER5         | IOA0 BRCR の<br>ビットに。<br>リトの組み 1 下表(1)                                    | tる I<br>合わ・<br>1、<br>0<br>PA <sub>5</sub><br>入力       | TU チ<br>せに。<br>2、5<br>表( 2<br>1<br>0<br>PA <sub>5</sub><br>出力                             | ト、(<br>ト、(<br>・ヤネ<br>より、<br>う<br>1<br>1<br>TP <sub>5</sub><br>出力 | CSC<br>ル1<br>次の<br>1                             | 1<br>R の CS<br>の設定、<br>ひように<br>下表(1) | ND<br>切り<br>3、<br>1<br>0<br>PA <sub>5</sub><br>入力          | ERA<br>換わり<br>4、6<br>0<br>表(2<br>1<br>0<br>PA <sub>5</sub><br>出力<br>DCB <sub>1</sub>                      | の NI<br>) ます<br>)<br>1<br>1<br>TP <sub>5</sub><br>出力*     | OER:                  | 5 ビ、<br>1<br>CS <sub>5</sub><br>出力 | ア表(1<br>TIOCB<br>出力      | 7 7 0 0 PA <sub>5</sub> 入力            | 下表( 2<br>1<br>0<br>PA <sub>5</sub><br>出力 | DDR の 2:) 1 1 TP5 出力  |
| /TIOCB₁                                                                                 | IOB2~IOB0<br>PA5DDR ビュ<br>モード<br>CS5E<br>A <sub>22</sub> E<br>ITUチャネ川<br>の設定<br>PA <sub>5</sub> DDR<br>NDER5<br>端子機能 | IOA0 BRCR の<br>ピットに。<br>リトの組み 1 下表(1) TIOCB <sub>1</sub> 出力              | tる IT 合わっ<br>1、0<br>PA <sub>5</sub><br>入力<br>TIC      | TU チ<br>せに。<br>2、5<br>表(2<br>1<br>0<br>PA <sub>5</sub><br>出力<br>OCB <sub>1</sub> /)<br>PW | ト、(<br>ト、(<br>・ヤネ<br>より、<br>う<br>1<br>1<br>TP <sub>5</sub><br>出力 | CSC<br>ル1<br>次の<br>1                             | 1<br>R の CS<br>の設定、<br>)ように<br>下表(1) | ND<br>切り<br>3、<br>1<br>0<br>PA <sub>5</sub><br>入力<br>TICC  | ERA<br>換わり<br>4、6<br>0<br>表(2<br>1<br>0<br>PA <sub>5</sub><br>出力<br>DCB <sub>1</sub>                      | の NI<br>) ます<br>)<br>1<br>1<br>TP <sub>5</sub><br>出力*     | OER:                  | 5 ビ、<br>1<br>CS <sub>5</sub><br>出力 | ア表(1<br>TIOCB<br>出力      | 7 7 0 0 PA <sub>5</sub> 入力            | 下表( 2<br>1<br>0<br>PA <sub>5</sub><br>出力 | DDR の 2:) 1 1 TP5 出力  |
| /TIOCB₁                                                                                 | IOB2~IOB0<br>PA5DDR ビュ<br>モード<br>CS5E<br>A <sub>22</sub> E<br>ITUチャネ川<br>の設定<br>PA <sub>5</sub> DDR<br>NDER5<br>端子機能 | IOA0  BRCR の ビットに。 フトの組み  1 下表(1)  TIOCB <sub>1</sub> 出力                 | tる IT 合わっ<br>1、0<br>PA <sub>5</sub><br>入力<br>TIC      | TU チ<br>せに。<br>2、5<br>表(2<br>1<br>0<br>PA <sub>5</sub><br>出力<br>OCB <sub>1</sub> /)<br>PW | ト、(<br>ト、(<br>・ヤネ<br>より、<br>う<br>1<br>1<br>TP <sub>5</sub><br>出力 | CSC<br>ル1<br>次の<br>1<br>でS <sub>5</sub><br>出力    | 1<br>R の CS<br>の設定、<br>)ように<br>下表(1) | ND<br>切り<br>3、<br>1<br>0<br>PA <sub>5</sub><br>入力<br>TICC  | ERA<br>換わ!<br>4、6<br>0<br>1<br>表(2<br>1<br>0<br>PA <sub>5</sub><br>出力<br>B <sub>1</sub> 入                 | の NI<br>) ます<br>)<br>1<br>1<br>TP <sub>5</sub><br>出力*     | OER:                  | 5 ビ、<br>1<br>CS <sub>5</sub><br>出力 | ア表(1<br>TIOCB<br>出力      | 7 7 0 0 PA <sub>5</sub> 入力            | 下表( 2<br>1<br>0<br>PA <sub>5</sub><br>出力 | DDR の 2:) 1 1 TP5 出力  |
| /TIOCB₁                                                                                 | IOB2~IOB0<br>PA5DDR ビュ<br>モード<br>CS5E<br>A <sub>22</sub> E<br>ITUチャネ川<br>の設定<br>PA <sub>5</sub> DDR<br>NDER5<br>端子機能 | IOA0  BRCR の ビットに。 アトの組み  TIOCB1 出力  IOB2 = 1、                           | tる IT 合わっ<br>1、0<br>PA <sub>5</sub><br>入力<br>TIC      | TU チ<br>せに。<br>2、5<br>表(2<br>1<br>0<br>PA <sub>5</sub><br>出力<br>OCB <sub>1</sub> /)<br>PW | ト、(<br>ト、(<br>・ヤネ<br>より、<br>う<br>1<br>1<br>TP <sub>5</sub><br>出力 | CSC<br>ル1<br>次の<br>1<br>でS <sub>5</sub><br>出力    | 1<br>R の CS<br>の設定、<br>Oように<br>下表(1) | ND<br>切り<br>3、<br>1<br>0<br>PA <sub>5</sub><br>入力<br>TICC  | ERA<br>換わ!<br>4、6<br>0<br>1<br>表(2<br>1<br>0<br>PA <sub>5</sub><br>出力<br>B <sub>1</sub> 入                 | の Ni<br>ります<br>)<br>1<br>1<br>TP <sub>5</sub><br>出力<br>力と | OER:                  | 5 ビ、<br>1<br>CS <sub>5</sub><br>出力 | 下表(1<br>TIOCB<br>出力      | 7 7 0 0 PA <sub>5</sub> 入力            | 下表( 2<br>1<br>0<br>PA <sub>5</sub><br>出力 | DDR の 2:) 1 1 TP5 出力  |
| /TIOCB₁                                                                                 | IOB2~IOB0<br>PA5DDR ビュ<br>モード<br>CS5E<br>A <sub>22</sub> E<br>ITUチャネ川<br>の設定<br>PA <sub>5</sub> DDR<br>NDER5<br>端子機能 | IOA0  BRCR の ピットに。 アトの組み  TR(1)  TR(1)  TOCB1 出力  IOB2 = 1、 ヤネル 1 0 IOB2 | tる IT 合わっ<br>1、0<br>PA <sub>5</sub><br>入力<br>TIC      | TU チ<br>せに。<br>2、5<br>表(2<br>1<br>0<br>PA <sub>5</sub><br>出力<br>OCB <sub>1</sub> /)<br>PW | ト、(<br>ト、(<br>・ヤネ<br>より、<br>う<br>1<br>1<br>TP <sub>5</sub><br>出力 | CSC<br>ル1<br>次の<br>1<br>でS <sub>5</sub> 出力<br>0の | 1<br>R の CS<br>の設定、<br>Oように<br>下表(1) | ND<br>切り<br>3、<br>1<br>0<br>PA <sub>5</sub><br>入力<br>TICOC | ERA<br>換わ <sup>1</sup><br>4、6<br>0<br>*表(2<br>1<br>0<br>PA <sub>5</sub><br>出力<br>CCB <sub>1</sub> /<br>1) | の Ni<br>ります<br>)<br>1<br>1<br>TP <sub>5</sub><br>出力<br>力と | OER:                  | 5 ビ、<br>1<br>CS <sub>5</sub><br>出力 | 下表(1<br>TIOCB<br>出力      | 7 7 0 0 PA <sub>5</sub> 入力            | 下表( 2<br>1<br>0<br>PA <sub>5</sub><br>出力 | DDR の 2:) 1 1 TP5 出力  |

| 端子                                            | 1                                                                                                                        |                |            |                   |           | 課七                    | マカラ          |     | <b>松</b> 台            |                   |                       |                       |                          |          |                   |           |
|-----------------------------------------------|--------------------------------------------------------------------------------------------------------------------------|----------------|------------|-------------------|-----------|-----------------------|--------------|-----|-----------------------|-------------------|-----------------------|-----------------------|--------------------------|----------|-------------------|-----------|
| PA <sub>4</sub> /TP <sub>4</sub>              | モード設定と BF                                                                                                                |                | ^ =        | ビッ                | L 1       |                       |              |     |                       |                   | MDD                   | MΡ                    | \\/\\/11 \               | * w. h   |                   | ΩP1 /Ω    |
| /TIOCA,                                       | IOA2~IOB0 ビッ                                                                                                             |                |            |                   |           |                       |              |     |                       |                   |                       |                       |                          |          |                   |           |
| /A <sub>23</sub> / <del>CS</del> <sub>6</sub> | PA₄DDR ビット(                                                                                                              |                |            |                   |           |                       |              |     |                       |                   |                       |                       | <i>&gt;</i> 1 \ 0.       | , 0. 0   | . , , ,           | 2011 02   |
|                                               | モード                                                                                                                      |                | 1、         | 2, 5              | 5         |                       |              | 3、  | 4、6                   |                   |                       |                       |                          | 7        |                   |           |
|                                               | CS6E                                                                                                                     |                |            |                   |           | 1                     |              |     | 0                     |                   |                       | 1                     |                          |          |                   |           |
|                                               | A <sub>23</sub> E                                                                                                        |                | ı          |                   |           |                       |              | 1   |                       |                   | 0                     |                       |                          | ı        |                   |           |
|                                               | ITUチャネル2<br>の設定                                                                                                          | 下表(1)          | 不          | 表(2               | )         |                       | 下表(1)        | 7   | 表(2                   | )                 |                       |                       | 下表(1)                    | Ŧ        | 表(2               | )         |
|                                               | PA <sub>4</sub> DDR                                                                                                      |                | 0          | 1                 | 1         |                       |              | 0   | 1                     | 1                 |                       |                       |                          | 0        | 1                 | 1         |
|                                               | NDER4                                                                                                                    |                |            | 0                 | 1         |                       |              |     | 0                     | 1                 |                       |                       |                          |          | 0                 | 1         |
|                                               | 端子機能                                                                                                                     | TIOCA₁<br>出力   | PA₄<br>入力  | PA₄<br>出力         | TP₄<br>出力 | CS <sub>6</sub><br>出力 | TIOCA₁<br>出力 |     | PA <sub>4</sub><br>出力 | TP₄<br>出力         | A <sub>23</sub><br>出力 | CS <sub>6</sub><br>出力 | TIOCA <sub>1</sub><br>出力 |          | PA₄<br>出力         | TP₄<br>出力 |
|                                               |                                                                                                                          |                | TIO        | CA <sub>1</sub> / | \力*       |                       |              | TIC | CA₁                   | 力*                |                       |                       |                          | TIC      | CA <sub>1</sub> / | 力*        |
|                                               | 【注】* IO                                                                                                                  | A2 = 1 0       | の場合        | ilc T             | TOC       | A <sub>1</sub> 入;     | カとな!         | ます  | ۲.                    |                   |                       |                       |                          |          |                   |           |
|                                               | ITU チャネ                                                                                                                  | ネル1の           | 設定         |                   | (2        | 2)                    |              | (1) | )                     |                   | (2                    | )                     |                          | (1       | )                 |           |
|                                               | PWM1                                                                                                                     |                |            |                   |           |                       |              | 0   |                       |                   |                       |                       |                          | 1        |                   |           |
|                                               | -                                                                                                                        | IOA2           |            |                   |           |                       | 0            |     |                       |                   | 1                     |                       |                          | -        |                   |           |
|                                               | -                                                                                                                        | OA1            |            |                   |           | )                     | 0            |     | 1                     |                   | -                     |                       |                          | -        |                   |           |
|                                               | 10                                                                                                                       | OA0            |            |                   | (         | )                     | 1            |     | -                     |                   | -                     |                       |                          | -        |                   |           |
| PA¸/TP₃<br>/TIOCB₀<br>/TCLKD                  | TMDR の PWM0<br>の TPSC2~TPS<br>合わせにより、)                                                                                   | SC0 ビッ<br>次のよう | ァト、<br>うに切 | NDE<br>]リ挨        | RA (      | の NI<br>ます            | DER3 E       |     |                       |                   |                       | DR (                  | D PA₃D                   | DR Ł     |                   |           |
|                                               | ITU チャネ                                                                                                                  |                | り設正        |                   |           | ١                     | 表 (1)        |     | _                     |                   |                       |                       | 表(2)                     | <u> </u> |                   |           |
|                                               |                                                                                                                          | N₃DDR          |            |                   |           |                       | -            |     |                       | (                 | )                     |                       | 1                        |          | 1                 |           |
|                                               | -                                                                                                                        | DER3           |            |                   |           |                       |              |     | -                     |                   |                       | -                     | 0                        |          | 1                 |           |
|                                               | 漏                                                                                                                        | 子機能            |            |                   |           | TIC                   | CB。出力        | 7J  | -                     | PA <sub>3</sub> . | 人刀                    |                       | PA <sub>3</sub> 出力       |          | TP₃ 出             | 切         |
|                                               |                                                                                                                          |                |            |                   |           |                       |              |     |                       |                   |                       |                       | CB₀入力                    | ]*'      |                   |           |
|                                               |                                                                                                                          |                |            |                   |           |                       |              |     |                       | LKD               |                       |                       |                          |          |                   |           |
|                                               | 【注】 *1 IOB2 = 1、かつ PWM0 = 0 の場合に TIOCB。入力となります。  *2 TCR4 ~ TCR0 のいずれかの設定が TPSC2 = TPSC1 = TPSC0 = 1 の場合に TCLKD / 力となります。 |                |            |                   |           |                       |              |     |                       | CLKD 入            |                       |                       |                          |          |                   |           |
|                                               | ITU チャネ                                                                                                                  | <u>ネル</u> 0の   | 設定         |                   |           | (2)                   |              | (   | 1)                    |                   |                       |                       | (2)                      | )        |                   |           |
|                                               | 10                                                                                                                       | OB2            |            |                   |           |                       | 0            |     |                       |                   |                       |                       | 1                        |          |                   |           |
|                                               | 10                                                                                                                       | OB1            |            |                   |           | 0                     |              | 0   | 1                     |                   |                       |                       | _                        |          |                   |           |
|                                               | 10                                                                                                                       | OB0            |            |                   |           | 0                     |              | 1   | -                     |                   |                       |                       | -                        |          |                   |           |
|                                               |                                                                                                                          |                |            |                   |           |                       |              |     |                       |                   |                       |                       |                          |          |                   |           |

| 端子                                                                |                                                            | 選扎                          | マカ法と   | 端子機能   | <br>能           |              |                   |                                   |           |  |  |  |
|-------------------------------------------------------------------|------------------------------------------------------------|-----------------------------|--------|--------|-----------------|--------------|-------------------|-----------------------------------|-----------|--|--|--|
| PA <sub>2</sub> /TP <sub>2</sub><br>/TIOCA <sub>0</sub><br>/TCLKC | TMDR の PWM0 ビット、TIOR0 の TPSC2~TPSC0 ビット、NDE合わせにより、次のように切り持 | ERA の NE                    | DER2 E | ットによ   | える ITU<br>および I | チャネ<br>PADDR | ル 0 の設<br>の PA₂DI | 定、TCR4~T<br>DR ビットの               | CR0<br>組み |  |  |  |
|                                                                   | ITU チャネル 0 の設定                                             | 下                           | 表 (1)  |        |                 |              | 下表(2)             |                                   |           |  |  |  |
|                                                                   | PA <sub>2</sub> DDR                                        |                             | -      |        | 0               |              | 1                 | 1                                 |           |  |  |  |
|                                                                   | NDER2                                                      |                             | -      |        | -               |              | 0                 | 1                                 |           |  |  |  |
|                                                                   | 端子機能                                                       | TIOCA。出力 PA <sub>2</sub> 入力 |        |        |                 |              | PA₂出力             | TP₂出力                             | 1         |  |  |  |
|                                                                   |                                                            |                             |        |        |                 |              | OCA。入力            | PCA <sub>0</sub> 入力* <sup>1</sup> |           |  |  |  |
|                                                                   |                                                            |                             |        |        | CLKC            | 入力*2         |                   |                                   |           |  |  |  |
|                                                                   | 【注】 *1 IOA2=1の場合に                                          |                             |        |        |                 |              |                   |                                   |           |  |  |  |
|                                                                   | *2 TCR4~TCR0 のい                                            | ずれかの討                       | 设定が T  | PSC2 = | TPSC1           | = 1、TI       | PSC0 = 0          | の場合に TC                           | CLKC      |  |  |  |
|                                                                   | 入力となります。                                                   |                             |        |        |                 |              |                   |                                   |           |  |  |  |
|                                                                   | ITU チャネル 0 の設定                                             | (2)                         |        | (1)    |                 | (2)          |                   | (1)                               |           |  |  |  |
|                                                                   | PWM0                                                       |                             |        | 0      |                 |              |                   | 1                                 |           |  |  |  |
|                                                                   | IOA2                                                       |                             | 0      |        |                 | 1            |                   | -                                 |           |  |  |  |
|                                                                   | IOA1                                                       | 0                           | 0      | •      | 1               | -            |                   | -                                 |           |  |  |  |
|                                                                   | IOA0                                                       | 0 1                         |        |        | -               | -            |                   | -                                 |           |  |  |  |
| PA,/TP,<br>/TCLKB                                                 | DTCR1A、B の DTS2~0A、DTS2<br>ビット、および PADDR の PA,D            |                             |        |        |                 |              |                   |                                   |           |  |  |  |
| /TEND₁                                                            | DMAC チャネル 1 の設定                                            |                             | 下表(1   | )      |                 |              | 下表 (2)            |                                   |           |  |  |  |
|                                                                   | PA₁DDR                                                     |                             | -      |        | 0               |              | 1                 | 1                                 |           |  |  |  |
|                                                                   | NDER1                                                      |                             | -      |        | -               |              | 0                 | 1                                 |           |  |  |  |
|                                                                   | 端子機能                                                       | T                           | END, 出 | 力      | PA <sub>1</sub> | 力            | PA₁出力             | TP₁出力                             |           |  |  |  |
|                                                                   |                                                            |                             |        |        | TCLK            | 3 入力*        |                   |                                   |           |  |  |  |
|                                                                   | 【注】* TMDRのMDF=10<br>TPSC1=0、TPSC0                          |                             |        | _      |                 |              | かの設定が             | of TPSC2 = 1                      | 1、        |  |  |  |
|                                                                   | DMAC チャネル 1 の設定                                            | (:                          | 2)     | (1)    | (2)             | (1)          | (2                | ) (1)                             | )         |  |  |  |
|                                                                   | DTS2A、1A                                                   | L١                          | ずれかれ   | ρ, O   |                 | l            | ハずれも^             | l                                 |           |  |  |  |
|                                                                   | DTS0A - 0 0 1 1 1                                          |                             |        |        |                 |              |                   |                                   |           |  |  |  |
|                                                                   | DTS2B                                                      | 0                           | 1      | 1      | 0               | 1            | 0                 | 1 1                               |           |  |  |  |
|                                                                   | DTS1B                                                      | -                           | 0      | 1      | -               | -            | -                 | 0 1                               |           |  |  |  |
|                                                                   |                                                            |                             |        |        |                 |              |                   |                                   |           |  |  |  |

| 端子                 |                                                        | 選択          | で方法と  | 端子機能        | 能     |      |       |      |          |
|--------------------|--------------------------------------------------------|-------------|-------|-------------|-------|------|-------|------|----------|
| PA₀/TP₀<br>/TCLKA  | DTCR0A、B の DTS2~0A、DTS2~<br>ビット、および PADDR の PA。DDR     |             |       |             |       |      |       |      |          |
| /TEND <sub>0</sub> | DMAC チャネル 0 の設定                                        | 7           | 表 (1) | )           |       |      | 表(2)  | )    |          |
|                    | PA₀DDR                                                 |             | -     |             | 0     |      | 1     |      | 1        |
|                    | NDER0                                                  |             | -     |             | -     |      | 0     |      | 1        |
|                    | 端子機能                                                   | TI          | END。出 | 力           | PA₀ ⁄ | 力    | PA。出力 | ) TF | P。出力     |
|                    |                                                        | TCLKA 入力*   |       |             |       |      |       |      |          |
|                    | 【注】* TMDR の MDF = 1 の <sup>±</sup><br>TPSC1 = 0 の場合に T |             |       | _           |       | いずれた | かの設定  | がTPS | 6C2 = 1、 |
|                    | DMAC チャネル 0 の設定                                        | (2          | 2)    | (1)         | (2)   | (1)  | ( :   | 2)   | (1)      |
|                    | DTS2A、1A                                               | <i>۱</i> ١  | ずれかた  | <u></u> ነ 0 |       | l    | げれも   | 1    |          |
|                    | DTS0A                                                  |             | -     |             | 0     | 0    | 1     | 1    | 1        |
|                    | DTS2B                                                  | 0           | 1     | 1           | 0     | 1    | 0     | 1    | 1        |
|                    | DTS1B                                                  | DTS1B - 0 1 |       |             |       |      | -     | 0    | 1        |
|                    |                                                        |             |       |             |       |      |       |      |          |

# 9.12 ポートB

#### 9.12.1 概要

ポート B は、8 ビットの入出力ポートです。ポート B は TPC の出力端子  $(TP_{15} \sim TP_{8})$ 、 ITU の入出力端子  $(TIOCB_{4}, TIOCB_{3}, TIOCA_{4}, TIOCA_{3})$  と出力端子  $(TOCXB_{4}, TOCXA_{4})$ 、 DMAC の入力端子  $(\overline{DREQ_{1}}, \overline{DREQ_{0}})$ 、 A/D 変換器の  $\overline{ADTRG}$  入力端子、 $\overline{CS_{1}}$ 出力端子と兼用になっています。ポート B はリセットおよびハードウェアスタンバイモードで入力ポートになっています。TPC、ITU、DMAC および A/D 変換器の入出力端子として使用する端子についてはそれぞれのモジュールの説明を参照してください。モード  $1\sim6$  で  $\overline{CS_{1}}$ を出力する場合は「6.3.2 チップセレクト信号」を参照してください。これらのいずれの機能も割り当てられない端子は入出力ポートとして使用できます。ポート B の端子構成を図 9.11 に示します。

ポート B は、1 個の TTL 負荷と 30pF の容量負荷を駆動できます。また、LED、ダーリントントランジスタを駆動することもできます。 $PB_1 \sim PB_0$ は、シュミットトリガ入力です。



図 9.11 ポート B の端子構成

#### 9.12.2 レジスタ構成

表 9.20 にポート B のレジスタ構成を示します。

| 表 9 20 | <b>ポ</b> − | ト R | レジフ | 夕構成 |
|--------|------------|-----|-----|-----|
|        |            |     |     |     |

| アドレス*  | 名 称                  | 略 称   | R/W | 初期値  |
|--------|----------------------|-------|-----|------|
| H'FFD4 | ポート B データディレクションレジスタ | PBDDR | W   | H'00 |
| H'FFD6 | ポート B データレジスタ        | PBDR  | R/W | H'00 |

【注】 \* アドレスの下位 16 ビットを示しています。

#### 

PBDDR は、8 ビットのライト専用のレジスタで、ポート B 各端子の入出力をビットごとに指定することができます。TPC の出力端子として使用する場合も PBDDR の対応するビットをセットしてください。



PBDDR を 1 にセットすると対応するポート B の各端子は出力となり、0 にクリアすると入力になります。

PBDDR は、ライト専用レジスタで、リードは無効です。リードすると、1 が読み出されます。 PBDDR は、リセット、またはハードウェアスタンバイモード時に、H'00 にイニシャライズされます。ソフトウェアスタンバイモード時には直前の状態を保持します。そのため、PBDDR が 1 にセットされた状態でソフトウェアスタンバイモードに遷移すると、その端子は出力状態のままとなっています。

#### (2) ポートBデータレジスタ (PBDR)

PBDR は、8 ビットのリード / ライト可能なレジスタで、ポート B の出力データを格納します。また、このレジスタをリードすると、PBDDR が 0 のビットは端子のロジックレベルが読み出され、1 のビットは PBDR の値が読み出されます。



9-38

PBDR は、リセット、またはハードウェアスタンバイモード時に、H'00 にイニシャライズされます。ソフトウェアスタンバイモード時には、直前の状態を保持します。

# 9.12.3 端子機能

ポートBの端子機能について表 9.21 に示します。

|                                                                          |                                            | 表 9.21            | ポート        | · B の対         | <b>耑子機</b> 負     | £                              |                    |               |               |                 |
|--------------------------------------------------------------------------|--------------------------------------------|-------------------|------------|----------------|------------------|--------------------------------|--------------------|---------------|---------------|-----------------|
| 端子                                                                       |                                            |                   | 選択         | で方法と           | 端子機能             | 能                              |                    |               |               |                 |
| PB <sub>7</sub> /TP <sub>15</sub><br>/DREQ <sub>1</sub><br>/ADTRG        | DTCR1A、B の DTS<br>ビット、NDERB の<br>のように切り換わり | NDER15 ビット        |            |                |                  |                                |                    |               |               |                 |
|                                                                          | PB,DDR                                     | PB,DDR 0          |            |                |                  |                                |                    | 1             |               |                 |
|                                                                          | NDER15                                     | -                 |            |                | (                | )                              |                    |               | 1             |                 |
|                                                                          | 端子機能                                       | PB <sub>7</sub> 入 | カ          |                | PB <sub>7</sub>  | 出力                             |                    | Т             | P₁₅出力         |                 |
|                                                                          |                                            | DREQ, 入力*1        |            |                |                  |                                |                    |               |               |                 |
|                                                                          |                                            |                   |            |                | ADTRO            | 入力*2                           | !                  |               |               |                 |
|                                                                          | 【注】 *1 DMAC                                | チャネル 1 の記         | 段定が下       | 表(1)           | のとき              | DREQ,                          | 入力と                | なります          | ۲。            |                 |
|                                                                          | *2 TRGE                                    | =1のとき ADT         | RG 入力      | 」となり           | ます。              |                                |                    |               |               |                 |
|                                                                          | DMAC チャネ                                   | ル 1 の設定           | (2         | 2)             | (1)              | (2)                            | (1)                | (:            | 2)            | (1)             |
|                                                                          | DTS2A                                      | 、1A               | <b>ر ب</b> | ずれかた           | ) <sup>*</sup> 0 |                                | ι                  | ハずれも 1        |               |                 |
|                                                                          | DTS                                        |                   | -          | 1              | 0                | 0                              | 1                  | 1             | 1             |                 |
|                                                                          | DTS                                        | 0                 | 1          | 1              | 0                | 1                              | 0                  | 1             | 1             |                 |
|                                                                          | DTS                                        | 1B                | -          | 0              | 1                | -                              | -                  | -             | 0             | 1               |
| PB <sub>6</sub> /TP <sub>14</sub><br>/DREQ <sub>0</sub> /CS <sub>7</sub> | CSCR の CS7E ビッ<br>の設定、NDERB の<br>のように切り換わり | NDER14 ビット        | BのD<br>、およ | TS2~0<br>び PBD | A、DTS<br>DR の F  | S2 ~ 0B<br>PB <sub>6</sub> DDR | ビットに               | こよる D<br>の組み台 | MAC チ<br>合わせに | ・ヤネル 0<br>:より、次 |
|                                                                          | PB <sub>s</sub> DDR                        | 0                 |            | 1              |                  | 1                              |                    |               | -             |                 |
|                                                                          | CS7E                                       | 0                 |            | 0              |                  | 0                              |                    |               | 1             |                 |
|                                                                          | NDER14                                     | -                 |            | 0              |                  | 1                              |                    |               | -             |                 |
|                                                                          | 端子機能                                       | PB。入力             | PB。出力      |                | ]                | TP₁₄出力                         |                    |               | -             |                 |
|                                                                          |                                            |                   | DREQ。入力*   |                |                  |                                | CS <sub>7</sub> 出力 |               |               |                 |
|                                                                          | 【注】* DMAC                                  | チャネル 0 の記         | 段定が下       | 表(1)           | のとき              | DREQ <sub>0</sub>              | ,入力と               | なります          | Γ.            |                 |
|                                                                          | DMAC チャネ                                   | (2                | 2)         | (1)            | (2)              | (1)                            | (:                 | 2)            | (1)           |                 |
|                                                                          | DTS2,                                      | 1A                | l 1        | ずれかた           | ), 0             |                                | l                  | げれも           | 1             |                 |
|                                                                          | DTS                                        | 0A                |            | -              |                  | 0                              | 0                  | 1             | 1             | 1               |
|                                                                          | DTS                                        | 2B                | 0          | 1              | 1                | 0                              | 1                  | 0             | 1             | 1               |
|                                                                          | DTS                                        | 1B                | -          | 0              | 1                | -                              | -                  | -             | 0             | 1               |
|                                                                          |                                            |                   |            |                |                  |                                |                    |               |               |                 |

| 端子                                                       |                                                                   |                                                                                                                      | 選択方                                                       | 方法と  | 端子機能                                           | 能                           |      |                             |           |     |
|----------------------------------------------------------|-------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------|------|------------------------------------------------|-----------------------------|------|-----------------------------|-----------|-----|
| PB <sub>5</sub> /TP <sub>13</sub>                        | TFCRのCMD1ビット、TC                                                   |                                                                                                                      |                                                           |      | _                                              |                             |      |                             |           | -   |
| /TOCXB₄                                                  | ビット、および PBDDR の<br>EXB4、CMD1                                      | PB <sub>5</sub> DDF                                                                                                  |                                                           |      | ョわせに<br>かが 0                                   | こより、                        | 次のよう |                             | 換わ<br>\ずれ | -   |
|                                                          | PB <sub>s</sub> DDR                                               | (                                                                                                                    | )                                                         | 1    |                                                | 1                           |      |                             | -         |     |
|                                                          | NDER13                                                            |                                                                                                                      | -                                                         | C    | )                                              |                             | 1    |                             | -         |     |
|                                                          | 端子機能                                                              | PB₅.                                                                                                                 | 入力                                                        | PB₅t | 出力                                             | TP <sub>13</sub>            | 出力   | TC                          | CXB       | ₄出力 |
| PB <sub>4</sub> /TP <sub>12</sub><br>/TOCXA <sub>4</sub> | ビット、および PBDDR の                                                   | FCR の CMD1 ビット、TOER の EXA4 ビットによる ITU チャネル 4 の設定、NDERB の NDER12<br>ビット、および PBDDR の PB₄DDR ビットの組み合わせにより、次のように切り換わります。 |                                                           |      |                                                |                             |      |                             |           |     |
|                                                          | EXA4、CMD1                                                         |                                                                                                                      |                                                           |      | かが 0                                           |                             |      | l                           | げれ        | も1  |
|                                                          | PB₄DDR                                                            | (                                                                                                                    | )                                                         | 1    |                                                |                             | 1    |                             |           |     |
|                                                          | NDER12                                                            |                                                                                                                      |                                                           |      |                                                |                             |      |                             | -         |     |
|                                                          | 端子機能                                                              | PB₄.                                                                                                                 | PB <sub>4</sub> 入力 PB <sub>4</sub> 出力 TP <sub>12</sub> 出力 |      | TOCXA₄出力                                       |                             | ₄出力  |                             |           |     |
|                                                          | ビットの組み合わせにより、 ITU チャネル 4 の設定 PB。DDR NDER11 端子機能  【注】 * CMD1 = PWM | 定 下表 (1) 下表 - 0 TIOCB₄出力 PB₃入力 PB₃                                                                                   |                                                           |      | 下表<br>1<br>(PB <sub>3</sub> i<br>TIOCB<br>入力とが | )<br>出力<br><sub>4</sub> 入力* |      | 1<br>1<br>P <sub>n</sub> 出力 |           |     |
|                                                          | ITU チャネル 4 の設                                                     | 定                                                                                                                    | (2)                                                       | (2   | 2)                                             | ( '                         | 1)   | (2                          | 2)        | (1) |
|                                                          | EB4                                                               |                                                                                                                      | 0                                                         |      |                                                |                             | 1    |                             |           |     |
|                                                          | CMD1                                                              |                                                                                                                      | -                                                         |      |                                                | (                           | )    |                             |           | 1   |
|                                                          | IOB2                                                              |                                                                                                                      | -                                                         | C    | )                                              | 0                           | 0    | ,                           | 1         | -   |
|                                                          | IOB1                                                              |                                                                                                                      | -                                                         | C    | )                                              | 0                           | 1    |                             |           | -   |
|                                                          | IOB0                                                              |                                                                                                                      | -                                                         | C    | )                                              | 1                           | -    |                             | -         | -   |
|                                                          |                                                                   |                                                                                                                      |                                                           |      |                                                |                             |      |                             |           |     |

| 端子                                                       |           | 選択方法と端子機能                                                       |          |        |                 |                 |                   |             |              |                                  |
|----------------------------------------------------------|-----------|-----------------------------------------------------------------|----------|--------|-----------------|-----------------|-------------------|-------------|--------------|----------------------------------|
| PB <sub>2</sub> /TP <sub>10</sub><br>/TIOCA <sub>4</sub> | ~ IOA0 ビッ | ID1 ビット、TOER の<br>トによる ITU チャネル<br>≯合わせにより、次の                   | ル4の設定    | NDEF   | RBのNI           | PWM4<br>DER10 l | ビット、<br>ごット、ま     | および<br>およびP | TIOR<br>BDDR | 84のIOA2<br>8のPB <sub>2</sub> DDR |
|                                                          |           | ヤネル4の設定                                                         | 下表 (     |        | 下表(2)           |                 |                   |             |              |                                  |
|                                                          |           | PB <sub>2</sub> DDR                                             | -        |        |                 | 0               | 1                 |             |              | 1                                |
|                                                          |           | NDER10                                                          | -        |        |                 | -               | C                 |             |              | 1                                |
|                                                          |           | 端子機能                                                            | TIOCA    | 出力     | PB <sub>2</sub> | 入力              | PB <sub>2</sub> l |             | TP           | 10出力                             |
|                                                          |           |                                                                 |          |        |                 |                 | TIOCA             |             |              |                                  |
|                                                          | 【注】 *<br> | 【注】 * CMD1 = PWM4 = 0、IOA2 = 1 の場合に TIOCA <sub>4</sub> 入力となります。 |          |        |                 |                 |                   |             |              |                                  |
|                                                          | I         | TU チャネル 4 の設定                                                   | Ē        | (2)    | (2)             | (               | 1)                | (2)         | (            | (1)                              |
|                                                          |           | EA4                                                             |          | 0      |                 |                 | 1                 |             |              |                                  |
|                                                          |           | CMD1                                                            |          | -      |                 |                 | 0                 |             |              | 1                                |
|                                                          |           |                                                                 | -        |        |                 | 0               |                   | 1           | -            |                                  |
|                                                          |           | IOA2                                                            |          | -      | 0               | 0               | 0                 | 1           | -            | -                                |
|                                                          |           | IOA1                                                            |          | -      | 0               | 0               | 1                 | -           | -            | -                                |
|                                                          |           | IOA0                                                            |          | -      | 0               | 1               | -                 |             | -            | -                                |
| PB₁/TP <sub>9</sub><br>/TIOCB₃                           | ~ IOB0 ビッ | VM3 ビット、TFCR(<br>トによる ITU チャネ)<br>y合わせにより、次の                    | ル 3 の設定  | E, NDE | RB の N          |                 |                   |             |              |                                  |
|                                                          | ITU Ŧ     | ヤネル3の設定                                                         | 下表 (     | 1)     |                 |                 | 下表                | (2)         |              |                                  |
|                                                          |           | PB₁DDR                                                          | -        |        |                 | 0 1             |                   | 1           |              |                                  |
|                                                          |           | NDER9                                                           | -        |        |                 | -               | C                 | )           |              | 1                                |
|                                                          |           | 端子機能                                                            | TIOCB    | 出力     | PB <sub>1</sub> | 入力              | PB₁ l             |             | TF           | 。出力                              |
|                                                          |           |                                                                 |          |        |                 |                 | TIOCB             | 3           |              |                                  |
|                                                          | 【注】*      | CMD1 = PWM3 = 0,                                                | IOB2 = 1 | の場合    | ic tio          | CB₃入力           | となりま              | きす。         |              |                                  |
|                                                          | ITU ·     | チャネル3の設定                                                        | (2)      | (      | 2)              | (               | 1)                | (:          | 2)           | (1)                              |
|                                                          | EB3 0 1   |                                                                 |          |        |                 |                 |                   |             |              |                                  |
|                                                          |           | CMD1                                                            | -        |        |                 |                 | 0                 |             |              | 1                                |
|                                                          |           | IOB2                                                            | -        |        | 0               | 0               | 0                 |             | 1            | -                                |
|                                                          |           | IOB1                                                            | -        | -      | 0               | 0               | 1                 |             | -            | -                                |
|                                                          |           | IOB0                                                            | -        |        | 0               | 1               | -                 |             | -            | -                                |
|                                                          |           |                                                                 |          |        |                 |                 |                   |             |              |                                  |

| 端子                                                      |                                                                                                                                                                   | 選扔                                       | で方法と | 端子機能    | ž.    |               |     |                 |    |
|---------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------|------|---------|-------|---------------|-----|-----------------|----|
| PB <sub>0</sub> /TP <sub>8</sub><br>/TIOCA <sub>3</sub> | TFCR の CMD1 ビット、TOER の EA3 ビット、TMDR の PWM3 ビット、および TIOR3 の IOA2<br>~IOA0 ビットによる ITU チャネル 3 の設定、NDERB の NDER8 ビット、および PBDDR の PB。DDF<br>ビットの組み合わせにより、次のように切り換わります。 |                                          |      |         |       |               |     |                 |    |
|                                                         | ITU チャネル 3 の設定                                                                                                                                                    | 下表(                                      | 1)   |         |       | 下表            | (2) |                 |    |
|                                                         | PB₀DDR                                                                                                                                                            | -                                        |      | (       | )     |               | 1   |                 | 1  |
|                                                         | NDER8                                                                                                                                                             | -                                        |      | -       |       |               | 0   |                 | 1  |
|                                                         | 端子機能                                                                                                                                                              | TIOCA <sub>3</sub> 出力 PB <sub>0</sub> 入力 |      | PB。出力   |       | PB。出力 TP      |     | TP <sub>8</sub> | 出力 |
|                                                         | TIOC                                                                                                                                                              |                                          |      |         | TIOCA | <b>ᠬ</b> ₃入力* |     |                 |    |
|                                                         | 【注】 * CMD1 = PWM3 = 0、                                                                                                                                            | IOA2 = 1                                 | の場合  | IC TIOC | A₃入力  | となり           | ます。 |                 |    |
|                                                         | ITU チャネル 3 の設定                                                                                                                                                    | Ē                                        | (2)  | (2)     | (     | 1)            | (2) | (               | 1) |
|                                                         | EA3                                                                                                                                                               |                                          | 0    |         |       |               | 1   |                 |    |
|                                                         | CMD1                                                                                                                                                              |                                          | -    |         |       | 0             |     |                 | 1  |
|                                                         | PWM3                                                                                                                                                              |                                          | -    |         | (     | 0             |     | 1               | -  |
|                                                         | IOA2                                                                                                                                                              |                                          | -    | 0       | 0     | 0             | 1   | -               | -  |
|                                                         | IOA1                                                                                                                                                              |                                          | -    | 0       | 0     | 1             | -   | -               | -  |
|                                                         | IOA0                                                                                                                                                              | •                                        | -    | 0       | 1     | -             | -   | -               | -  |
|                                                         |                                                                                                                                                                   |                                          |      |         |       |               |     |                 |    |

# 10. 16 ビットインテグレーテッドタイマユニット (ITU)

# 10.1 概要

本 LSI は、5 チャネルの 16 ビットタイマにより構成される 16 ビットインテグレーテッドタイマ ユニット ( ITU ) を内蔵しています。

消費電流低減のため ITU を使用しない場合には、ITU を単独に停止することができます。詳細は「20.6 モジュールスタンバイ機能」を参照してください。

#### 10.1.1 特長

ITU の特長を以下に示します。

- 最大 12 種類のパルス出力、または最大 10 種類のパルス入力処理が可能
- 各チャネル 2 本、合計 10 本のジェネラルレジスタ (GR) を持ち、各レジスタ独立にアウト プットコンペア / インプットキャプチャの機能設定が可能
- 各チャネルとも8種類のカウンタ入力クロックを選択可能

内部クロック: 、 /2、 /4、 /8

外部クロック: TCLKA、TCLKB、TCLKC、TCLKD

- 各チャネルとも次の動作モードを設定可能
- コンペアマッチによる波形出力:

0出力 / 1出力 / トグル出力が選択可能 (チャネル2は0出力 / 1出力が可能)

- インプットキャプチャ機能:

立上がりエッジ/立下がりエッジ/両エッジ検出が選択可能

- カウンタクリア機能:

コンペアマッチ / インプットキャプチャによるカウンタクリアが可能

- 同期動作:

複数のタイマカウンタ(TCNT)への同時書込みが可能 コンペアマッチ / インプットキャプチャによる同時クリアが可能 カウンタの同期動作による各レジスタの同期入出力が可能

- PWM モード:

任意デューティのPWM出力が可能 同期動作と組み合わせることにより、最大5相のPWM出力が可能

- チャネル 2 は位相計数モードを設定可能 2相エンコーダのカウント数の自動計測が可能
- チャネル 3、4 は次の動作モードを設定可能
  - リセット同期 PWM モード:

チャネル3、4を組み合わせることにより、正相・逆相のPWM波形を3相出力可能

- 相補 PWM モード:
  - チャネル3、4を組み合わせることにより、正相・逆相がノンオーバラップの関係にあるPWM 波形を3相出力可能
- バッファ動作:

インプットキャプチャレジスタのダブルバッファ構成が可能 アウトプットコンペアレジスタの自動書き換えが可能

- 内部 16 ビットバスによる高速アクセス TCNT、GR、およびバッファレジスタ(BR)の16ビットレジスタに対して、16ビットバス による高速アクセスが可能
- 15 種類の割込み要因 各チャネルともコンペアマッチ / インプットキャプチャ兼用割込み×2要因、オーバフロー 割込み×1要因があり、それぞれ独立に要求可能
- DMA コントローラ (DMAC) の起動が可能
   チャネル0~3のコンペアマッチ / インプットキャプチャ兼用割込み (1本×4チャネル) により、DMACの起動が可能
- プログラマブルパターンコントローラ (TPC) の出力トリガを生成可能 チャネル0~3のコンペアマッチ / インプットキャプチャ信号をTPCの出力トリガとして使用 可能

ITU の機能一覧を表 10.1 に示します。

表 10.1 ITU の機能一覧

|                    | 衣 10.1 110 の機能一覧 |                      |                  |                    |                      |                      |  |  |  |
|--------------------|------------------|----------------------|------------------|--------------------|----------------------|----------------------|--|--|--|
| 項                  | 目                | チャネル 0               | チャネル 1           | チャネル 2             | チャネル 3               | チャネル 4               |  |  |  |
| カウントクロック           | 7                | 内部クロック: 、 /2、 /4、 /8 |                  |                    |                      |                      |  |  |  |
|                    |                  | 外部クロック:              | TCLKA、TCLK       | B、TCLKC、TO         | CLKD から独立I           | こ選択可能                |  |  |  |
|                    |                  | GRA0、GRB0            | GRA1、GRB1        | GRA2、GRB2          | GRA3、GRB3            | GRA4、GRB4            |  |  |  |
| トコンペア / イン         |                  |                      |                  |                    |                      |                      |  |  |  |
| ャ兼用レジスタ)           |                  |                      |                  |                    |                      |                      |  |  |  |
| バッファレジスタ           | 7                | -                    | -                |                    | BRA3、BRB3            | ·                    |  |  |  |
| 入出力端子              |                  | TIOCA <sub>0</sub> \ | TIOCA,           | 4                  | TIOCA <sub>3</sub> , | TIOCA <sub>4</sub> \ |  |  |  |
|                    |                  | TIOCB₀               | TIOCB,           | TIOCB <sub>2</sub> | TIOCB <sub>3</sub>   | TIOCB <sub>4</sub>   |  |  |  |
| 出力端子               |                  | -                    | -                | -                  | -                    | TOCXA₄、              |  |  |  |
|                    |                  |                      |                  |                    |                      | TOCXB₄               |  |  |  |
| カウンタクリア様           | 幾能               |                      |                  |                    | GRA3/GRB3            | GRA4/GRB4            |  |  |  |
|                    |                  | のコンペアマ<br>ッチまたはイ     | のコンペアマ<br>ッチまたはイ |                    | のコンペアマ<br>ッチまたはイ     | のコンペアマ<br>ッチまたはイ     |  |  |  |
|                    |                  |                      |                  |                    |                      | ッテまたは1<br>ンプットキャ     |  |  |  |
|                    |                  | プチャ                  | プチャ              | プチャ                | プチャ                  | プチャ                  |  |  |  |
| コンペアマッチ            | <br>n 出力         |                      |                  |                    |                      | ,                    |  |  |  |
| 1                  | 1 出力             |                      |                  |                    |                      |                      |  |  |  |
|                    | <u> </u>         |                      |                  | -                  |                      |                      |  |  |  |
| インプットキャン           |                  |                      |                  |                    |                      |                      |  |  |  |
| 同期動作               | , , , iwe        |                      |                  |                    |                      |                      |  |  |  |
| PWM モード            |                  |                      |                  |                    |                      |                      |  |  |  |
| リセット同期 PW          | /M = = K         | _                    | _                | _                  |                      |                      |  |  |  |
| 相補 PWM モート         |                  | -                    | -                | -                  |                      |                      |  |  |  |
| 位相計数モード            |                  | -                    | -                | -                  | _                    | _                    |  |  |  |
| バッファ動作             |                  | -                    | -                |                    | -                    | -                    |  |  |  |
| ハッファ動作<br>DMAC の起動 |                  | GRA0 の               | -<br>GRA1 の      | -<br>GRA2 の        | GRA3 の               |                      |  |  |  |
| DIMAC 仍起勤          |                  |                      | _                | _                  | GRA3 の<br>コンペアマッ     | -                    |  |  |  |
|                    |                  |                      |                  |                    | コノヘアマッ<br> チまたはイン    |                      |  |  |  |
|                    |                  |                      |                  | プットキャプ             | プットキャプ               |                      |  |  |  |
|                    |                  | チャ                   | チャ               | チャ                 | チャ                   |                      |  |  |  |
| 割込み要因              |                  |                      |                  | 3 要因               | 3 要因                 | 3 要因                 |  |  |  |
|                    |                  | ・コンペアマ               | ・コンペアマ           | ・コンペアマ             | ・コンペアマ               | ・コンペアマ               |  |  |  |
|                    |                  | ッチ/イン                | ッチ/イン            | ッチ/イン              | ッチ/イン                | ッチ/イン                |  |  |  |
|                    |                  | プットキャ                | プットキャ            | プットキャ              | プットキャ                | プットキャ                |  |  |  |
|                    |                  | プチャ A0               | プチャ A1           | プチャ A2             | プチャ A3               | プチャ A4               |  |  |  |
|                    |                  |                      |                  |                    | ・コンペアマ               | ・コンペアマ               |  |  |  |
|                    |                  | ッチ/イン                | ッチ/イン            | ッチ/イン              | ッチ/イン                | ッチ/イン                |  |  |  |
|                    |                  | プットキャ<br>プチャ B0      | プットキャ<br>プチャ B1  | プットキャ<br>プチャ B2    | プットキャ<br>プチャ B3      | プットキャ<br>プチャ B4      |  |  |  |
|                    |                  | ファマ BU<br>・オーバ       | ・オーバ             | ・オーバ               | ・オーバ                 | ・オーバ<br>・オーバ         |  |  |  |
|                    |                  | フロー                  | フロー              | フロー                | フロー                  | フロー                  |  |  |  |
| <u> </u>           |                  |                      | / H              |                    |                      | , I                  |  |  |  |

#### 【記号説明】

:可能

- : 不可

### 10.1.2 ブロック図

#### (1) ITU のブロック図(全体図)

ITU のブロック図 (全体図)を図 10.1 に示します。



図 10.1 ITU のブロック図(全体図)

#### (2) チャネル 0、1 のブロック図

ITU のチャネル 0、1 は同一の機能をもっています。チャネル 0、1 のブロック図を図 10.2 に示します。



図 10.2 チャネル 0、1 のブロック図 (チャネル 0 の場合)

#### (3) チャネル2のブロック図

チャネル2のブロック図を図10.3に示します。チャネル2は0出力、1出力のみ可能です。



図 10.3 チャネル 2 のブロック図

#### (4) チャネル3、4のブロック図

チャネル3のブロック図を図10.4、チャネル4のブロック図を図10.5に示します。



図 10.4 チャネル 3 のブロック図



図 10.5 チャネル 4 のブロック図

# 10.1.3 端子構成

ITU の端子構成を表 10.2 に示します。

表 10.2 端子構成

| チャネル | 名 称                            | 略 称                | 入出力 | 機能                                                                                                 |
|------|--------------------------------|--------------------|-----|----------------------------------------------------------------------------------------------------|
| 共通   | クロック入力 A                       | TCLKA              | 入力  | 外部クロック A 入力端子                                                                                      |
|      |                                |                    |     | (位相計数モード時 A 相入力端子)                                                                                 |
|      | クロック入力 B                       | TCLKB              | 入力  | 外部クロック B 入力端子                                                                                      |
|      |                                |                    |     | (位相計数モード時 B 相入力端子)                                                                                 |
|      | クロック入力 C                       | TCLKC              | 入力  | 外部クロック C 入力端子                                                                                      |
|      | クロック入力 D                       | TCLKD              | 入力  | 外部クロック D 入力端子                                                                                      |
| 0    | インプットキャプチャ / アウト<br>プットコンペア A0 | TIOCA <sub>0</sub> | 入出力 | GRA0 アウトプットコンペア出力 / GRA0 イン<br>プットキャプチャ入力 / PWM 出力端子(PWM<br>モード時)                                  |
|      | インプットキャプチャ / アウト<br>プットコンペア B0 | TIOCB <sub>0</sub> | 入出力 | GRB0 アウトプットコンペア出力 / GRB0 イン<br>プットキャプチャ入力端子                                                        |
| 1    | インプットキャプチャ / アウト<br>プットコンペア A1 | TIOCA,             | 入出力 | GRA1 アウトプットコンペア出力 / GRA1 イン<br>プットキャプチャ入力 / PWM 出力端子(PWM<br>モード時)                                  |
|      | インプットキャプチャ / アウト<br>プットコンペア B1 | TIOCB <sub>1</sub> | 入出力 | GRB1 アウトプットコンペア出力 / GRB1 イン<br>プットキャプチャ入力端子                                                        |
| 2    | インプットキャプチャ / アウト<br>プットコンペア A2 | TIOCA <sub>2</sub> | 入出力 | GRA2 アウトプットコンペア出力 / GRA2 イン<br>プットキャプチャ入力 / PWM 出力端子(PWM<br>モード時)                                  |
|      | インプットキャプチャ / アウト<br>プットコンペア B2 | TIOCB <sub>2</sub> | 入出力 | GRB2 アウトプットコンペア出力 / GRB2 イン<br>プットキャプチャ入力端子                                                        |
| 3    | インプットキャプチャ / アウト<br>プットコンペア A3 | TIOCA <sub>3</sub> | 入出力 | GRA3 アウトプットコンペア出力 / GRA3 イン<br>プットキャプチャ入力 / PWM 出力端子(PWM<br>モード / 相補 PWM モード / リセット同期 PWM<br>モード時) |
|      | インプットキャプチャ / アウト<br>プットコンペア B3 | TIOCB <sub>3</sub> | 入出力 | GRB3 アウトプットコンペア出力 / GRB3 イン<br>プットキャプチャ入力 / PWM 出力端子(相補<br>PWM モード / リセット同期 PWM モード時)              |
| 4    | インプットキャプチャ / アウト<br>プットコンペア A4 | TIOCA <sub>4</sub> |     | GRA4 アウトプットコンペア出力 / GRA4 イン<br>プットキャプチャ入力 / PWM 出力端子(PWM<br>モード / 相補 PWM モード / リセット同期 PWM<br>モード時) |
|      | インプットキャプチャ / アウト<br>プットコンペア B4 | TIOCB <sub>4</sub> | 入出力 | GRB4 アウトプットコンペア出力 / GRB4 イン<br>プットキャプチャ入力 / PWM 出力端子(相補<br>PWM モード / リセット同期 PWM モード時)              |
|      | アウトプットコンペア XA4                 | TOCXA <sub>4</sub> | 出力  | PWM 出力端子(相補 PWM モード / リセット<br>同期 PWM モード時)                                                         |
|      | アウトプットコンペア XB4                 | TOCXB₄             | 出力  | PWM 出力端子(相補 PWM モード / リセット<br>同期 PWM モード時)                                                         |

# 10.1.4 レジスタ構成

ITU のレジスタ構成を表 10.3 に示します。

表 10.3 レジスタ構成

| チャネル | アドレス*1 | 名 称                   | 略称     | R/W     | 初期値  |
|------|--------|-----------------------|--------|---------|------|
| 共通   | H'FF60 | タイマスタートレジスタ           | TSTR   | R/W     | H'E0 |
|      | H'FF61 | タイマシンクロレジスタ           | TSNC   | R/W     | H'E0 |
|      | H'FF62 | タイマモードレジスタ            | TMDR   | R/W     | H'80 |
|      | H'FF63 | タイマファンクションコントロールレジスタ  | TFCR   | R/W     | H'C0 |
|      | H'FF90 | タイマアウトプットマスタイネーブルレジスタ | TOER   | R/W     | H'FF |
|      | H'FF91 | タイマアウトプットコントロールレジスタ   | TOCR   | R/W     | H'FF |
| 0    | H'FF64 | タイマコントロールレジスタ 0       | TCR0   | R/W     | H'80 |
|      | H'FF65 | タイマ I/O コントロールレジスタ 0  | TIOR0  | R/W     | H'88 |
|      | H'FF66 | タイマインタラプトイネーブルレジスタ 0  | TIER0  | R/W     | H'F8 |
|      | H'FF67 | タイマステータスレジスタ 0        | TSR0   | R/(W)*2 | H'F8 |
|      | H'FF68 | タイマカウンタ 0H            | TCNT0H | R/W     | H'00 |
|      | H'FF69 | タイマカウンタ 0L            | TCNT0L | R/W     | H'00 |
|      | H'FF6A | ジェネラルレジスタ A0H         | GRA0H  | R/W     | H'FF |
|      | H'FF6B | ジェネラルレジスタ AOL         | GRA0L  | R/W     | H'FF |
|      | H'FF6C | ジェネラルレジスタ B0H         | GRB0H  | R/W     | H'FF |
|      | H'FF6D | ジェネラルレジスタ BOL         | GRB0L  | R/W     | H'FF |
| 1    | H'FF6E | タイマコントロールレジスタ 1       | TCR1   | R/W     | H'80 |
|      | H'FF6F | タイマ I/O コントロールレジスタ 1  | TIOR1  | R/W     | H'88 |
|      | H'FF70 | タイマインタラプトイネーブルレジスタ 1  | TIER1  | R/W     | H'F8 |
|      | H'FF71 | タイマステータスレジスタ 1        | TSR1   | R/(W)*2 | H'F8 |
|      | H'FF72 | タイマカウンタ 1H            | TCNT1H | R/W     | H'00 |
|      | H'FF73 | タイマカウンタ 1L            | TCNT1L | R/W     | H'00 |
|      | H'FF74 | ジェネラルレジスタ A1H         | GRA1H  | R/W     | H'FF |
|      | H'FF75 | ジェネラルレジスタ A1L         | GRA1L  | R/W     | H'FF |
|      | H'FF76 | ジェネラルレジスタ B1H         | GRB1H  | R/W     | H'FF |
|      | H'FF77 | ジェネラルレジスタ B1L         | GRB1L  | R/W     | H'FF |
| 2    | H'FF78 | タイマコントロールレジスタ 2       | TCR2   | R/W     | H'80 |
|      | H'FF79 | タイマ I/O コントロールレジスタ 2  | TIOR2  | R/W     | H'88 |
|      | H'FF7A | タイマインタラプトイネーブルレジスタ 2  | TIER2  | R/W     | H'F8 |
|      | H'FF7B | タイマステータスレジスタ 2        | TSR2   | R/(W)*2 | H'F8 |
|      | H'FF7C | タイマカウンタ 2H            | TCNT2H | R/W     | H'00 |
|      | H'FF7D | タイマカウンタ 2L            | TCNT2L | R/W     | H'00 |
|      | H'FF7E | ジェネラルレジスタ A2H         | GRA2H  | R/W     | H'FF |
|      | H'FF7F | ジェネラルレジスタ A2L         | GRA2L  | R/W     | H'FF |
|      | H'FF80 | ジェネラルレジスタ B2H         | GRB2H  | R/W     | H'FF |
|      | H'FF81 | ジェネラルレジスタ B2L         | GRB2L  | R/W     | H'FF |

| チャネル | アドレス*1 | 名 称                  | 略称     | R/W     | 初期值  |
|------|--------|----------------------|--------|---------|------|
| 3    | H'FF82 | タイマコントロールレジスタ 3      | TCR3   | R/W     | H'80 |
|      | H'FF83 | タイマ I/O コントロールレジスタ 3 | TIOR3  | R/W     | H'88 |
|      | H'FF84 | タイマインタラプトイネーブルレジスタ 3 | TIER3  | R/W     | H'F8 |
|      | H'FF85 | タイマステータスレジスタ 3       | TSR3   | R/(W)*2 | H'F8 |
|      | H'FF86 | タイマカウンタ 3H           | TCNT3H | R/W     | H'00 |
|      | H'FF87 | タイマカウンタ 3L           | TCNT3L | R/W     | H'00 |
|      | H'FF88 | ジェネラルレジスタ A3H        | GRA3H  | R/W     | H'FF |
|      | H'FF89 | ジェネラルレジスタ A3L        | GRA3L  | R/W     | H'FF |
|      | H'FF8A | ジェネラルレジスタ B3H        | GRB3H  | R/W     | H'FF |
|      | H'FF8B | ジェネラルレジスタ B3L        | GRB3L  | R/W     | H'FF |
|      | H'FF8C | バッファレジスタ A3H         | BRA3H  | R/W     | H'FF |
|      | H'FF8D | バッファレジスタ A3L         | BRA3L  | R/W     | H'FF |
|      | H'FF8E | バッファレジスタ B3H         | BRB3H  | R/W     | H'FF |
|      | H'FF8F | バッファレジスタ B3L         | BRB3L  | R/W     | H'FF |
| 4    | H'FF92 | タイマコントロールレジスタ 4      | TCR4   | R/W     | H'80 |
|      | H'FF93 | タイマ I/O コントロールレジスタ 4 | TIOR4  | R/W     | H'88 |
|      | H'FF94 | タイマインタラプトイネーブルレジスタ 4 | TIER4  | R/W     | H'F8 |
|      | H'FF95 | タイマステータスレジスタ 4       | TSR4   | R/(W)*2 | H'F8 |
|      | H'FF96 | タイマカウンタ 4H           | TCNT4H | R/W     | H'00 |
|      | H'FF97 | タイマカウンタ 4L           | TCNT4L | R/W     | H'00 |
|      | H'FF98 | ジェネラルレジスタ A4H        | GRA4H  | R/W     | H'FF |
|      | H'FF99 | ジェネラルレジスタ A4L        | GRA4L  | R/W     | H'FF |
|      | H'FF9A | ジェネラルレジスタ B4H        | GRB4H  | R/W     | H'FF |
|      | H'FF9B | ジェネラルレジスタ B4L        | GRB4L  | R/W     | H'FF |
|      | H'FF9C | バッファレジスタ A4H         | BRA4H  | R/W     | H'FF |
|      | H'FF9D | バッファレジスタ A4L         | BRA4L  | R/W     | H'FF |
|      | H'FF9E | バッファレジスタ B4H         | BRB4H  | R/W     | H'FF |
|      | H'FF9F | バッファレジスタ B4L         | BRB4L  | R/W     | H'FF |

<sup>【</sup>注】 \*1 アドレスの下位 16 ビットを示しています。

<sup>\*2</sup> フラグをクリアするための0ライトのみ可能です。

# 10.2 各レジスタの説明

# 10.2.1 タイマスタートレジスタ (TSTR)

TSTR は 8 ビットのリード / ライト可能なレジスタで、チャネル  $0 \sim 4$  の TCNT の動作 / 停止を選択します。



TSTR はリセット、またはスタンバイモード時に、H'EO にイニシャライズされます。

ビット7~5: リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット4:カウンタスタート4(STR4)

タイマカウンタ4(TCNT4)の動作/停止を選択します。

| ビット4 | 説明               |       |
|------|------------------|-------|
| STR4 |                  |       |
| 0    | TCNT4 のカウント動作は停止 | (初期値) |
| 1    | TCNT4 はカウント動作    | _     |

ビット3:カウンタスタート3(STR3)

タイマカウンタ3(TCNT3)の動作/停止を選択します。

| ビット3 | 説明               |       |
|------|------------------|-------|
| STR3 |                  |       |
| 0    | TCNT3 のカウント動作は停止 | (初期値) |
| 1    | TCNT3 はカウント動作    |       |

ビット2:カウンタスタート2(STR2)

タイマカウンタ 2 (TCNT2) の動作 / 停止を選択します。

| ビット2 | 説明               |       |
|------|------------------|-------|
| STR2 |                  |       |
| 0    | TCNT2 のカウント動作は停止 | (初期値) |
| 1    | TCNT2 はカウント動作    |       |

ビット1:カウンタスタート1(STR1)

タイマカウンタ 1 (TCNT1) の動作 / 停止を選択します。

| ビット1 | 説明               |       |
|------|------------------|-------|
| STR1 |                  |       |
| 0    | TCNT1 のカウント動作は停止 | (初期値) |
| 1    | TCNT1 はカウント動作    |       |

ビット 0:カウンタスタート 0(STR0)

タイマカウンタ 0 (TCNT0) の動作 / 停止を選択します。

| ビット0 | 説明               |       |
|------|------------------|-------|
| STR0 |                  |       |
| 0    | TCNT0 のカウント動作は停止 | (初期値) |
| 1    | TCNT0 はカウント動作    |       |

#### 10.2.2 タイマシンクロレジスタ(TSNC)

TSNC は 8 ビットのリード / ライト可能なレジスタで、チャネル 0~4 の独立動作 / 同期動作を選択します。対応するビットを 1 にセットしたチャネルが同期動作を行います。



TSNC はリセット、またはスタンバイモード時に、H'E0 にイニシャライズされます。

ビット7~5:リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット4:タイマ同期4(SYNC4)

チャネル4の独立動作/同期動作を選択します。

| ビット4  | 説明                                                              |
|-------|-----------------------------------------------------------------|
| SYNC4 |                                                                 |
|       | チャネル 4 のタイマカウンタ(TCNT4)は独立動作(TCNT4 のプリセット / クリアは他チャネルと無関係) (初期値) |
|       | チャネル 4 は同期動作<br>TCNT4 の同期プリセット / 同期クリアが可能                       |

#### ビット3:タイマ同期3(SYNC3)

チャネル3の独立動作/同期動作を選択します。

| ビット3  | 説明                                                                  |
|-------|---------------------------------------------------------------------|
| SYNC3 |                                                                     |
|       | チャネル 3 のタイマカウンタ(TCNT3)は独立動作(TCNT3 のプリセット / クリアは他<br>チャネルと無関係) (初期値) |
|       | チャネル 3 は同期動作<br>TCNT3 の同期プリセット / 同期クリアが可能                           |

#### ビット2:タイマ同期2(SYNC2)

チャネル2の独立動作/同期動作を選択します。

| ビット2  | 説明                                               |
|-------|--------------------------------------------------|
| SYNC2 |                                                  |
| 0     | チャネル 2 のタイマカウンタ(TCNT2)は独立動作(TCNT2 のプリセット / クリアは他 |
|       | チャネルと無関係) (初期値)                                  |
| 1     | チャネル 2 は同期動作                                     |
|       | TCNT2 の同期プリセット / 同期クリアが可能                        |

#### ビット1:タイマ同期1(SYNC1)

チャネル1の独立動作/同期動作を選択します。

| ビット1  | 説明                                                              |
|-------|-----------------------------------------------------------------|
| SYNC1 |                                                                 |
|       | チャネル 1 のタイマカウンタ(TCNT1)は独立動作(TCNT1 のプリセット / クリアは他チャネルと無関係) (初期値) |
|       | チャネル 1 は同期動作<br>TCNT1 の同期プリセット / 同期クリアが可能                       |

#### ビット 0: タイマ同期 0 (SYNC0)

チャネル0の独立動作/同期動作を選択します。

| ビット0  | 説明                                                                  |
|-------|---------------------------------------------------------------------|
| SYNC0 |                                                                     |
|       | チャネル 0 のタイマカウンタ(TCNT0)は独立動作(TCNT0 のプリセット / クリアは他<br>チャネルと無関係) (初期値) |
|       | チャネル 0 は同期動作<br>TCNT0 の同期プリセット / 同期クリアが可能                           |

## 10.2.3 タイマモードレジスタ (TMDR)

TMDR は 8 ビットのリード / ライト可能なレジスタで、チャネル  $0 \sim 4$  の PWM モードの設定、チャネル 2 の位相計数モードの設定およびオーバフローフラグ (OVF) のセット条件の設定を行います。



TMDR はリセット、またはスタンバイモード時に、H'80 にイニシャライズされます。

ビット7:リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット 6: 位相計数モード (MDF)

チャネル2を通常動作させるか、位相計数モードで動作させるかを選択します。

| ビット6 | 説明              |       |
|------|-----------------|-------|
| MDF  |                 |       |
| 0    | チャネル 2 は通常動作    | (初期値) |
| 1    | チャネル 2 は位相計数モード |       |

MDF ビットを 1 にセットして位相計数モードにすると、TCNT2 はアップ / ダウンカウンタ、TCLKA、TCLKB 端子がカウントクロック入力端子となります。 TCNT2 は TCLKA、TCLKB 端子の立上がり ( ) / 立下がり ( ) の両エッジでカウントされ、カウントアップ / ダウン方向は次のようになります。

| カウント方向   | カウントダウン |      |      |     | カウント | <b>`</b> アップ |     |      |
|----------|---------|------|------|-----|------|--------------|-----|------|
| TCLKA 端子 |         | High |      | Low |      | Low          |     | High |
| TCLKB 端子 | Low     |      | High |     | High |              | Low |      |

位相計数モードでは、TCR2のCKEG1、CKEG0ビットによる外部クロックエッジの選択、およびTPSC2~TPSC0ビットによるカウンタクロックの選択は無効となり、上記の位相計数モードの動作が優先されます。

ただし、TCR2 の CCLR1、CCLR0 ビットによるカウンタクリア条件の設定、TIOR2、TIER2、TSR2 のコンペアマッチ / インプットキャプチャ機能と割込みの設定は位相計数モードでも有効です。

#### ビット5: フラグディレクション (FDIR)

TSR2 の OVF フラグのセット条件を設定します。本ビットの設定は、チャネル 2 がいずれのモードで動作していても有効となります。

| ビット5 | 説明                                                       |
|------|----------------------------------------------------------|
| FDIR |                                                          |
| 0    | TSR2 の OVF フラグは、TCNT2 がオーバフローまたはアンダフローしたときに 1 にセット (初期値) |
| 1    | TSR2 の OVF フラグは、TCNT2 がオーバフローしたときに 1 にセット                |

#### ビット4: PWM モード4(PWM4)

チャネル4を通常動作させるか、PWM モードで動作させるかを選択します。

| ビット4 | 説明               |       |
|------|------------------|-------|
| PWM4 |                  |       |
| 0    | チャネル 4 は通常動作     | (初期値) |
| 1    | チャネル 4 は PWM モード | _     |

PWM4 を 1 にセットして PWM モードにすると、TIOCA $_4$ 端子は PWM 出力端子となり、GRA4 のコンペアマッチで 1 出力、GRB4 のコンペアマッチで 0 出力となります。

TFCR の CMD1、CMD0 ビットにより相補 PWM モードまたはリセット同期 PWM モードが設定されているとき、本ビットの設定は無効となり、CMD1、CMD0 ビットの設定が優先されます。

ビット3: PWM モード3(PWM3)

チャネル3を通常動作させるか、PWM モードで動作させるかを選択します。

| ビット3 | 説明             |       |
|------|----------------|-------|
| PWM3 |                |       |
| 0    | チャネル3は通常動作     | (初期値) |
| 1    | チャネル3は PWM モード |       |

PWM3 を 1 にセットして PWM モードにすると、TIOCA<sub>3</sub>端子は PWM 出力端子となり、GRA3 のコンペアマッチで 1 出力、GRB3 のコンペアマッチで 0 出力となります。

TFCR の CMD1、CMD0 ビットにより相補 PWM モードまたはリセット同期 PWM モードが設定されているとき、本ビットの設定は無効となり、CMD1、CMD0 ビットの設定が優先されます。

#### ビット2: PWM モード2(PWM2)

チャネル2を通常動作させるか、PWMモードで動作させるかを選択します。

| ビット2 | 説明               |       |
|------|------------------|-------|
| PWM2 |                  |       |
| 0    | チャネル 2 は通常動作     | (初期値) |
| 1    | チャネル 2 は PWM モード |       |

PWM2 を 1 にセットして PWM モードにすると、TIOCA<sub>2</sub>端子は PWM 出力端子となり、GRA2 のコンペアマッチで 1 出力、GRB2 のコンペアマッチで 0 出力となります。

#### ビット1: PWM モード1(PWM1)

チャネル1を通常動作させるか、PWM モードで動作させるかを選択します。

| ビット1 | 説明               |       |
|------|------------------|-------|
| PWM1 |                  |       |
| 0    | チャネル 1 は通常動作     | (初期値) |
| 1    | チャネル 1 は PWM モード |       |

PWM1 を 1 にセットして PWM モードに設定すると、TIOCA, 端子は PWM 出力端子となり、GRA1 のコンペアマッチで 1 出力、GRB1 のコンペアマッチで 0 出力となります。

#### ビット0: PWM モード0(PWM0)

チャネル0を通常動作させるか、PWMモードで動作させるかを選択します。

| ビット0 | 説明               |       |
|------|------------------|-------|
| PWM0 |                  |       |
| 0    | チャネル 0 は通常動作     | (初期値) |
| 1    | チャネル 0 は PWM モード |       |

PWM0 を 1 にセットして PWM モードに設定すると、TIOCA。端子は PWM 出力端子となり、GRA0 のコンペアマッチで 1 出力、GRB0 のコンペアマッチで 0 出力となります。

## 10.2.4 タイマファンクションコントロールレジスタ (TFCR)

TFCR は8ビットのリード/ライト可能なレジスタで、チャネル3、4の相補PWMモード/リセット同期PWMモードの設定、およびバッファ動作の設定を行います。



TFCR はリセット、またはスタンバイモード時に、H'C0 にイニシャライズされます。

ビット 7、6: リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット 5、4: コンビネーションモード 1、0 (CMD1、CMD0)

チャネル 3、4 を通常動作させるか、相補 PWM モードまたはリセット同期 PWM モードで動作させるかを選択します。

| ビット5 | ビット4 | 説 明                               |       |
|------|------|-----------------------------------|-------|
| CMD1 | CMD0 |                                   |       |
| 0    | 0    | チャネル 3、4 は通常動作                    | (初期値) |
|      | 1    |                                   |       |
| 1    | 0    | チャネル 3、4 を組み合わせ、相補 PWM モードで動作     |       |
|      | 1    | チャネル 3、4 を組み合わせ、リセット同期 PWM モードで動作 |       |

相補 PWM モード、およびリセット同期 PWM モードの設定は、使用する TCNT を停止させた状態で行ってください。

本ビットにより、相補 PWM モードまたはリセット同期 PWM モードに設定した場合、TMDR のPWM4、PWM3 ビットによる PWM モードの設定より優先されます。なお、相補 PWM モード、リセット同期 PWM モードの設定と TSNC の SYNC4、SYNC3 ビットによる同期動作の設定は同時に有効となりますが、相補 PWM モードを設定したときは、チャネル 3 とチャネル 4 を同期動作に設

定(TSNCのSYNC4ビットとSYNC3ビットをともに1にセット)しないでください。

## ビット3:バッファ動作 B4 (BFB4)

チャネル 4 の GRB4 を通常動作とするか、GRB4 と BRB4 を組み合わせてバッファ動作とするかを設定します。

| ビット3 | 説明                  |       |
|------|---------------------|-------|
| BFB4 |                     |       |
| 0    | GRB4 は通常動作          | (初期値) |
| 1    | GRB4 と BRB4 はバッファ動作 |       |

## ビット2:バッファ動作 A4(BFA4)

チャネル 4 の GRA4 を通常動作とするか、GRA4 と BRA4 を組み合わせてバッファ動作とするかを設定します。

| ビット2 | 説明                  |       |
|------|---------------------|-------|
| BFA4 |                     |       |
| 0    | GRA4 は通常動作          | (初期値) |
| 1    | GRA4 と BRA4 はバッファ動作 |       |

## ビット1: バッファ動作 B3 (BFB3)

チャネル 3 の GRB3 を通常動作とするか、GRB3 と BRB3 を組み合わせてバッファ動作とするかを設定します。

| ビット1 | 説明                  |       |
|------|---------------------|-------|
| BFB3 |                     |       |
| 0    | GRB3 は通常動作          | (初期値) |
| 1    | GRB3 と BRB3 はバッファ動作 |       |

#### ビット 0: バッファ動作 A3 (BFA3)

チャネル 3 の GRA3 を通常動作とするか、GRA3 と BRA3 を組み合わせてバッファ動作とするかを設定します。

| ビット 0 | 説明                  |       |
|-------|---------------------|-------|
| BFA3  |                     |       |
| 0     | GRA3 は通常動作          | (初期値) |
| 1     | GRA3 と BRA3 はバッファ動作 |       |

# 10.2.5 タイマアウトプットマスタイネーブルレジスタ (TOER)

TOER は、8 ビットのリード / ライト可能なレジスタで、チャネル 3、4 の出力設定を許可 / 禁止します。



TOER はリセット、またはスタンバイモード時に HFF にイニシャライズされます。

ビット7、6: リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット5:マスタイネーブル TOCXB4(EXB4)

TOCXB,端子の ITU 出力を許可/禁止します。

| ビット5 | 説 明                                                 |
|------|-----------------------------------------------------|
| EXB4 |                                                     |
|      | TFCR の設定にかかわらず TOCXB₄端子の出力は禁止(TOCXB₄端子は入出力ポートとして動作) |
|      | XTGD=0の状態で、チャネル1のインプットキャプチャAが発生したとき0にクリア            |
| 1    | TFCR の設定に従い TOCXB <sub>4</sub> 端子の出力は許可 (初期値)       |

ビット4:マスタイネーブル TOCXA4(EXA4)

TOCXA<sub>4</sub>端子の ITU 出力を許可/禁止します。

| ビット4 | 説明                                                                                                     |  |
|------|--------------------------------------------------------------------------------------------------------|--|
| EXA4 |                                                                                                        |  |
|      | TFCR の設定にかかわらず TOCXA₄端子の出力は禁止(TOCXA₄端子は入出力ポートとして動作)<br>KTGD=0 の状態で、チャネル 1 のインプットキャプチャ A が発生したとき 0 にクリア |  |
|      | TFCR の設定に従い TOCXA <sub>4</sub> 端子の出力は許可 (初期値)                                                          |  |

## ビット3:マスタイネーブル TIOCB3(EB3)

TIOCB<sub>3</sub>端子の ITU 出力を許可 / 禁止します。

| ビット3 | 説明                                                       |  |
|------|----------------------------------------------------------|--|
| EB3  |                                                          |  |
| 0    | TIOR3、TFCR の設定にかかわらず TIOCB。端子の出力は禁止(TIOCB。端子は出力ポートとして動作) |  |
|      | XTGD=0の状態で、チャネル1のインプットキャプチャAが発生したとき0にクリア                 |  |
| 1    | TIOR3、TFCR の設定に従い TIOCB。端子の出力は許可 (初期値)                   |  |

## ビット2:マスタイネーブル TIOCB4(EB4)

TIOCB<sub>4</sub>端子の ITU 出力を許可 / 禁止します。

| ビット2 | 説明                                                        |
|------|-----------------------------------------------------------|
| EB4  |                                                           |
|      | TIOR4、TFCR の設定にかかわらず TIOCB₄端子の出力は禁止(TIOCB₄端子は入出力ポートとして動作) |
|      | XTGD=0の状態で、チャネル1のインプットキャプチャ A が発生したとき 0 にクリア              |
| 1    | TIOR4、TFCRの設定に従いTIOCB <sub>4</sub> 端子の出力は許可 (初期値)         |

## ビット1:マスタイネーブル TIOCA4(EA4)

TIOCA<sub>4</sub>端子の ITU 出力を許可 / 禁止します。

| ビット1 | 説明                                              |
|------|-------------------------------------------------|
| EA4  |                                                 |
| 0    | TIOR4、TMDR、TFCR の設定にかかわらず TIOCA₄端子の出力は禁止        |
|      | (TIOCA <sub>4</sub> 端子は入出力ポートとして動作)             |
|      | XTGD=0 の状態で、チャネル 1 のインプットキャプチャ A が発生したとき 0 にクリア |
| 1    | TIOR4、TMDR、TFCRの設定に従いTIOCA,端子の出力は許可 (初期値)       |

## ビット 0: マスタイネーブル TIOCA3 (EA3)

TIOCA<sub>3</sub>端子の ITU 出力を許可 / 禁止します。

| ビット0 | 説 明                                             |  |
|------|-------------------------------------------------|--|
| EA3  |                                                 |  |
| 0    | TIOR3、TMDR、TFCR の設定にかかわらず TIOCA』端子の出力は禁止        |  |
|      | (TIOCA <sub>3</sub> 端子は入出力ポートとして動作)             |  |
|      | XTGD=0 の状態で、チャネル 1 のインプットキャプチャ A が発生したとき 0 にクリア |  |
| 1    | TIOR3、TMDR、TFCRの設定に従いTIOCA。端子の出力は許可 (初期値)       |  |

## 10.2.6 タイマアウトプットコントロールレジスタ ( TOCR )

TOCR は、8 ビットのリード / ライト可能なレジスタで、相補 PWM モード / リセット同期 PWM モード出力の外部トリガによる禁止または出力レベル反転を行います。



XTGD、OLS4 および OLS3 ビットの設定は、リセット同期 PWM モードまたは相補 PWM モードを設定しているときのみ有効となります。他の出力状態では、これらのビットの設定は無効です。
TOCR はリセット、またはスタンバイモード時に H'FF にイニシャライズされます。

ビット7~5: リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット4:外部トリガディスエーブル(XTGD)

リセット同期 PWM モード / 相補 PWM モード時の ITU 出力の外部トリガによる禁止を設定します。

| ビット4 | 説明                                                                                                                 |
|------|--------------------------------------------------------------------------------------------------------------------|
| XTGD |                                                                                                                    |
|      | リセット同期 PWM モード / 相補 PWM モード時、チャネル 1 のインプットキャプチャ A<br>信号を外部トリガとして使用<br>外部トリガの発生時、TOER のビット 5~0 が 0 にクリアされ、ITU 出力は禁止 |
| 1    | 外部トリガを禁止 (初期値)                                                                                                     |

ビット3、2:リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

#### ビット1:出力レベルセレクト4(OLS4)

リセット同期 PWM モード / 相補 PWM モード出力のレベルを選択します。

| ビット1 | 説 明                                                              |       |
|------|------------------------------------------------------------------|-------|
| OLS4 |                                                                  |       |
| 0    | TIOCA <sub>3</sub> 、TIOCA <sub>4</sub> 、TIOCB <sub>4</sub> は反転出力 |       |
| 1    | TIOCA <sub>3</sub> 、TIOCA <sub>4</sub> 、TIOCB <sub>4</sub> は直接出力 | (初期値) |

#### ビット0:出力レベルセレクト3(OLS3)

リセット同期 PWM モード / 相補 PWM モード出力のレベルを選択します。

| ビット0 | 説明                                                               |       |
|------|------------------------------------------------------------------|-------|
| OLS3 |                                                                  |       |
| 0    | TIOCB <sub>3</sub> 、TOCXA <sub>4</sub> 、TOCXB <sub>4</sub> は反転出力 |       |
| 1    | TIOCB <sub>3</sub> 、TOCXA <sub>4</sub> 、TOCXB <sub>4</sub> は直接出力 | (初期値) |

## 10.2.7 タイマカウンタ(TCNT)

TCNT は 16 ビットのカウンタです。ITU には、各チャネル 1 本、計 5 本の TCNT があります。

| チャネル | 略 称   | 機能                       |
|------|-------|--------------------------|
| 0    | TCNT0 | アップカウンタ                  |
| 1    | TCNT1 |                          |
| 2    | TCNT2 | 位相計数モード:アップ / ダウンカウンタ    |
|      |       | 上記以外 : アップカウンタ           |
| 3    | TCNT3 | 相補 PWM モード:アップ / ダウンカウンタ |
| 4    | TCNT4 | 上記以外 : アップカウンタ           |

TCNT は 16 ビットのリード / ライト可能なレジスタで、入力したクロックによりカウント動作を 行います。入力するクロックは、TCR の TPSC2 ~ TPSC0 ビットにより選択します。

TCNT0、TCNT1 はアップカウント動作を行います。TCNT2 は位相計数モード時、また TCNT3、TCNT4 は相補 PWM モード時、アップ / ダウンカウント動作を行い、それ以外の場合はアップカウント動作します。

TCNT は、対応する GRA、GRB とのコンペアマッチ、または GRA、GRB へのインプットキャプチャにより H'0000 にクリアすることができます(カウンタクリア機能)。

TCNT がオーバフロー (H'FFFF H'0000) すると、対応するチャネルの TSR の OVF フラグが 1 にセットされます。

TCNT がアンダフロー (H'0000 H'FFFF) すると、対応するチャネルの TSR の OVF フラグが 1 にセットされます。

TCNT は CPU と内部 16 ビットバスで接続されており、ワード / バイト単位のリード / ライトが可能です。

TCNT はリセット、またはスタンバイモード時に H'0000 にイニシャライズされます。

# 10.2.8 ジェネラルレジスタ A、B ( GRA、GRB )

GR は、16 ビットのレジスタです。ITU には、各チャネル 2 本、計 10 本のジェネラルレジスタがあります。

| チャネル | 略称        | 機能                                       |
|------|-----------|------------------------------------------|
| 0    | GRA0、GRB0 | アウトプットコンペア / インプットキャプチャ兼用レジスタ            |
| 1    | GRA1、GRB1 |                                          |
| 2    | GRA2、GRB2 |                                          |
| 3    | GRA3、GRB3 | アウトプットコンペア / インプットキャプチャ兼用レジスタ。           |
| 4    | GRA4、GRB4 | バッファレジスタ(BRA、BRB)と組み合わせることにより、バッファ動作設定可能 |

| ビット | : | 15  | 14  | 13  | 12  | 11  | 10  | 9   | 8   | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|-----|---|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|
|     |   |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |
| 初期値 | : |     |     |     |     |     |     |     |     | 1   |     |     |     |     |     |     |     |
| R/W | : | R/W |

GR は 16 ビットのリード / ライト可能なレジスタで、アウトプットコンペアレジスタとインプットキャプチャレジスタの両方の機能をもっています。機能の切り換えは、TIOR により行います。

アウトプットコンペアレジスタとして使用しているときは、GRA/GRB の値と TCNT の値は常に比較されています。両者の値が一致(コンペアマッチ)すると、TSR の IMFA/IMFB フラグが 1 にセットされます。TIOR によりコンペアマッチ出力を設定することができます。

インプットキャプチャレジスタとして使用しているときは、外部からのインプットキャプチャ信号を検出して、TCNTの値を格納します。このとき対応する TSR の IMFA / IMFB フラグが 1 にセットされます。インプットキャプチャ信号の検出エッジは TIOR により行います。

PWM モード、相補 PWM モード、またはリセット同期 PWM モードに設定されている場合には、TIOR の設定は無視されます。

GR は CPU と内部 16 ビットバスで接続されており、ワード / バイト単位のリード / ライトが可能です。

GR はリセット、またはスタンバイモード時にアウトプットコンペアレジスタ(端子出力なし)に設定され、H'FFFF にイニシャライズされます。

## 10.2.9 バッファレジスタ A、B (BRA、BRB)

BR は、16 ビットのレジスタです。ITU には、チャネル3、4 に各2 本、計4 本のバッファレジスタがあります。

| チャネル | 略称        | 機能                                                                                                                            |
|------|-----------|-------------------------------------------------------------------------------------------------------------------------------|
| 3    | BRA3、BRB3 | バッファ動作時に使用  ● 対応する GRA、GRB がアウトブットコンペアレジスタのと<br>きアウトブットコンペアバッファレジスタとして機能し、コ<br>ンペアマッチにより BRA、BRB の値を GRA、GRB に自動<br>転送可能      |
| 4    | BRA4、BRB4 | <ul> <li>対応する GRA、GRB がインプットキャプチャレジスタのときインプットキャプチャパッファレジスタとして機能し、インプットキャプチャ時それまで格納されていた GRA、GRBの値を BRA、BRB に自動転送可能</li> </ul> |

| ビット:  | 15  | 14  | 13  | 12  | 11  | 10  | 9   | 8   | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|-------|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|
|       |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |
| 初期値 : |     |     |     | 1   |     |     |     |     |     |     |     |     |     |     |     |     |
| R/W : | R/W |

BR は、16 ビットのリード / ライト可能なレジスタで、バッファ動作設定時に使用されます。バッファ動作の設定は TFCR の BFB4、BFA4、BFB3、および BFA3 ビットにより独立に行うことができます。

BR は GR と対になって機能し、GR がアウトプットコンペアレジスタに設定されているときはアウトプットコンペアバッファレジスタとして、また GR がインプットキャプチャレジスタとして設定されているときはインプットキャプチャバッファレジスタとして機能します。

BR は CPU と内部 16 ビットバスで接続されており、ワード / バイト単位のリード / ライトが可能です。

BR は、リセット、またはスタンバイモード時に H'FFFF にイニシャライズされます。

# 10.2.10 タイマコントロールレジスタ (TCR)

TCR は8ビットのレジスタです。ITUには、各チャネル1本、計5本のTCRがあります。

| チャネル | 略称   | 機能                                     |
|------|------|----------------------------------------|
| 0    | TCR0 | TCR は TCNT の制御を行います。                   |
| 1    | TCR1 | 各チャネルの TCR は同一の機能をもっています。チャネル 2 を位相    |
| 2    | TCR2 | 計数モードに設定したとき、TCR2 の CKEG1、CKEG0 ビットおよび |
| 3    | TCR3 | TPSC2~TPSC0 ビットの設定は無効となります。            |
| 4    | TCR4 |                                        |



TCR は 8 ビットのリード / ライト可能なレジスタで、TCNT のカウンタクロックの選択、外部クロック選択時のエッジの選択、およびカウンタクリア要因の選択を行います。

TCR はリセット、またはスタンバイモード時に、H'80 にイニシャライズされます。

ビット7:リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット 6、5: カウンタクリア 1、0 (CCLR1、CCLR0)

TCNT のカウンタクリア要因を選択します。

| ビット6  | ビット5  | 説明                                                            |
|-------|-------|---------------------------------------------------------------|
| CCLR1 | CCLR0 |                                                               |
| 0     | 0     | TCNT のクリア禁止 (初期値)                                             |
|       | 1     | GRA のコンペアマッチ / インプットキャプチャ*¹で TCNT をクリア                        |
| 1     | 0     | GRB のコンペアマッチ / インプットキャプチャ* ˙ で TCNT をクリア                      |
|       |       | 同期クリア。同期動作* <sup>2</sup> をしている他のタイマのカウンタクリアに同期して<br>TCNT をクリア |

【注】 \*1 GR がアウトプットコンペアレジスタとして機能しているとき、コンペアマッチにより、クリアされます。GR がインプットキャプチャレジスタとして機能しているとき、インプットキャプチャによりクリアされます。

\*2 同期動作の設定は TSNC により行います。

ビット 4、3: クロックエッジ 1、0 (CKEG1、CKEG0)

外部クロック選択時に、外部クロックの入力エッジを選択します。

| ビット4  | ビット3  | 説明                    |       |
|-------|-------|-----------------------|-------|
| CKEG1 | CKEG0 |                       |       |
| 0     | 0     | 立上がりエッジでカウント          | (初期値) |
|       | 1     | 立下がりエッジでカウント          |       |
| 1     | -     | 立上がり / 立下がりの両エッジでカウント |       |

チャネル 2 が位相計数モードに設定されているとき、TCR2 の CKEG1、CKEG0 ビットの設定は無効になり、位相計数モードの動作が優先されます。

ビット2~0:タイマプリスケーラ2~0(TPSC2~TPSC0)

TCNT のカウントクロックを選択します。

| ビット2  | ビット1  | ビット0  | 説明                       |
|-------|-------|-------|--------------------------|
| TPSC2 | TPSC1 | TPSC0 |                          |
| 0     | 0     | 0     | 内部クロック: でカウント (初期値)      |
|       |       | 1     | 内部クロック: /2でカウント          |
|       | 1     | 0     | 内部クロック: /4 でカウント         |
|       |       | 1     | 内部クロック: /8でカウント          |
| 1     | 0     | 0     | 外部クロック A:TCLKA 端子入力でカウント |
|       |       | 1     | 外部クロック B:TCLKB 端子入力でカウント |
|       | 1     | 0     | 外部クロック C:TCLKC 端子入力でカウント |
|       |       | 1     | 外部クロック D:TCLKD 端子入力でカウント |

TPSC2 ビットを 0 にクリアして内部クロックを選択した場合、クロックの立下がりエッジでカウントされます。また、TPSC2 ビットを 1 にセットして外部クロックを選択した場合、カウントエッジは CKEG1、CKEG0 ビットの設定に従います。

チャネル 2 が位相計数モードに設定されているとき (TMDR の MDF ビット = 1 )、TCR2 の TPSC2 ~ TPSC0 ビットの設定は無効となり、位相計数モードの動作が優先されます。

# 10.2.11 タイマ I/O コントロールレジスタ (TIOR)

TIOR は8ビットのレジスタです。ITUには、各チャネル1本、計5本のTIORがあります。

| チャネル | 略称    | 機能                                       |
|------|-------|------------------------------------------|
| 0    | TIOR0 | TIOR は GR の制御を行います。                      |
| 1    | TIOR1 | PWM モード時、一部機能が異なります。                     |
| 2    | TIOR2 | チャネル 3、4 を相補 PWM モード / リセット同期 PWM モードに設定 |
| 3    | TIOR3 | したとき、TIOR3、TIOR4 の設定は無効となります。            |
| 4    | TIOR4 |                                          |



TIOR は8ビットのリード/ライト可能なレジスタで、GRA、GRB をアウトプットコンペアレジスタとして使用するか、インプットキャプチャレジスタとして使用するかを選択します。また TIOCA、TIOCB 端子の機能を選択します。アウトプットコンペアレジスタを選択した場合は出力設定を選択し、インプットキャプチャレジスタを選択した場合はインプットキャプチャ信号の入力エッジを選択します。

TIOR はリセット、またはスタンバイモード時に、H'88 にイニシャライズされます。

ビット7: リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット6~4: I/O コントロール B2~0 (IOB2~IOB0)

GRB の機能を選択します。

| ビット6 | ビット5 | ビット4 | 説明         |                                  |  |  |  |  |
|------|------|------|------------|----------------------------------|--|--|--|--|
| IOB2 | IOB1 | IOB0 |            |                                  |  |  |  |  |
| 0    | 0    | 0    | GRB はアウトプッ | コンペアマッチによる端子出力禁止(初期値)            |  |  |  |  |
|      |      | 1    | トコンペア      | GRB のコンペアマッチで 0 出力*¹             |  |  |  |  |
|      | 1    | 0    | レジスタ       | GRB のコンペアマッチで 1 出力* <sup>1</sup> |  |  |  |  |
|      |      | 1    |            | GRB のコンペアマッチでトグル出力               |  |  |  |  |
|      |      |      |            | (チャネル 2 のみ 1 出力 ) *¹、*²          |  |  |  |  |
| 1    | 0    | 0    | GRB はインプット | 立上がりエッジで GRB ヘインプットキャプチャ         |  |  |  |  |
|      |      | 1    | キャプチャレジス   | 立下がりエッジで GRB ヘインプットキャプチャ         |  |  |  |  |
|      | 1    | 0    | タ          | 立上がり / 立下がりの両エッジでインプット           |  |  |  |  |
|      |      | 1    |            | キャプチャ                            |  |  |  |  |

【注】 \*1 リセット後、最初のコンペアマッチが発生するまでの出力値は 0 です。

<sup>\*2</sup> チャネル 2 はコンペアマッチによるトグル出力機能がありません。この設定にすると自動的に 1 出力が選択されます。

ビット3:リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット2~0: I/O コントロール A2~0 ( IOA2~IOA0 )

GRA の機能を選択します。

| ビット2 | ビット1 | ビット0 | 説明         |                                                  |
|------|------|------|------------|--------------------------------------------------|
| IOA2 | IOA1 | IOA0 |            |                                                  |
| 0    | 0    | 0    | GRA はアウトプッ | コンペアマッチによる端子出力禁止(初期値)                            |
|      |      | 1    | トコンペア      | GRA のコンペアマッチで 0 出力*¹                             |
|      | 1    | 0    | レジスタ       | GRA のコンペアマッチで 1 出力* <sup>1</sup>                 |
|      |      | 1    |            | GRA のコンペアマッチでトグル出力                               |
|      |      |      |            | (チャネル 2 のみ 1 出力 ) * <sup>1、</sup> * <sup>2</sup> |
| 1    | 0    | 0    | GRA はインプット | 立上がりエッジで GRA ヘインプットキャプチャ                         |
|      |      | 1    | キャプチャ      | 立下がりエッジで GRA ヘインプットキャプチャ                         |
|      | 1    | 0    | レジスタ       | 立上がり / 立下がりの両エッジでインプット                           |
|      |      | 1    |            | キャプチャ                                            |

- 【注】 \*1 リセット後、最初のコンペアマッチが発生するまでの出力値は0です。
  - \*2 チャネル 2 はコンペアマッチによるトグル出力機能がありません。この設定にすると自動的に 1 出力が選択されます。

# 10.2.12 タイマステータスレジスタ (TSR)

TSR は8ビットのレジスタです。ITUには、各チャネル1本、計5本のTSRがあります。

| チャネル | 略 称  | 機能                                |
|------|------|-----------------------------------|
| 0    | TSR0 | インプットキャプチャ / コンペアマッチやオーバフローのステータス |
| 1    | TSR1 | を示します。                            |
| 2    | TSR2 |                                   |
| 3    | TSR3 |                                   |
| 4    | TSR4 |                                   |



【注】 \* フラグをクリアするための0ライトのみ可能です。

TSR は 8 ビットのリード / ライト可能なレジスタで、TCNT のオーバフロー / アンダフローの発生、および GRA、GRB のコンペアマッチ / インプットキャプチャの発生を示します。

これらのフラグは割込み要因であり、TIER の対応するビットにより割込みが許可されていれば、 CPU に割込みを要求します。

TSR はリセット、またはスタンバイモード時に、H'F8 にイニシャライズされます。

ビット7~3:リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット2:オーバフローフラグ(OVF)

TCNT のオーバフロー / アンダフローの発生を示すステータスフラグです。

| ビット2 | 説明                                                             |
|------|----------------------------------------------------------------|
| OVF  |                                                                |
| 0    | [クリア条件] (初期値)                                                  |
|      | OVF=1 の状態で、OVF フラグをリードした後、OVF フラグに 0 をライトしたとき                  |
| 1    | [セット条件]                                                        |
|      | TCNT の値がオーバフロー(H'FFFF H'0000)またはアンダフロー(H'0000 H'FFFF)<br>したとき* |

- 【注】 \* TCNT のアンダフローは、TCNT がアップ / ダウンカウンタとして機能している場合に発生します。 したがって、次の場合のみアンダフローが発生することがあります。
  - (1) チャネル 2 が位相計数モードに設定されているとき (TMDR の MDF = 1)
  - (2) チャネル 3、4 が相補 PWM モードに設定されているとき (TFCR の CMD1 = 1、CMD0 = 0)

# ビット 1: インプットキャプチャ / コンペアマッチフラグ B (IMFB) GRB のコンペアマッチまたはインプットキャプチャの発生を示すステータスフラグです。

| ビット1 | 説 明                                                                          |
|------|------------------------------------------------------------------------------|
| IMFB |                                                                              |
| 0    | [クリア条件] (初期値)                                                                |
|      | IMFB=1の状態で、IMFB フラグをリードした後、IMFB フラグに 0 をライトしたとき                              |
|      |                                                                              |
| 1    | [ セット条件 ]                                                                    |
|      | (1) GRB がアウトプットコンペアレジスタとして機能している場合、TCNT = GRB になったとき                         |
|      | (2) GRB がインプットキャプチャレジスタとして機能している場合、インプットキャプ<br>チャ信号により TCNT の値が GRB に転送されたとき |

# ビット 0: インプットキャプチャ / コンペアマッチフラグ A (IMFA) GRA のコンペアマッチまたはインプットキャプチャの発生を示すステータスフラグです。

| ビット0 | 説明                                                                           |
|------|------------------------------------------------------------------------------|
| IMFA |                                                                              |
| 0    | [クリア条件] (初期値)                                                                |
|      | (1) IMFA=1 の状態で、IMFA フラグをリードした後、IMFA フラグに 0 をライトしたとき                         |
|      | (2)IMIA 割込みにより DMAC が起動されたとき(チャネル 0~3 のみ)                                    |
| 1    | [セット条件]                                                                      |
|      | (1) GRA がアウトプットコンペアレジスタとして機能している場合、TCNT = GRA になったとき                         |
|      | (2) GRA がインプットキャプチャレジスタとして機能している場合、インプットキャプ<br>チャ信号により TCNT の値が GRA に転送されたとき |

## 10.2.13 タイマインタラプトイネーブルレジスタ(TIER)

TIER は8ビットのレジスタです。ITUには、各チャネル1本、計5本のTIERがあります。

| チャネル | 略 称   | 機能                   |
|------|-------|----------------------|
| 0    | TIER0 | 割込み要求の許可 / 禁止を制御します。 |
| 1    | TIER1 |                      |
| 2    | TIER2 |                      |
| 3    | TIER3 |                      |
| 4    | TIER4 |                      |



TIER は 8 ビットのリード / ライト可能なレジスタで、オーバフロー割込み要求、GR のインプットキャプチャ / コンペアマッチ割込み要求の許可 / 禁止を制御します。

TIER はリセット、またはスタンバイモード時に、H'F8 にイニシャライズされます。

ビット7~3: リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット2:オーバフローインタラプトイネーブル(OVIE)

TSR の OVF フラグが 1 にセットされたとき、OVF フラグによる割込み要求を許可 / 禁止します。

| ビット2 | 説                       | 明     |
|------|-------------------------|-------|
| OVIE |                         |       |
| 0    | OVF フラグによる割込み(OVI)要求を禁止 | (初期値) |
| 1    | OVF フラグによる割込み(OVI)要求を許可 |       |

# ビット 1: インプットキャプチャ / コンペアマッチインタラプトイネーブル B (IMIEB) TSR の IMFB フラグが 1 にセットされたとき、IMFB による割込み要求を許可 / 禁止します。

| ビット1  | 説明                        |       |
|-------|---------------------------|-------|
| IMIEB |                           |       |
| 0     | IMFB フラグによる割込み(IMIB)要求を禁止 | (初期値) |
| 1     | IMFB フラグによる割込み(IMIB)要求を許可 |       |

# ビット 0: インプットキャプチャ/コンペアマッチインタラプトイネーブル A (IMIEA) TSR の IMFA フラグが 1 にセットされたとき、IMFA による割込み要求を許可/禁止します。

| ビット0  | 説明                        |       |
|-------|---------------------------|-------|
| IMIEA |                           |       |
| 0     | IMFA フラグによる割込み(IMIA)要求を禁止 | (初期値) |
| 1     | IMFA フラグによる割込み(IMIA)要求を許可 |       |

# 10.3 CPU とのインタフェース

## 10.3.1 16 ビットアクセス可能なレジスタ

TCNT、GRA、GRB、および BRA、BRB は 16 ビットのレジスタです。これらのレジスタは、CPU と内部 16 ビットデータバスで接続されており、ワード単位のリード / ライトが可能です。また、バイト単位のリード / ライトもできます。

TCNT に対してワード単位のリード/ライトを行った場合の動作を図 10.6、図 10.7 に示します。 また、TCNTH、TCNTL に対してバイト単位のリード/ライトを行った場合の動作を図 10.8、図 10.9、図 10.10、図 10.11 に示します。



図 10.6 TCNT のアクセス動作 [ CPU TCNT (ワード) ]



図 10.7 TCNT のアクセス動作 [ TCNT CPU (ワード) ]



図 10.8 TCNT のアクセス動作 [ CPU TCNT (上位バイト) ]



図 10.9 TCNT のアクセス動作 [ CPU TCNT (下位バイト)]



図 10.10 TCNT のアクセス動作 [ TCNT CPU (上位バイト) ]



図 10.11 TCNT のアクセス動作 [ TCNT CPU ( 下位バイト ) ]

# 10.3.2 8 ビットアクセスのレジスタ

TCNT、GRA、GRB、および BRA、BRB 以外のレジスタは 8 ビットレジスタです。これらのレジスタは CPU と内部 8 ビットデータバスで接続されています。

TCR に対してバイト単位のリード / ライトを行った場合の動作を図 10.12、図 10.13 に示します。 なお、ワードサイズの転送命令を実行するとバイト単位 2 回の転送が行われます。



図 10.12 TCR のアクセス動作 [ CPU TCR ]



図 10.13 TCR のアクセス動作 [TCR CPU]

# 10.4 動作説明

## 10.4.1 概要

以下に各モードの動作概要を示します。

#### (1) 通常動作

各チャネルには、TCNT と GR があります。TCNT は、アップカウント動作を行い、フリーランニング動作、周期カウント動作、または外部イベントカウント動作が可能です。

GRA、GRB は、それぞれインプットキャプチャレジスタまたはアウトプットコンペアレジスタと して使用することができます。

#### (2) 同期動作

同期動作を設定したチャネルの TCNT は、同期プリセット動作を行います。すなわち、同期動作に設定されたチャネルのうち任意の TCNT を書き換えると他のチャネルの TCNT も同時に書き換えられます。また、同期動作に設定された複数のチャネルの TCR の CCLRI、CCLRO ビットの設定により、TCNT の同期クリアが可能です。

## (3) PWM モード

TIOCA 端子から PWM 波形を出力するモードです。コンペアマッチ A により 1 出力、コンペアマッチ B により 0 出力となります。GRA、GRB の設定により、デューティ  $0 \sim 100\%$ の PWM 波形を出力できます。PWM モードに設定すると当該チャネルの GRA、GRB は自動的にアウトプットコンペアレジスタとして機能します。

#### (4) リセット同期 PWM モード

チャネル 3、4 を組み合わせて、正相と逆相の PWM 波形を 3 相出力します (3 相の PWM 波形は一方の変化点が共通となる関係になります)。リセット同期 PWM モードに設定すると GRA3、GRB3、GRA4、GRB4 は自動的にアウトプットコンペアレジスタとして機能します。また、TIOCA $_3$ 、TIOCB $_4$ 、TOCXA $_4$ 、TIOCB $_4$ 、TOCXB $_4$ 端子は自動的に PWM 出力端子となり、TCNT3 はアップカウント動作を行います。 TCNT4 は独立に動作します (ただし、GRA4、GRB4 は TCNT4 とは切り離されています)。

#### (5) 相補 PWM モード

チャネル 3、4 を組み合わせて、正相と逆相がノンオーバラップの関係にある PWM 波形を 3 相出力します。相補 PWM モードに設定すると GRA3、GRB3、GRA4、GRB4 は自動的にアウトプットコンペアレジスタとして機能します。また、TIOCA $_3$ 、TIOCB $_4$ 、TIOCA $_4$ 、TOCXA $_4$ 、TIOCB $_4$ 、TOCXB $_4$  端子は自動的に PWM 出力端子となり、TCNT3、TCNT4 はアップ / ダウンカウント動作を行います。

## (6) 位相計数モード

TCLKA、TCLKB 端子から入力される 2 つのクロックの位相差を検出して、TCNT2 をアップ / ダウンカウント動作させるモードです。位相計数モードに設定すると TCLKA、TCLKB 端子はクロック入力となり、また TCNT2 はアップ / ダウンカウント動作を行います。

## (7) バッファ動作

- GR がアウトプットコンペアレジスタの場合 コンペアマッチが発生すると当該チャネルの BR の値が、GR に転送されます。
- GR がインプットキャプチャレジスタの場合 インプットキャプチャが発生すると TCNT の値を GR に転送すると同時に、それまで格納 されていた GR の値を BR に転送します。

- 相補 PWM モードの場合 TCNT3、TCNT4 のカウント方向が変化すると BR の値が、GR に転送されます。
- リセット同期 PWM モードの場合 GRA3 のコンペアマッチにより BR の値が、GR に転送されます。

## 10.4.2 基本機能

## (1) カウンタの動作

タイマスタートレジスタ(TSTR)の STR0~STR4 ビットを 1 にセットすると、対応するチャネルの TCNT はカウント動作を開始します。フリーランニングカウンタ動作、周期カウンタ動作などが可能です。

#### (a) カウント動作の設定手順例

カウント動作の設定手順例を図 10.14 に示します。



図 10.14 カウント動作設定手順例

## (b) フリーランニングカウント動作と周期カウント動作

ITU チャネル  $0\sim4$  のカウンタ(TCNT)はリセット直後は、すべてフリーランニングカウンタの設定となっており、TSTR の対応するビットを 1 にセットするとフリーランニングカウンタとしてアップカウント動作を開始します。TCNT がオーバフロー(HTFFF H'0000)すると TSR の OVF フラグが 1 にセットされます。このとき、対応する TIER の OVIE ビットが 1 ならば、CPU に割込みを要求します。TCNT はオーバフロー後、H'0000 から再びアップカウント動作を継続します。

フリーランニングカウンタの動作を図 10.15 に示します。



図 10.15 フリーランニングカウンタの動作

TCNT のクリア要因にコンペアマッチを選択したときは、当該チャネルの TCNT は周期カウント動作を行います(周期設定用の GRA または GRB をアウトプットコンペアレジスタに設定し、TCR の CCLR1、CCLR0 ビットにより、コンペアマッチによるカウンタクリアを選択します)。設定後、TSTR の対応するビットを 1 にセットすると周期カウンタとしてアップカウント動作を開始します。カウント値が GRA / GRB の値と一致すると TSR の IMFA / IMFB フラグが 1 にセットされ、TCNT は H'0000 にクリアされます。

このとき、対応する TIER の IMIEA / IMIEB ビットが 1 ならば、CPU に割込みを要求します。TCNT はコンペアマッチ後、H'0000 から再びアップカウント動作を継続します。

周期カウンタの動作を図 10.16 に示します。



図 10.16 周期カウンタの動作

## (c) TCNT のカウントタイミング

#### (1) 内部クロック動作の場合

TCRのTPSC2 ~ TPSC0ビットにより、システムクロック ( ) またはシステムクロックを分周した3種類のクロック ( /2、 /4、 /8) が選択できます。このときのタイミングを図10.17に示します。



図 10.17 内部クロック動作時のカウントタイミング

#### (2) 外部クロック動作の場合

TCRのTPSC2~TPSC0ビットにより外部クロック入力端子(TCLKA~TCLKD)を、また CKEG1、CKEG0ビットにより検出エッジを選択できます。外部クロックの検出は、立上が リエッジ / 立下がリエッジ / 両エッジの選択が可能です。

なお、外部クロックのパルス幅は、単エッジの場合は1.5システムクロック以上、両エッジの場合は2.5システムクロック以上必要です。これ以下のパルス幅では正しく動作しませんので注意してください。

立上がり/立下がりの両エッジ検出時のタイミングを図10.18に示します。



図 10.18 外部クロック動作時のカウントタイミング(両エッジ検出の場合)

#### (2) コンペアマッチによる波形出力機能

ITU チャネル 0、1、3、4 は、コンペアマッチ A、B により対応する TIOCA、TIOCB 端子から 0 出力 1 出力 1 トグル出力を行うことができます。

チャネル2は0出力/1出力のみ可能です。

## (a) コンペアマッチによる波形出力動作の設定手順例

コンペアマッチによる波形出力動作の設定手順例を図 10.19 に示します。



図 10.19 コンペアマッチによる波形出力動作例

#### (b) 波形出力動作例

0出力 / 1出力の例を図 10.20 に示します。

TCNT をフリーランニングカウント動作、またコンペアマッチ A により 0 出力、コンペアマッチ B により 1 出力となるように設定した場合の例です。設定したレベルと端子のレベルが一致した場合には、端子のレベルは変化しません。



図 10.20 0 出力、1 出力の動作例

トグル出力の例を図 10.21 に示します。

TCNT を周期カウント動作(コンペアマッチ B でカウンタクリア)に、コンペアマッチ A、B ともトグル出力となるように設定した場合の例です。



図 10.21 トグル出力の動作例

## (c) アウトプットコンペア出力タイミング

コンペアマッチ信号は、TCNT と GR が一致した最後のステート(TCNT が一致したカウント値を 更新するタイミング)で発生します。コンペアマッチ信号が発生したとき、TIOR で設定される出力 値がアウトプットコンペア出力端子(TIOCA、TIOCB)に出力されます。TCNT と GR が一致した 後、TCNT 入力クロックが発生するまでコンペアマッチ信号は発生しません。

アウトプットコンペア出力タイミングを図 10.22 に示します。



図 10.22 アウトプットコンペア出力タイミング

## (3) インプットキャプチャ機能

インプットキャプチャ / アウトプットコンペア端子 (TIOCA、TIOCB) の入力エッジを検出して TCNT の値を GR に転送することができます。検出エッジは立上がリエッジ / 立下がリエッジ / 両エッジから選択できます。

インプットキャプチャ機能を利用することで、パルス幅や周期の測定を行うことができます。

#### (a) インプットキャプチャ動作の設定手順例

インプットキャプチャ動作の設定手順例を図 10.23 に示します。



図 10.23 インプットキャプチャ動作の設定手順例

#### (b) インプットキャプチャ動作例

インプットキャプチャ動作例を図 10.24 に示します。

TIOCA 端子のインプットキャプチャ入力エッジは立上がり / 立下がりの両エッジ、また TIOCB端子のインプットキャプチャ入力エッジは立下がりエッジを選択し、TCNT は GRB のインプットキャプチャでカウンタクリアされるように設定した場合の例です。



図 10.24 インプットキャプチャ動作例

## (c) インプットキャプチャ信号タイミング

インプットキャプチャ入力は、TIOR の設定により立上がりエッジ / 立下がりエッジ / 両エッジの選択ができます。

立上がりエッジを選択した場合のタイミングを図 10.25 に示します。

インプットキャプチャ入力信号のパルス幅は、単エッジの場合は 1.5 システムクロック以上、両エッジの場合は 2.5 システムクロック以上必要です。



図 10.25 インプットキャプチャ入力信号タイミング

## 10.4.3 同期動作

同期動作は、複数の TCNT の値を同時に書き換えることができます(同期プリセット)。また、TCR の設定により複数の TCNT を同時にクリアすることができます(同期クリア)。

同期動作により、1 つのタイムベースに対してジェネラルレジスタを増加することができます。 チャネル0~4 はすべて同期動作の設定が可能です。

#### (1) 同期動作の設定手順例

同期動作の設定手順例を図 10.26 に示します。



図 10.26 同期モードの設定手順例

#### (2) 同期動作例

同期動作例を図 10.27 に示します。

チャネル  $0 \sim 2$  を同期動作かつ PWM モードに設定し、チャネル 0 のカウンタクリア要因を GRB0 のコンペアマッチ、またチャネル 1、2 のカウンタクリア要因を同期クリアに設定した場合の例です。このとき、チャネル  $0 \sim 2$  の TCNT は同期プリセット、GRB0 のコンペアマッチによる同期クリア動作を行い、3 相の PWM 波形を TIOCA $_0$ 、TIOCA $_1$ 、TIOCA $_2$ 端子から出力します。 PWM モードについては「10.4.4 PWM モード」を参照してください。



図 10.27 同期動作例

## 10.4.4 PWM モード

PWM モードは GRA と GRB をペアで使用し、TIOCA 出力端子より PWM 波形を出力します。GRA には PWM 波形の 1 出力タイミングを設定し、GRB には PWM 波形の 0 出力タイミングを設定します。

GRA と GRB のいずれかのコンペアマッチを TCNT のカウンタクリア要因とすることにより、デューティ  $0 \sim 100\%$ の PWM 波形を TIOCA 端子より出力することができます。 チャネル  $0 \sim 4$  はすべて PWM モードの設定が可能です。

PWM 出力端子とレジスタの対応を表 10.4 に示します。GRA と GRB の設定値が同一の場合、コンペアマッチが発生しても出力値は変化しません。

| チャネル | 出力端子               | 1 出力 | 0 出力 |
|------|--------------------|------|------|
| 0    | TIOCA <sub>□</sub> | GRA0 | GRB0 |
| 1    | TIOCA,             | GRA1 | GRB1 |
| 2    | TIOCA <sub>2</sub> | GRA2 | GRB2 |
| 3    | TIOCA <sub>3</sub> | GRA3 | GRB3 |
| 4    | TIOCA₄             | GRA4 | GRB4 |

表 10.4 PWM 出力端子とレジスタの組み合わせ

## (1) PWM モードの設定手順例

PWM モードの設定手順例を図 10.28 に示します。



図 10.28 PWM モードの設定手順例

#### (2) PWM モードの動作例

PWM モードの動作例を図 10.29 に示します。

PWM モードに設定すると TIOCA 端子は出力端子となり、GRA のコンペアマッチで 1 出力、GRB のコンペアマッチで 0 出力となります。

TCNT のカウンタクリア要因を GRA、GRB のコンペアマッチとした場合の例です。同期動作またはフリーランニングカウント動作も使用できます。



図 10.29 PWM モードの動作例 (1)

PWM モードで、デューティ 0%、デューティ 100%の PWM 波形を出力する例を図 10.30 に示します。

カウンタクリア要因を GRB のコンペアマッチに設定し、GRA の設定値 > GRB の設定値としたとき、PWM 波形はデューティ 0%となります。また、カウンタクリア要因を GRA のコンペアマッチに設定し、GRB の設定値 > GRA の設定値としたとき PWM 波形はデューティ 100%となります。



図 10.30 PWM モードの動作例(2)

## 10.4.5 リセット同期 PWM モード

リセット同期 PWM モードは、チャネル 3、4 を組み合わせることにより、一方の波形変化点が共通の関係となる PWM 波形(正相と逆相)を 3 相出力します。

リセット同期 PWM モードに設定すると、TIOCA。、TIOCA。、TIOCA。、TOCXA。および TIOCB。、TOCXB。端子は自動的に PWM 出力端子となり、TCNT3 はアップカウンタとして機能します。 使用される PWM 出力端子を表 10.5 に、使用するレジスタの設定を表 10.6 に示します。

|      |                    | <u> </u>                     |
|------|--------------------|------------------------------|
| チャネル | 出力端子               | 説明                           |
| 3    | TIOCA <sub>3</sub> | PWM 出力 1                     |
|      | TIOCB <sub>3</sub> | PWM 出力 1' ( PWM 出力 1 の逆相波形 ) |
| 4    | TIOCA <sub>4</sub> | PWM 出力 2                     |
|      | TOCXA₄             | PWM 出力 2' ( PWM 出力 2 の逆相波形 ) |
|      | TIOCB <sub>4</sub> | PWM 出力 3                     |
|      | TOCXB₄             | PWM 出力 3' ( PWM 出力 3 の逆相波形 ) |

表 10.5 リセット同期 PWM モード時の出力端子

|       | K 1010 7 2 7 1 1 1/43 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 |
|-------|-------------------------------------------------------------|
| レジスタ  | 設定内容                                                        |
| TCNT3 | H'0000 を初期設定                                                |
| TCNT4 | 使用しません(独立に動作)                                               |
| GRA3  | TCNT3 のカウント周期を設定                                            |
| GRB3  | TIOCA』、TIOCB。端子より出力される PWM 波形の変化点を設定                        |
| GRA4  | TIOCA、 TOCXA、端子より出力される PWM 波形の変化点を設定                        |
| GRB4  | TIOCB』、TOCXB』端子より出力される PWM 波形の変化点を設定                        |

表 10.6 リセット同期 PWM モード時のレジスタ設定

リセット同期 PWM モードの設定手順例 (1) リセット同期 PWM モードの設定手順を図 10.31 に示します。



図 10.31 リセット同期 PWM モードの設定手順例

#### (2) リセット同期 PWM モードの動作例

リセット同期 PWM モードの動作例を図 10.32 に示します。

リセット同期 PWM モードでは、TCNT3 はアップカウンタとして動作します。TCNT4 は独立動作します。ただし、GRA4、GRB4 は TCNT4 から切り離されます。TCNT3 が GRA3 とコンペアマッチするとカウンタはクリアされ、H'0000 からカウントアップを再開します。

PWM 出力端子は、それぞれ GRB3、GRA4、GRB4 と TCNT3 のコンペアマッチおよびカウンタクリアが発生するたびにトグル出力を行います。



図 10.32 リセット同期 PWM モードの動作例 (OLS3 = OLS4 = 1 の場合)

リセット同期 PWM モードとバッファ動作を同時に設定した場合の動作については、「10.4.8 バッファ動作」を参照してください。

## 10.4.6 相補 PWM モード

相補 PWM モードは、チャネル 3、4 を組み合わせることにより、正相と逆相がノンオーバラップ の関係にある PWM 波形を 3 相出力します。

相補 PWM モードに設定すると、TIOCA $_3$ 、TIOCB $_3$ 、TIOCA $_4$ 、TOCXA $_4$ 、および TIOCB $_4$ 、TOCXB $_4$ 端子は自動的に PWM 出力端子となり、TCNT3 と TCNT4 はアップ / ダウンカウンタとして機能します。

使用される PWM 出力端子を表 10.7 に、使用するレジスタの設定を表 10.8 に示します。

## 表 10.7 相補 PWM モード時の出力端子

|      |        | C. O. H. H                     |
|------|--------|--------------------------------|
| チャネル | 出力端子   | 説明                             |
| 3    | TIOCA3 | PWM 出力 1                       |
|      | TIOCB3 | PWM 出力 1'                      |
|      |        | (PWM 出力 1 とノンオーバラップの関係にある逆相波形) |
| 4    | TIOCA4 | PWM 出力 2                       |
|      | TOCXA4 | PWM 出力 2'                      |
|      |        | (PWM 出力 2 とノンオーバラップの関係にある逆相波形) |
|      | TIOCB4 | PWM 出力 3                       |
|      | TOCXB4 | PWM 出力 3'                      |
|      |        | (PWM 出力 3 とノンオーバラップの関係にある逆相波形) |

## 表 10.8 相補 PWM モード時のレジスタ設定

| THE PROPERTY OF THE PROPERTY O |                                            |  |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------|--|
| レジスタ                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | 設 定 内 容                                    |  |
| TCNT3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | ノンオーバラップ期間を初期設定(TCNT4 との差がノンオーバラップ期間となります) |  |
| TCNT4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | H'0000 を初期設定                               |  |
| GRA3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | TCNT3 の上限値 - 1 を設定                         |  |
| GRB3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | TIOCA。、TIOCB。端子より出力される PWM 波形の変化点を設定       |  |
| GRA4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | TIOCA₄、TOCXA₄端子より出力される PWM 波形の変化点を設定       |  |
| GRB4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | TIOCB』、TOCXB』端子より出力される PWM 波形の変化点を設定       |  |

#### 相補 PWM モードの設定手順 (1) 相補 PWM モードの設定手順例を図 10.33 に示します。



図 10.33 相補 PWM モードの設定手順例

#### (2) 相補 PWM モードの解除手順

相補 PWM モードの解除手順例を図 10.34 に示します。



図 10.34 相補 PWM モードの解除手順

#### (3) 相補 PWM モードの動作例

相補 PWM モードの動作例を図 10.35 に示します。

相補 PWM モードでは、TCNT3、TCNT4 はアップ / ダウンカウンタとして動作します。TCNT3 が GRA3 とコンペアマッチするとダウンカウントし、TCNT4 がアンダフローするとアップカウントします。

GRB3、GRA4、GRB4 はカウンタのアップ / ダウン 1 周期中、それぞれ TCNT3 TCNT4 TCNT4 TCNT3 の順にコンペアマッチを行い PWM 波形を生成します ( 本モードでは、TCNT3 > TCNT4 に 初期設定します )。



図 10.35 相補 PWM モードの動作例(1)(OLS3 = OLS4 = 1 の場合)

相補 PWM モードで、デューティ 0%、デューティ 100%の PWM 波形を出力する例 (1 相分) を図 10.36 に示します。

本例では GRB3 のコンペアマッチで端子出力が変化しますので、GRB3 の値を GRA3 の値よりも大きい値とすることでデューティ 0%、デューティ 100%の波形出力が可能となります。バッファ動作を併用すると上記操作を含め、動作中のデューティ変更を容易に行うことができます。

バッファ動作については「10.4.8 バッファ動作」を参照してください。



図 10.36 相補 PWM モードの動作例(2)(OLS3 = OLS4 = 1 の場合)

相補 PWM モードを使用しているときのアップカウント / ダウンカウントの変化点で、TCNT3、 TCNT4 はそれぞれオーバシュート / アンダシュートを発生します。

このとき、チャネル3の IMFA フラグおよびチャネル4の OVF フラグをセットする条件は通常の 場合とは異なります。また、バッファ動作での転送条件も異なります。

このタイミングを図 10.37、図 10.38 に示します。



図 10.37 オーバシュート時のタイミング



図 10.38 アンダシュート時のタイミング

チャネル 3 の IMFA フラグはアップカウント時に、チャネル 4 の OVF フラグはアンダフロー時の み、それぞれ 1 にセットされます。

バッファ動作を設定された BR は、アップカウント動作時のコンペアマッチ A3 または TCNT4 のアンダフローによって GR に転送されます。

#### (4) 相補 PWM モードでの GR の設定値

相補 PWM モードでの GR の設定および動作中の変更については、以下の点に注意してください。

#### • 初期値

 $H'0000 \sim T - 1$  ( T : TCNT3 の初期設定値 ) の設定は禁止です。 なお、カウントスタート後、最初に発生するコンペアマッチ A3 のタイミング以降では、この設定も可能です。

- 設定値の変更方法
  - バッファ動作を使用してください。直接 GR にライトすると、正しく波形出力されない場合があります。
- 設定値変更時の注意



図 10.39 バッファ動作による GR の設定値変更例 (1)

#### (a) アップカウントからダウンカウントへの変化時のバッファ転送

GR の内容が GRA3 - T + 1 ~ GRA3 の範囲内であるとき、この範囲外の値は転送しないでください。 また、GR の内容がこの範囲外であるとき、この範囲内の値は転送しないでください。

バッファ動作による GR の設定変更時の注意 (1) を図 10.40 に示します。



図 10.40 バッファ動作による GR の設定変更時の注意 (1)

#### (b) ダウンカウントからアップカウントへの変化時のバッファ転送

GR の内容が H'0000~T - 1 の範囲であるとき、この範囲外の値は転送しないでください。また、GR の内容がこの範囲外であるとき、この範囲内の値は転送しないでください。

バッファ動作による GR の設定変更時の注意 (2) を図 10.41 に示します。



図 10.41 バッファ動作による GR の設定変更時の注意 (2)

#### (c) GR の設定をカウント領域 (H'0000~GRA3) 外とするとき

デューティ 0%、100%の波形を出力する場合、GR の設定をカウント領域外とすることにより実現可能です。このとき、カウント領域外の設定値を BR にライトしたときのカウント方向(アップ / ダウンカウント)と、カウント領域内にもどる設定値を BR にライトするときのカウント方向が同一となるようにしてください。



図 10.42 バッファ動作による GR の設定値変更例 (2)

上記設定は、GRA3 のコンペアマッチまたは TCNT4 のアンダフローが発生したことを検出して、BR ヘライトをすることによって実現可能です。また、GRA3 のコンペアマッチによって DMAC を起動することによっても実現可能です。

## 10.4.7 位相計数モード

位相計数モードは、2本の外部クロック入力(TCLKA、TCLKB 端子)の位相差を検出し、TCNT2をアップ / ダウンカウントします。

位相計数モードに設定すると、TCR2 の TPSC2 ~ TPSC0 ビット、CKEG1、CKEG0 ビットの設定 にかかわらず TCLKA、TCLKB 端子は自動的に外部クロック入力端子として機能し、また TCNT2 は アップ / ダウンカウンタとなります。ただし、TCR2 の CCLR1、CCLR0 ビット、TIOR2、TIER2、TSR2、GRA2、GRB2 は有効ですので、インプットキャプチャ / アウトプットコンペア機能や割込み要因は 使用することができます。

位相計数モードはチャネル2のみがもつ機能です。

#### (1) 位相計数モードの設定手順例

位相計数モードの設定手順例を図 10.43 に示します。



図 10.43 位相計数モードの設定手順例

#### (2) 位相計数モードの動作例

位相計数モードの動作例を図 10.44 に、TCNT2 のアップ / ダウンカウント条件を表 10.9 にそれぞれ示します。

位相計数モードでは、TCLKA、TCLKB 端子の立上がり( )/立下がり( )の両エッジでカウントされます。このとき、TCLKA、TCLKB の位相差およびオーバラップはそれぞれ 1.5 ステート以上、パルス幅は 2.5 ステート以上必要です。



図 10.44 位相計数モードの動作例

表 10.9 アップ / ダウンカウント条件

| カウント方向 |     | アップフ | カウント |     |      | ダウンナ | コウント |      |
|--------|-----|------|------|-----|------|------|------|------|
| TCLKB  |     | High |      | Low | High |      | Low  |      |
| TCLKA  | Low |      | High |     |      | Low  |      | High |



図 10.45 位相計数モード時の位相差、オーバラップおよびパルス幅

## 10.4.8 バッファ動作

バッファ動作は、GR をアウトプットコンペアレジスタに設定した場合、GR をインプットキャプチャレジスタに設定した場合、リセット同期 PWM モード時、および相補 PWM モード時で機能が異なります。

バッファ動作はチャネル3、4のみがもつ機能です。

上記の条件でバッファ動作に設定すると以下のように動作します。

(1) GRがアウトプットコンペアレジスタの場合 コンペアマッチが発生すると当該チャネルのBRの値が、GRに転送されます。 この動作を図10.46に示します。



図 10.46 コンペアマッチバッファ動作

#### (2) GRがインプットキャプチャレジスタの場合

インプットキャプチャが発生するとTCNTの値をGRに転送すると同時に、それまで格納されていたGRの値をBRに転送します。

この動作を図10.47に示します。



図 10.47 インプットキャプチャバッファ動作

#### (3) 相補PWMモードの場合

TCNT3、TCNT4のカウント方向が変化するとBRの値がGRに転送されます。このとき、BRからGRへの転送は以下のタイミングで行われます。

- TCNT3 と GRA3 がコンペアマッチしたとき
- TCNT4 がアンダフローしたとき

#### (4) リセット同期PWMモードの場合 コンペアマッチA3によりBRの値が、GRに転送されます。

#### (1) バッファ動作の設定手順例

バッファ動作の設定手順例を図 10.48 に示します。



図 10.48 バッファ動作の設定手順例

#### (2) バッファ動作例

GRA をアウトプットコンペアレジスタに設定し、GRA と BRA をバッファ動作に設定したときの動作を図 10.49 に示します。

TCNT がコンペアマッチ B によりクリアされる周期カウント動作をしている場合の例です。また、TIOCA、TIOCB 端子は、それぞれコンペアマッチ A、B によるトグル出力が設定されています。

バッファ動作が設定されているため、コンペアマッチ A で TIOCA 端子がトグル出力を行うと同

時に、BRA の値が GRA に転送されます。この動作をコンペアマッチ A が発生するたびに繰り返します。

この転送タイミングを図 10.50 に示します。



図 10.49 バッファ動作例(1)(アウトプットコンペアレジスタに対するバッファ動作)



図 10.50 バッファ動作時のコンペアマッチタイミング例

GRA をインプットキャプチャレジスタに設定し、GRA と BRA をバッファ動作に設定したときの動作を図 10.51 に示します。

TCNT がインプットキャプチャ B によりカウンタクリアされる場合の例です。TIOCB 端子のインプットキャプチャ入力エッジは、立下がりエッジが選択され、また、TIOCA 端子のインプットキャプチャ入力エッジは、立上がり / 立下がりの両エッジが選択されているとします。バッファ動作が設定されているため、インプットキャプチャ A により TCNT の値が GRA に格納されると同時に、それまで格納されていた GRA の値が BRA に転送されます。

この転送タイミングを図 10.52 に示します。



図 10.51 バッファ動作例(2)(インプットキャプチャレジスタに対するバッファ動作)



図 10.52 バッファ動作時のインプットキャプチャタイミング

相補 PWM モード時、GRB3 と BRB3 をバッファ動作に設定したときの動作例を図 10.53 に示します。

バッファ動作を使用して GRB3 > GRA3 とすることにより、デューティ 0%の PWM 波形を生成した場合の例です。

BRB から GRB への転送は、TCNT3 と GRA3 がコンペアマッチしたとき、および TCNT4 がアンダフローしたときに行われます。



図 10.53 バッファ動作例(3)(相補 PWM モード時のバッファ動作)

#### 10.4.9 ITU 出力タイミング

チャネル 3、4 の ITU 出力は、TOER、TOCR の設定および外部トリガにより、出力を禁止したり 反転したりすることができます。

#### (1) TOER による ITU 出力の許可 / 禁止タイミング

TOER のマスタイネーブルビットを 0 にクリアして、ITU 出力を禁止する場合の例です。対応する入出力ポートの DR、DDR をあらかじめ設定しておくことにより、任意の値を出力することができます。

TOER による ITU 出力を許可 / 禁止するタイミングを図 10.54 に示します。



図 10.54 TOER へのライトによる ITU 出力禁止タイミングの例

#### (2) 外部トリガによる ITU 出力禁止タイミング

リセット同期 PWM モードまたは相補 PWM モード時に、TOCR の XTGD ビットが 0 にクリアされている状態でチャネル 1 のインプットキャプチャ A 信号が発生すると、TOER のマスタイネーブルビットが 0 にクリアされ ITU 出力が禁止されます。

このタイミングを図 10.55 に示します。



図 10.55 外部トリガによる ITU 出力禁止タイミングの例

#### (3) TOCR による出力反転タイミング

リセット同期 PWM モードまたは相補 PWM モード時に、TOCR のアウトプットレベルセレクト (OLS4、OLS3) ビットを反転することにより、出力レベルを反転することができます。 このタイミングを図 10.56 に示します。



図 10.56 TOCR へのライトによる ITU 出力レベル反転タイミングの例

## 10.5 割込み

ITU の割込み要因には、インプットキャプチャ/コンペアマッチ割込み、オーバフロー割込みの2種類があります。

### 10.5.1 ステータスフラグのセットタイミング

(1) コンペアマッチ時の IMFA、IMFB フラグのセットタイミング

IMF フラグは、GR と TCNT が一致したときに発生するコンペアマッチ信号により 1 にセットされます。コンペアマッチ信号は、一致した最後のステート(TCNT が一致したカウント値を更新するタイミング)で発生します。したがって、TCNT と GR が一致した後、TCNT 入力クロックが発生するまでコンペアマッチ信号は発生しません。

図 10.57 に IMF フラグのセットタイミングを示します。



図 10.57 コンペアマッチ時の IMFA、IMFB フラグのセットタイミング

(2) インプットキャプチャ時の IMFA、IMFB フラグのセットタイミング

インプットキャプチャ信号の発生により IMF フラグは 1 にセットされ、同時に TCNT の値が対応する GR に転送されます。

このタイミングを図 10.58 に示します。



図 10.58 インプットキャプチャ時の IMFA、IMFB フラグのセットタイミング

#### (3) オーバフローフラグ(OVF)のセットタイミング

OVF フラグは、TCNT がオーバフロー(H'FFFF H'0000)したとき、またはアンダフロー(H'0000 HFFFF)したときに 1 にセットされます。 このときのタイミングを図 10.59 に示します。



図 10.59 OVF フラグのセットタイミング

## 10.5.2 ステータスフラグのクリアタイミング

ステータスフラグは CPU が 1 の状態をリードした後 0 をライトするとクリアされます。 このタイミングを図 10.60 に示します。



図 10.60 ステータスフラグのクリアタイミング

## 10.5.3 割込み要因と DMA コントローラの起動

ITU は各チャネルごとにコンペアマッチ / インプットキャプチャ A 割込み、コンペアマッチ / インプットキャプチャ B 割込み、およびオーバフロー割込みをもっています。これら 2 種類の割込み計 15 本の割込みは、それぞれ独立のベクタアドレスが割り付けられています。割込み要求フラグが 1 にセットされ、かつ割込み許可ビットが 1 にセットされているとき、当該割込みが要求されます。チャネル間の優先順位は、IPRA、IPRB により変更可能です。詳細は「第5章 割込みコントロ

デャネル間の優元順位は、IPRA、IPRD により复更可能です。詳細は「第3章 割込のコンドローラ」を参照してください。 チャネル 0~3 のコンペアマッチ / インプットキャプチャ A 割込みは DMAC の起動要因とするこ

とができます。このときは、CPU へは当該割込みは要求されません。 ITU の割込み要因を表 10.10 に示します。

|      |       | - 10:10 110 日起の支出       |          |          |
|------|-------|-------------------------|----------|----------|
| チャネル | 割込み要因 | 内 容                     | DMAC の起動 | 優先順位*    |
| 0    | IMIA0 | コンペアマッチ / インプットキャプチャ A0 | 可        | 高        |
|      | IMIB0 | コンペアマッチ / インプットキャプチャ B0 | 不可       | <b>A</b> |
|      | OVI0  | オーバフロー 0                | 不可       | T        |
| 1    | IMIA1 | コンペアマッチ / インプットキャプチャ A1 | 可        |          |
|      | IMIB1 | コンペアマッチ / インプットキャプチャ B1 | 不可       |          |
|      | OVI1  | オーバフロー 1                | 不可       |          |
| 2    | IMIA2 | コンペアマッチ / インプットキャプチャ A2 | 可        |          |
|      | IMIB2 | コンペアマッチ / インプットキャプチャ B2 | 不可       |          |
|      | OVI2  | オーバフロー 2                | 不可       |          |
| 3    | IMIA3 | コンペアマッチ / インプットキャプチャ A3 | 可        |          |
|      | IMIB3 | コンペアマッチ / インプットキャプチャ B3 | 不可       |          |
|      | OVI3  | オーバフロー 3                | 不可       |          |
| 4    | IMIA4 | コンペアマッチ / インプットキャプチャ A4 | 不可       |          |
|      | IMIB4 | コンペアマッチ / インプットキャプチャ B4 | 不可       | I        |
|      | OVI4  | オーバフロー 4                | 不可       | 低        |

表 10.10 ITU 割込み要因

【注】 \* リセット直後の初期状態について示しています。チャネル間の優先順位は IPRA、IPRB により変更可能です。

## 10.6 使用上の注意

ITU の動作中、次のような競合や動作が起こりますので、注意してください。

#### (1) TCNT のライトとクリアの競合

TCNT のライトサイクル中の  $T_3$ ステートで、カウントクリア信号が発生すると、TCNT への書込みサイクルは行われず TCNT のクリアが優先されます。

このタイミングを図 10.61 に示します。



図 10.61 TCNT のライトとクリアの競合

#### (2) TCNT のワードライトとカウントアップの競合

TCNT のワードライトサイクル中の  $T_3$ ステートでカウントアップが発生しても、カウントアップ されずカウンタライトが優先されます。

このタイミングを図 10.62 に示します。



図 10.62 TCNT のワードライトとカウントアップの競合

#### (3) TCNT のバイトライトとカウントアップの競合

TCNT のバイトライトサイクル中の  $T_2$ ステートまたは  $T_3$ ステートでカウントアップが発生しても、ライトを行った側のバイトデータはカウントアップされず、カウンタライトが優先されます。ライトを行わなかった側のバイトデータもカウントアップされずライトする前の内容となります。このタイミングを図 10.63 に示します。

TCNTH のバイトライトサイクル中の T, ステートでカウントアップが発生した場合の例です。



図 10.63 TCNT のバイトライトとカウントアップの競合

#### (4) GR のライトとコンペアマッチの競合

GR のライトサイクル中の  $T_3$ ステートでコンペアマッチが発生しても、GR のライトが優先され、コンペアマッチ信号は禁止されます。 このタイミングを図 10.64 に示します。



図 10.64 GR のライトとコンペアマッチの競合

#### (5) TCNT のライトとオーバフロー / アンダフローとの競合

TCNT のライトサイクル中の  $T_3$ ステートでオーバフローが発生した場合、カウントアップされずカウンタライトが優先されます。このとき OVF フラグは 1 にセットされます。アンダフローの場合も同様です。

このタイミングを図 10.65 に示します。



図 10.65 TCNT のライトとオーバフローの競合

#### (6) GR のリードとインプットキャプチャの競合

GR のリードサイクル中の  $T_3$ ステートで、インプットキャプチャ信号が発生すると、リードされるデータはインプットキャプチャ転送前のデータです。 このタイミングを図 10.66 に示します。



図 10.66 GR のリードとインプットキャプチャの競合

## (7) インプットキャプチャによるカウンタクリアとカウントアップの競合

インプットキャプチャ信号とカウントアップ信号が同時に発生すると、カウントアップされずインプットキャプチャによるカウンタクリアが優先されます。また、GRにはカウンタクリア前の TCNTの内容が転送されます。

このタイミングを図 10.67 に示します。



図 10.67 インプットキャプチャによるカウンタクリアとカウントアップの競合

#### (8) GR のライトとインプットキャプチャの競合

GR のライトサイクル中の  $T_3$ ステートで、インプットキャプチャ信号が発生すると、GR への書込みは行われず、インプットキャプチャが優先されます。

このタイミングを図 10.68 に示します。



図 10.68 GR のライトとインプットキャプチャの競合

#### (9) 周期設定上の注意事項

コンペアマッチによるカウンタクリアを設定した場合、TCNT は GR の値と一致した最後のステート(TCNT が一致したカウント値を更新するタイミング)でクリアされます。このため、実際のカウンタ周波数は次の式のようになります。

f = /(N+1)

(f:カウンタ周波数、:動作周波数、N:GRの設定値)

#### (10) BR のライトとインプットキャプチャの競合

BR をインプットキャプチャバッファレジスタとして使用しているとき、ライトサイクル中の T3 ステートでインプットキャプチャ信号が発生すると、BR へのライトは行われずバッファ動作が優先されます。

このタイミングを図 10.69 に示します。



図 10.69 BR のライトとインプットキャプチャの競合

#### (11) 同期動作時のライト動作に関する注意事項

同期動作を設定した状態で、TCNT のバイトライトを行った場合、同期しているすべてのカウンタはアドレスで指定した TCNT と、16 ビットすべて同じ値となります。

#### (例)チャネル2、3を同期モードで指定した場合

• チャネル2/チャネル3へのバイトライト



チャネル2/チャネル3へのワードライト



#### (12) リセット同期 PWM モード / 相補 PWM モード設定時の注意事項

TFCRのCMD1、CMD0ビットを設定するときは、次のことに注意してください。

- CMD1、CMD0 ビットへのライトは、TCNT3、TCNT4 が停止中に行ってください。
- リセット同期 PWM モードと相補 PWM モードの相互の設定変更は禁止されています。通常 動作(CMD1 ビットを 0 にクリア)に設定した後に、リセット同期 PWM モードまたは相補 PWM モードに設定してください。

#### (13)ITU の動作モード一覧

表 10.11(1) ITU の動作モード (チャネル 0)

| $\neg$ |       | 7                           |             |        |               |               |               |               |                                            |                                       |                    |
|--------|-------|-----------------------------|-------------|--------|---------------|---------------|---------------|---------------|--------------------------------------------|---------------------------------------|--------------------|
|        | TCR0  | クロック<br>選択                  |             |        |               |               |               |               |                                            |                                       |                    |
|        | TC    | クリア<br>選択                   |             |        |               |               |               |               | CCLR1=0<br>CCLR0=1                         | CCLR1=1<br>CCLR0=0                    | CCLR1=1<br>CCLR0=1 |
|        | TIOR0 | 108                         |             | *      |               | IOB2=0<br>他任意 |               | IOB2=1<br>他任意 |                                            |                                       |                    |
|        |       | IOA                         |             |        | IOA2=0<br>他任意 |               | IOA2=1<br>他任意 |               |                                            |                                       |                    |
|        | TOER  | 出力 マスタ<br>レベル イネーブル<br>セレクト |             | ,      |               | ı             | ,             | -             | ı                                          |                                       | ı                  |
|        | SS    | 出力<br>レベル<br>セレクト           | -           | -      |               | -             | -             | -             | -                                          | 1                                     | 1                  |
| レジスタ設定 | 2     | XTGD                        | -           | -      |               |               | -             | -             | 1                                          |                                       | 1                  |
| レジス    |       | バッファ<br>動作                  | -           |        |               |               |               |               | 1                                          |                                       |                    |
|        | TFCR  | リセット バッファ<br>同期 動作<br>PWM   | -           | -      | -             |               | -             | -             | -                                          | -                                     | ı                  |
|        |       | 相補<br>PWM                   | -           | -      |               |               | -             | -             | -                                          |                                       |                    |
|        |       | PWM                         |             | PWM0=1 | PWM0=0        |               | PWM0=0        | PWM0=0        |                                            |                                       |                    |
|        | TMDR  | FDIR                        | -           | -      | -             | -             | -             | -             | -                                          | -                                     | •                  |
|        |       | MDF                         | -           | -      |               |               | -             | -             | -                                          |                                       |                    |
|        | TSNC  | 同期動作                        | SYNC0=1     |        |               |               |               |               |                                            |                                       | SYNC0=1            |
| 動作モード  |       |                             | 同期プリセット     | PWMモード | アウトブットコンペアA機能 | アウトブットコンペアB機能 | インプットキャプチャA機能 | インプットキャプチャB機能 | カ コンペアマッチ/<br>ウ インプットキャプチャA<br>ン でクリア<br>カ | プロンペアマッチ /<br>ア インブットキャブチャB<br>戦 でクリア | 同期クリア              |
|        |       |                             | <u>[[D,</u> | Ъ      | 1             | l,            | 7             | 7             | ントハバイ                                      | ·17校值                                 |                    |

【記号説明】 :設定可能(有効)です。 - :設定は当該動作モードに影響しません。 - :設定は当該動作モードでは、インブットキャブチャ機能は使用できません。また、コンペアマッチAとコンペアマッチBが同時に発生した場合、 【注】\* PVMMモードでは、インブットキャブチャ機能は使用できません。また、コンペアマッチAとコンペアマッチBが同時に発生した場合、 コンペアマッチ信号は禁止されます。

ITU の動作モード (チャネル1) 表 10.11(2) クロック 選択 TCR1 CCLR1=0 CCLR0=1 CCLR1=1 CCLR0=0 CCLR1=1 CCLR0=1 クリア 選択 IOB2=0 他任意 IOB2=1 他任意 \* 10B TIOR1 IOA2=0 他任意 IOA2=1 他任意 <u>0</u> マスタイネーブル TOER 出 し イベア セレク TOCR XTGD **%** レジスタ設定 バッファ 動作 リセット 回題 PWM TFCR 相補 PWM ı PWM1=0 PWM1=0 PWM1=1 PWM1=0 PWM FDIR TMDR MDF 同期動作 SYNC1=1 SYNC1=' TSNC インプットキャプチャA でクリア インプットキャプチャB でクリア アウトプットコンペアA機能 アウトプットコンペアB機能 インプットキャプチャB機能 インプットキャプチャA機能 コンペアマッチ/ コンペアマッチ/ 司期プリセット 同期クリア PWMモード 動作モード

【記号説明】

カウンタクリア機能

コンペアマッチAとコンペアマッチBが同時に発生した場合、 説定可能(有効)です。
 ・・設定は当該動作モードに影響しません。
 「注】\*1 PWMモードでは、インプットキャプチャ機能は使用できません。また、コンペアマッチAとコンペアマッチBが同コンペアマッチ信号は禁止されます。
 \*2 チャネル3とチャネル4が相補PWMモードまたはリセット同期PWMモードで動作している時のみ有効となります。

表 10.11(3) ITU の動作モード(チャネル 2)

| 動作モード  | TSNC  | 同期動作              | 同期プリセット SYNC2=1 | PWMモード | アウトブットコンペアA機能 | アウトブットコンペアB機能 | インブットキャプチャA機能 | インプットキャプチャB機能 | コンベアマッチ /<br>インブットキャブチャA<br>でクリア | コンベアマッチ /<br>インブットキャブチャB<br>でクリア | 同期クリア SYNC2=1      | 位相計数モード |
|--------|-------|-------------------|-----------------|--------|---------------|---------------|---------------|---------------|----------------------------------|----------------------------------|--------------------|---------|
|        | -     | MDF               |                 |        |               |               |               |               |                                  |                                  |                    | MDF=1   |
|        | TMDR  | FDIR              |                 |        | 1             |               |               |               | 1                                | 1                                | 1                  |         |
|        |       | PWM               |                 | PWM2=1 | PWM2=0        |               | PWM2=0        | PWM2=0        |                                  |                                  |                    |         |
|        |       | 相補<br>PWM         |                 |        |               |               |               |               | 1                                |                                  | 1                  |         |
| トジス    | TFCR  | リセット<br>同期<br>PWM |                 |        |               |               |               | -             |                                  |                                  | 1                  |         |
|        |       | バッファ<br>動作        |                 |        |               |               |               |               |                                  |                                  | 1                  |         |
| レジスタ設定 | TOCR  | ХТGD              |                 |        |               |               |               |               |                                  | 1                                | 1                  | 1       |
|        | SR.   | 出力<br>レベル<br>セレクト |                 |        |               |               |               |               |                                  |                                  |                    | 1       |
|        | TOER  | マスタ<br>イネープル      | -               |        |               |               |               | -             |                                  | -                                | -                  |         |
|        | JIL   | IOA               |                 |        | IOA2=0<br>他任意 |               | IOA2=1<br>他任意 |               |                                  |                                  |                    |         |
|        | TIOR2 | 801               |                 | *      |               | IOB2=0<br>他任意 |               | IOB2=1<br>他任意 |                                  |                                  |                    |         |
|        | TC    | クリア<br>選択         |                 |        |               |               |               |               | CCLR1=0<br>CCLR0=1               | CCLR1=1<br>CCLR0=0               | CCLR1=1<br>CCLR0=1 |         |
|        | TCR2  | クロック<br>選択        |                 |        |               |               |               |               |                                  |                                  |                    |         |

【記号説明】 :設定可能(有効)です。 - :設定は当該動作モードに影響しません。 【注】\* PWMモードでは、インブットキャブチャ機能は使用できません。また、コンペアマッチAとコンペアマッチBが同時に発生した場合、 コンペアマッチ信号は禁止されます。

|        |       |                   |         |                      |                      | ₹             | 長 10.1               | 1(4)                 | ITU (                                  | の動作モ                                | ード(チ                    | ヤオ                             | いい                             | 3)            |               |
|--------|-------|-------------------|---------|----------------------|----------------------|---------------|----------------------|----------------------|----------------------------------------|-------------------------------------|-------------------------|--------------------------------|--------------------------------|---------------|---------------|
|        | TCR3  | クロック<br>選択        |         |                      |                      |               |                      |                      |                                        |                                     |                         | <del>%</del>                   |                                |               |               |
|        | TC    | クリア<br>選択         |         |                      |                      |               |                      |                      | CCLR1=0<br>CCLR0=1                     | CCLR1=1<br>CCLR0=0                  | CCLR1=1<br>CCLR0=1      | CCLR1=0<br>CCLR0=0             | CCLR1=0<br>CCLR0=1             |               |               |
|        | TIOR3 | IOB               |         | *2                   |                      | IOB2=0<br>他任意 |                      | IOB2=1<br>他任意        |                                        |                                     |                         |                                | -                              |               |               |
|        | DIT   | IOA               |         | -                    | IOA2=0<br>他任意        |               | IOA2=1<br>他任意        |                      |                                        |                                     |                         |                                | -                              |               |               |
|        | TOER  | マスタ<br>イネーブル      | *       |                      |                      |               | EA3I<br>無効<br>他任意    | EB3は<br>無効<br>他任意    | *                                      | *                                   | *                       |                                |                                | *             | *1            |
|        | SR    | 出力<br>アベラ<br>セアクト |         | ,                    |                      |               |                      | •                    |                                        |                                     |                         |                                |                                |               |               |
| レジスタ設定 | TOCR  | ХТGD              |         |                      |                      | -             | -                    | -                    | -                                      | -                                   | -                       | 9*                             | 9*                             |               | -             |
| レジス    |       | バッファ<br>動作        |         |                      |                      |               |                      |                      |                                        |                                     |                         |                                |                                | BFA3=1<br>他任意 | BFB3=1<br>他任意 |
|        | TFCR  | リセット<br>回期<br>PWM |         | CMD1=0               | CMD1=0               | CMD1=0 CMD1=0 | CMD1=0               | CMD1=0               | **                                     | CMD1=0 CMD1=0                       |                         | CMD1=1 CMD1=1<br>CMD0=0 CMD0=0 | CMD1=1<br>CMD0=1               |               |               |
|        |       | 相補<br>PWM         | *3      | PWM3=1 CMD1=0 CMD1=0 | PWM3=0 CMD1=0 CMD1=0 | CMD1=0        | PWM3=0 CMD1=0 CMD1=0 | PWM3=0 CMD1=0 CMD1=0 | CMD1=1<br>CMD0=0<br>は禁止                | CMD1=0                              | CMD1=1<br>CMD0=0<br>は禁止 | CMD1=1<br>CMD0=0               | CMD1=1 CMD1=1<br>CMD0=1 CMD0=1 |               |               |
|        |       | PWM               |         | PWM3=1               | PWM3=0               |               | PWM3=0               | PWM3=0               |                                        |                                     |                         | -                              | -                              |               |               |
|        | TMDR  | FDIR              |         |                      | 1                    | 1             | 1                    | ī                    |                                        |                                     |                         |                                | -                              |               | 1             |
|        |       | MDF               |         |                      |                      |               |                      | i                    |                                        |                                     | -                       |                                | -                              |               |               |
|        | TSNC  | 同期動作              | SYNC3=1 |                      |                      |               |                      |                      |                                        |                                     | SYNC3=1                 | *3                             |                                |               |               |
| 動作モード  |       |                   | 同期プリセット | PWMモード               | アウトプットコンペアA機能        | アウトブットコンペアB機能 | インプットキャプチャA機能        | インプットキャプチャB機能        | カ コンペアマッチ /<br>ウ インプットキャプチャA<br>ン でクリア | リコンペアマッチ /<br>インブットキャブチャB<br>※ でクリア | 同期クリア                   | 相補PWMモード                       | リセット同期PWMモード                   | バッファ動作(BRA)   | バッファ動作(BRB)   |
|        |       |                   |         | ā                    | F                    | P             | 7                    | 7                    | アバハかん                                  | , _, 」、検値                           |                         | 罹                              | $\overline{}$                  | <             | <             |

<sup>【</sup>記号説明】 : 設定可能(有効)です。 - : 設定は当該動作モードに影響しません。 - : 設定は当該動作モードに影響しません。 \*2 PMAモードでは、インプットキャブチャ機能は使用できません。また、コンペアマッチAとコンペアマッチBが同時に発生した場合、 2 DMATモードでは、インプットキャブチャ機能は使用できません。また、コンペアマッチAとコンペアマッチBが同時に発生した場合、 \*3 相補PWMモード設定時には、チャネル3とチャネル4を同時に同期動作設定しないでください。 \*4 インブットキャブチャAによるカウンタクリアは、リセット同期PWMモード設定時には使用できません。 \*5 相補PWMモード設定時のクロック選択は、チャネル3とチャネル4を同一としてください。 \*6 チャネル1のインブットキャブチャA機能を使用してください。

| 表 10.11(5) ITU の動作モード(チャネル 4) |
|-------------------------------|
|-------------------------------|

| 動作モード                                       |         |     |      |        |                                |                   | レジス           | レジスタ設定 |                   |                    |               |               |                    |        |
|---------------------------------------------|---------|-----|------|--------|--------------------------------|-------------------|---------------|--------|-------------------|--------------------|---------------|---------------|--------------------|--------|
|                                             | TSNC    |     | TMDR |        |                                | TFCR              |               | TOCR   | ,R                | TOER               | TIC           | TIOR4         | TCR4               | 4.     |
|                                             | 同期動作    | MDF | FDIR | PWM    | 相補<br>PWM                      | リセット<br>同期<br>PWM | バッファ<br>動作    | XTGD   | 出力<br>レベル<br>セレクト | マスタ<br>イネーブル       | IOA           | IOB           | クリア選択              | クロック選択 |
| 同期プリセット                                     | SYNC4=1 |     |      |        | *3                             |                   |               |        |                   | *                  |               |               |                    |        |
| PWMモ-ド                                      |         | 1   | ,    | PWM4=1 | PWM4=1 CMD1=0 CMD1=0           | CMD1=0            |               | ,      | 1                 |                    | ,             | *2            |                    |        |
| アウトプットコンペアA機能                               |         |     |      | PWM4=0 | PWM4=0 CMD1=0 CMD1=0           | CMD1=0            |               |        | -                 |                    | IOA2=0<br>他任意 |               |                    |        |
| アウトプットコンペアB機能                               |         | -   | 1    |        | CMD1=0 CMD1=0                  | CMD1=0            |               |        | -                 |                    |               | IOB2=0<br>他任意 |                    |        |
| インプットキャプチャA機能                               |         |     | 1    | PWM4=0 | PWM4=0 CMD1=0 CMD1=0           | CMD1=0            |               |        | 1                 | EA4I式<br>無効<br>他任意 | IOA2=1<br>他任意 |               |                    |        |
| インプットキャプチャB機能                               |         |     | 1    | PWM4=0 | PWM4=0 CMD1=0 CMD1=0           | CMD1=0            |               |        |                   | EB4lは<br>無効<br>他任意 |               | IOB2=1<br>他任意 |                    | (3)    |
| カ コンペアマッチ /<br>ウ インブットキャブチャA<br>ン でクリア<br>ク |         | -   |      |        | CMD1=1<br>CMD0=0<br>は禁止        | **                |               | -      |                   | *                  |               |               | CCLR1=0<br>CCLR0=1 |        |
| リ コンベアマッチ /<br>ア インプットキャプチャB<br>機 でクリア      |         |     |      |        | CMD1=1<br>CMD0=0<br>は禁止        | *                 |               |        |                   | *                  |               |               | CCLR1=1<br>CCLR0=0 |        |
| 同期クリア                                       | SYNC4=1 |     |      |        | CMD1=1<br>CMD0=0<br>は禁止        | *                 |               |        |                   | *                  |               |               | CCLR1=1<br>CCLR0=1 | -11()  |
| 相補PWMモード                                    | e*      |     |      | ,      | CMD1=1 CMD1=1<br>CMD0=0 CMD0=0 | CMD1=1<br>CMD0=0  |               |        |                   |                    |               |               | CCLR1=0<br>CCLR0=0 | *      |
| リセット同期PWMモード                                |         |     |      |        | CMD1=1<br>CMD0=1               | CMD1=1<br>CMD0=1  |               |        |                   |                    |               |               | 9*                 | 9*     |
| パッファ動作(BRA)                                 |         |     | 1    |        |                                |                   | BFA4=1<br>他任意 |        |                   | *                  |               |               |                    |        |
| バッファ動作(BRB)                                 |         | -   |      |        |                                |                   | BFB4=1<br>他任意 | -      | -                 | *1                 |               |               |                    |        |
| 【記号説明】                                      |         |     |      |        |                                |                   |               |        |                   |                    |               |               |                    |        |

【記号説明】 : 設定可能(有効)です。 - : 設定は当該動作モードに影響しません。 【注】\*1 マスタイネーブルピットの設定は、波形出力動作時のみ有効となります。 【注】\*2 PWMモードでは、インブットキャブチャ機能は使用できません。また、コンペアマッチAとコンペアマッチBが同時に発生した場合、 \*2 PWMモードでは、インブットキャブチャ機能は使用できません。また、コンペアマッチAとコンペアマッチBが同時に発生した場合、

コンペアマッチ信号は禁止されます。
\*3 相補PWMモード設定時には、チャネル3とチャネル4を同時に同期動作設定しないでください。
\*4 日セット同期PWMモード設定時には、カウンタクリア機能は有効ですが、TCNT4は独立動作しています。出力汲形には影響しません。
\*5 相補PWMモード設定時のクロック選択は、チャネル3とチャネル4を同一としてください。
\*6 相補PWMモード設定時のクロック選択は、チャネル3とチャネル4を同一としてください。
\*6 リセット同期PWMモード動作時は、TCR4の設定は有効ですが、TCNT4は独立動作しています。出力波形には影響しません。

# 11. プログラマブルタイミングパターンコントローラ (TPC)

## 11.1 概要

本 LSI は、16 ビットインテグレーテッドタイマユニット (ITU) をタイムベースとしてパルス出力を行うプログラマブルタイミングパターンコントローラ (TPC) を内蔵しています。TPC は 4 ビット単位の TPC 出力グループ  $3\sim0$  から構成されており、これらは同時に動作させることも、独立に動作させることも可能です。

#### 11.1.1 特長

TPC の特長を以下に示します。

- 出力データ 16 ビット 最大16ビットのデータ出力が可能で、TPC出力をビット単位に許可することができます。
- 4 系統の出力可能 4ビット単位のグループで出力トリガ信号が選択可能で、最大4ビット×4系統の出力を行うことができます。
- 出力トリガ信号を選択可能 ITUの4チャネルのコンペアマッチ信号の中から、グループごとに出力トリガ信号を選択することができます。
- ノンオーバラップ動作 複数のパルス出力の間のノンオーバラップ期間を設定することができます。
- DMA コントローラ (DMAC) との連携動作可能 出力トリガ信号に選択したコンペアマッチ信号でDMACを起動することにより、CPUの介在 なくデータを順次出力することができます。

## 11.1.2 ブロック図

TPC のブロック図を図 11.1 に示します。



図 11.1 TPC のブロック図

## 11.1.3 端子構成

TPC の端子構成を表 11.1 に示します。

表 11.1 端子構成

| 名 称       | 略 称              | 入出力 | 機能            |
|-----------|------------------|-----|---------------|
| TPC 出力 0  | TP₀              | 出力  | グループ 0 のパルス出力 |
| TPC 出力 1  | TP <sub>1</sub>  | 出力  |               |
| TPC 出力 2  | TP <sub>2</sub>  | 出力  |               |
| TPC 出力 3  | TP <sub>3</sub>  | 出力  |               |
| TPC 出力 4  | TP₄              | 出力  | グループ 1 のパルス出力 |
| TPC 出力 5  | TP₅              | 出力  |               |
| TPC 出力 6  | TP <sub>6</sub>  | 出力  |               |
| TPC 出力 7  | TP,              | 出力  |               |
| TPC 出力 8  | TP <sub>8</sub>  | 出力  | グループ 2 のパルス出力 |
| TPC 出力 9  | $TP_{_9}$        | 出力  |               |
| TPC 出力 10 | TP <sub>10</sub> | 出力  |               |
| TPC 出力 11 | TP <sub>11</sub> | 出力  |               |
| TPC 出力 12 | TP <sub>12</sub> | 出力  | グループ3のパルス出力   |
| TPC 出力 13 | TP <sub>13</sub> | 出力  |               |
| TPC 出力 14 | TP <sub>14</sub> | 出力  |               |
| TPC 出力 15 | TP <sub>15</sub> | 出力  |               |

#### 11.1.4 レジスタ構成

TPC のレジスタ構成を表 11.2 に示します。

| アドレス*1          | 名 称                  | 略称    | R/W     | 初期値  |
|-----------------|----------------------|-------|---------|------|
| H'FFD1          | ポート A データディレクションレジスタ | PADDR | W       | H'00 |
| H'FFD3          | ポート A データレジスタ        | PADR  | R/(W)*2 | H'00 |
| H'FFD4          | ポートBデータディレクションレジスタ   | PBDDR | W       | H'00 |
| H'FFD6          | ポートBデータレジスタ          | PBDR  | R/(W)*2 | H'00 |
| H'FFA0          | TPC 出力モードレジスタ        | TPMR  | R/W     | H'F0 |
| H'FFA1          | TPC 出力コントロールレジスタ     | TPCR  | R/W     | H'FF |
| H'FFA2          | ネクストデータイネーブルレジスタ B   | NDERB | R/W     | H'00 |
| H'FFA3          | ネクストデータイネーブルレジスタ A   | NDERA | R/W     | H'00 |
| H'FFA5/H'FFA7*3 | ネクストデータレジスタ A        | NDRA  | R/W     | H'00 |
| H'FFA4/H'FFA6*3 | ネクストデータレジスタB         | NDRB  | R/W     | H'00 |

表 11.2 レジスタ構成

- 【注】 \*1 アドレスの下位 16 ビットを示しています。
  - \*2 TPC 出力として使用しているビットは、ライトできません。
  - \*3 TPCRの設定によりTPC出力グループ0とTPC出力グループ1の出力トリガが同一の場合はNDRAのアドレスはH'FFA5となり、出力トリガが異なる場合はグループ0に対応するNDRAのアドレスはH'FFA7、グループ1に対応するNDRAのアドレスはH'FFA5となります。

同様に、TPCR の設定により TPC 出力グループ 2 と TPC 出力グループ 3 の出力トリガが同一の場合は NDRB のアドレスは H'FFA4 となり出力トリガが異なる場合はグループ 2 に対応する NDRB のアドレスは H'FFA6、グループ 3 に対応する NDRB のアドレスは H'FFA4 となります。

# 11.2 各レジスタの説明

# 11.2.1 ポート A データディレクションレジスタ (PADDR)

PADDR は 8 ビットのライト専用のレジスタで、ポート A の各端子の入出力方向をビット単位に設定します。

| ビット | : _ | 7      | 6      | 5      | 4      | 3      | 2      | 1      | 0                   |
|-----|-----|--------|--------|--------|--------|--------|--------|--------|---------------------|
|     |     | PA7DDR | PA6DDR | PA5DDR | PA4DDR | PA3DDR | PA2DDR | PA1DDR | PA <sub>0</sub> DDR |
| 初期值 | :   | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0                   |
| R/W | :   | W      | W      | W      | W      | W      | W      | W      | W                   |
|     |     |        |        |        |        |        |        |        |                     |

ポートAデータディレクション $7 \sim 0$ ポートAの各端子の入出力を選択するビットです。

ポート A は  $TP_7 \sim TP_0$ 端子との兼用端子となっています。 TPC 出力を行う端子に対応するビットは 1 にセットしてください。

PADDR の詳細は、「9.11 ポートA」を参照してください。

## 11.2.2 ポート A データレジスタ (PADR)

PADR は 8 ビットのリード / ライト可能なレジスタで、TPC 出力を使用する場合、グループ 0、1 の出力データを格納します。



<u>ホートAテータ7~0</u> TPC出力グループ0、1の出力データを格納するビットです。

【注】 \* NDERAにより、TPC出力に設定されたビットはリード専用となります。

PADR の詳細は、「9.11 ポートA」を参照してください。

## 11.2.3 ポート B データディレクションレジスタ ( PBDDR )

PBDDR は8ビットのライト専用のレジスタで、ポートBの各端子の入出力方向をビット単位に設定します。

ビット: 7 6 5 4 3 2 1 0 PB7DDR | PB6DDR | PB5DDR | PB4DDR | PB3DDR | PB2DDR | PB1DDR PB<sub>0</sub>DDR 0 初期值: 0 0 0 0 0 0 0 R/W: W W W W W W W W

ポート B は  $TP_{15} \sim TP_{8}$ 端子との兼用端子となっています。 TPC 出力を行う端子に対応するビットは 1 にセットしてください。

PBDDR の詳細は、「9.12 ポートB」を参照してください。

### 11.2.4 ポートBデータレジスタ(PBDR)

PBDR は 8 ビットのリード / ライト可能なレジスタで、TPC 出力を使用する場合、PBDR はグループ 2、3 の出力データを格納します。



 $\frac{ \vec{\pi} - \text{NB}\vec{\tau} - 97 \sim 0}{\text{TPC出力グループ2}}$ 、3の出力データを格納するビットです。

【注】 \* NDERBにより、TPC出力に設定されたビットはリード専用となります。

PBDR の詳細は、「9.12 ポートB」を参照してください。

## 11.2.5 ネクストデータレジスタ A ( NDRA )

NDRA は 8 ビットのリード / ライト可能なレジスタで、TPC 出力グループ 1、0 (  $TP_7 \sim TP_0$  端子 ) の次の出力データを格納します。TPC 出力を行う場合、TPCR で指定した ITU のコンペアマッチが発生したときに、NDRA の内容が PADR の対応するビットに転送されます。

NDRA のアドレスは、TPC 出力グループ 0、1 の出力トリガを同一に設定した場合と異なるように設定した場合とで異なります。

NDRA はリセット、またはハードウェアスタンバイモード時に H'00 にイニシャライズされます。 ソフトウェアスタンバイモード時にはイニシャライズされません。

#### (1) TPC 出力グループ 0、1 の出力トリガが同一の場合

TPC 出力グループ 0、1 の出力トリガとなるコンペアマッチを同一にすると、NDRA のアドレスは H'FFA5 となります。グループ 1、0 はそれぞれ上位 4 ビット、下位 4 ビットになります。このとき、アドレス H'FFA7 はすべてリザーブビットとなります。リザーブビットはリードすると常に 1 が読み出され、ライトは無効です。

#### (a) アドレス: H'FFA5



### (b) アドレス:H'FFA7



### (2) TPC 出力グループ 0、1 の出力トリガが異なる場合

TPC 出力グループ 0、1 の出力トリガとなるコンペアマッチを別にすると、NDRA の上位 4 ビット(グループ 1)のアドレスは HFFA5、NDRA の下位 4 ビット(グループ 0)のアドレスは HFFA7 となります。このとき、アドレス HFFA5 のビット  $3 \sim 0$ 、アドレス HFFA7 のビット  $7 \sim 4$  はリザーブビットとなります。リザーブビットはリードすると常に 1 が読み出され、ライトは無効です。

#### (a) アドレス: H'FFA5



#### (b) アドレス: H'FFA7



## 11.2.6 ネクストデータレジスタ B ( NDRB )

NDRB は 8 ビットのリード / ライト可能なレジスタで、TPC 出力グループ 3、2( $TP_{15} \sim TP_8$ 端子)の次の出力データを格納します。TPC 出力を行う場合、TPCR で指定した ITU のコンペアマッチが発生したときに、NDRB の内容が PBDR の対応するビットに転送されます。NDRB のアドレスは、TPC 出力グループ 2、3 の出力トリガを同一に設定した場合と異なるように設定した場合とで異なります。

NDRB はリセット、またはハードウェアスタンバイモード時に H'00 にイニシャライズされます。 ソフトウェアスタンバイモード時にはイニシャライズされません。

#### (1) TPC 出力グループ 2、3 の出力トリガが同一の場合

TPC 出力グループ 2、3 の出力トリガとなるコンペアマッチを同一にすると、NDRB のアドレスは HFFA4 となります。グループ 3、2 はそれぞれ下位 4 ビット、上位 4 ビットになります。このとき、アドレス HFFA6 はすべてリザーブビットとなります。リザーブビットはリードすると常に 1 が読み出され、ライトは無効です。

#### (a) アドレス: H'FFA4



#### (b) アドレス: H'FFA6



### (2) TPC 出力グループ 2、3 の出力トリガが異なる場合

TPC 出力グループ 2、3 の出力トリガとなるコンペアマッチを別にすると、NDRB の上位 4 ビット (グループ 3) のアドレスは H'FFA4、NDRB の下位 4 ビット (グループ 2) のアドレスは H'FFA6 となります。このとき、アドレス H'FFA4 のビット 3~0、アドレス H'FFA6 のビット 7~4 はリザーブビットとなります。リザーブビットはリードすると常に 1 が読み出され、ライトは無効です。

#### (a) アドレス: H'FFA4



#### (b) アドレス: H'FFA6



## 11.2.7 ネクストデータイネーブルレジスタ A ( NDERA )

NDERA は 8 ビットのリード / ライト可能なレジスタで、TPC 出力グループ 1、0 (  $TP_7 \sim TP_9$  端子 ) の許可 / 禁止をビット単位で選択します。

| ビット:  | 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     |
|-------|-------|-------|-------|-------|-------|-------|-------|-------|
|       | NDER7 | NDER6 | NDER5 | NDER4 | NDER3 | NDER2 | NDER1 | NDER0 |
| 初期値:  | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| R/W : | R/W   |
|       |       |       |       |       |       |       |       |       |

<u>ネクストデータイネーブル7~0</u> TPC出力グループ1、0の許可 / 禁止を 選択するビットです。

NDERA により TPC 出力が許可されたビットは、TPCR で選択された ITU のコンペアマッチが発生すると、NDRA の値が PADR の当該ビットに自動転送され出力値が更新されます。 TPC 出力を禁止されているビットについては、NDRA から PADR への転送は行われず出力値も変化しません。

NDERA はリセット、またはハードウェアスタンバイモード時に H'00 にイニシャライズされます。 ソフトウェアスタンバイモード時にはイニシャライズされません。

ビット 7~0: ネクストデータイネーブル 7~0 (NDER7~NDER0)
TPC 出力グループ 1、0 (TP,~TP,端子)の許可/禁止をビット単位で選択します。

| ビット7~0        | 説明                                            |       |
|---------------|-----------------------------------------------|-------|
| NDER7 ~ NDER0 |                                               |       |
| 0             | TPC 出力 TP,~TP。を禁止(NDR7~NDR0 から PA,~PA。への転送禁止) | (初期値) |
| 1             | TPC 出力 TP,~TP。を許可(NDR7~NDR0 から PA,~PA。への転送許可) |       |

## 11.2.8 ネクストデータイネーブルレジスタ B ( NDERB )

NDERB は 8 ビットのリード / ライト可能なレジスタで、TPC 出力グループ 3、2 (  $TP_{15} \sim TP_{8}$  端子 ) の許可 / 禁止をビット単位で選択します。

| ビット:  | 7                       | 6      | 5      | 4      | 3         | 2       | 1     | 0     |
|-------|-------------------------|--------|--------|--------|-----------|---------|-------|-------|
|       | NDER15                  | NDER14 | NDER13 | NDER12 | NDER11    | NDER10  | NDER9 | NDER8 |
| 初期値:  | 0                       | 0      | 0      | 0      | 0         | 0       | 0     | 0     |
| R/W : | R/W                     | R/W    | R/W    | R/W    | R/W       | R/W     | R/W   | R/W   |
|       |                         |        |        |        |           |         |       |       |
|       |                         |        | ネク     | ストデータ  | <br>イネーブ川 | √15 ~ 8 |       |       |
|       | <u>ネクストデータイネーブル15~8</u> |        |        |        |           |         |       |       |

<u>ネクストチータイネーフル15~6</u> TPC出力グループ3、2の許可 / 禁止を 選択するビットです。

NDERB により TPC 出力が許可されたビットは、TPCR で選択された ITU のコンペアマッチが発生すると、NDRB の値が PBDR の当該ビットに自動転送され出力値が更新されます。TPC 出力を禁止されているビットについては、NDRB から PBDR への転送は行われず出力値も変化しません。NDERB はリセット、またはハードウェアスタンバイモード時に H'00 にイニシャライズされます。

ビット 7~0: ネクストデータイネーブル 15~8 (NDER15~NDER8)
TPC 出力グループ 3、2 (TP.。~TP.端子)の許可/禁止をビット単位で選択します。

ソフトウェアスタンバイモード時にはイニシャライズされません。

| ビット7~0         | 説明                                                                                                  |       |
|----------------|-----------------------------------------------------------------------------------------------------|-------|
| NDER15 ~ NDER8 |                                                                                                     |       |
| 0              | TPC 出力 TP <sub>15</sub> ~TP <sub>8</sub> を禁止(NDR15~NDR8 から PB <sub>7</sub> ~PB <sub>0</sub> への転送禁止) | (初期値) |
| 1              | TPC 出力 TP <sub>15</sub> ~TP <sub>8</sub> を許可(NDR15~NDR8 から PB <sub>7</sub> ~PB <sub>0</sub> への転送許可) |       |

## 11.2.9 TPC 出力コントロールレジスタ ( TPCR )

TPCR は 8 ビットのリード / ライト可能なレジスタで、TPC 出力の出力トリガ信号をグループ単位で選択します。



コンペアマッチを選択するビットです。

TPCR は、リセットまたはハードウェアスタンバイモード時に HFF にイニシャライズされます。

ソフトウェアスタンバイモード時にはイニシャライズされません。

ビット 7、6: グループ 3 コンペアマッチセレクト 1、0 (G3CMS1、G3CMS0) TPC 出力グループ 3 ( $\mathrm{TP}_{15} \sim \mathrm{TP}_{12}$ 端子)の出力トリガとなるコンペアマッチを選択します。

| ビット7   | ビット6   | 説明                                                                                     |
|--------|--------|----------------------------------------------------------------------------------------|
| G3CMS1 | G3CMS0 |                                                                                        |
| 0      | 0      | TPC 出力グループ 3 ( TP <sub>15</sub> ~ TP <sub>12</sub> 端子 ) の出力トリガは、ITU チャネル 0 のコンペアマッチ    |
|        | 1      | TPC 出力グループ 3 (TP <sub>15</sub> ~TP <sub>12</sub> 端子) の出力トリガは、ITU チャネル 1 のコンペアマッチ       |
| 1      | 0      | TPC 出力グループ 3 ( TP <sub>15</sub> ~ TP <sub>12</sub> 端子 ) の出力トリガは、ITU チャネル 2 のコンペアマッチ    |
|        | 1      | TPC 出力グループ 3 (TP <sub>15</sub> ~TP <sub>12</sub> 端子) の出力トリガは、ITU チャネル 3 のコンペアマッチ (初期値) |

ビット 5、4: グループ 2 コンペアマッチセレクト 1、0(G2CMS1、G2CMS0) TPC 出力グループ 2( $TP_{_1} \sim TP_{_2}$ 端子)の出力トリガとなるコンペアマッチを選択します。

| ビット5   | ビット4   | 説明                                                         |
|--------|--------|------------------------------------------------------------|
| G2CMS1 | G2CMS0 |                                                            |
| 0      | 0      | TPC 出力グループ 2 ( TP,, ~ TP。端子 ) の出力トリガは、ITU チャネル 0 のコンペアマッチ  |
|        | 1      | TPC 出力グループ 2(TP,, ~ TP。端子)の出力トリガは、ITU チャネル 1 のコンペアマッチ      |
| 1      | 0      | TPC 出力グループ 2(TP,,,~TP。端子)の出力トリガは、ITU チャネル 2 のコンペアマッチ       |
|        | 1      | TPC 出力グループ 2(TP,,,~TP。端子)の出力トリガは、ITU チャネル 3 のコンペアマッチ (初期値) |

ビット 3、2:グループ 1 コンペアマッチセレクト 1、0(G1CMS1、G1CMS0) TPC 出力グループ 1 ( $TP_7 \sim TP_4$ 端子)の出力トリガとなるコンペアマッチを選択します。

| ビット3   | ビット2   | 説明                                                                                    |
|--------|--------|---------------------------------------------------------------------------------------|
| G1CMS1 | G1CMS0 |                                                                                       |
| 0      | 0      | TPC 出力グループ 1 ( $TP_7 \sim TP_4$ 端子 ) の出力トリガは、ITU チャネル 0 のコンペアマッチ                      |
|        | 1      | TPC 出力グループ 1 ( $TP_7 \sim TP_4$ 端子 ) の出力トリガは、ITU チャネル 1 のコンペアマッチ                      |
| 1      | 0      | TPC 出力グループ 1 ( $TP_7 \sim TP_4$ 端子 ) の出力トリガは、ITU チャネル 2 のコンペアマッチ                      |
|        | 1      | TPC 出力グループ 1 (TP <sub>7</sub> ~ TP <sub>4</sub> 端子) の出力トリガは、ITU チャネル 3 のコンペアマッチ (初期値) |

ビット 1、0: グループ 0 コンペアマッチセレクト 1、0 (G0CMS1、G0CMS0) TPC 出力グループ 0 ( $TP_3 \sim TP_0$ 端子) の出力トリガとなるコンペアマッチを選択します。

| ビット1   | ビット0   | 説 明                                                                |
|--------|--------|--------------------------------------------------------------------|
| G0CMS1 | G0CMS0 |                                                                    |
| 0      | 0      | TPC 出力グループ 0 (TP₃ ~ TP₀ 端子 ) の出力トリガは、ITU チャネル 0 のコンペアマッチ           |
|        | 1      | TPC 出力グループ $0$ ( $TP_3 \sim TP_0$ 端子 ) の出力トリガは、ITU チャネル 1 のコンペアマッチ |
| 1      | 0      | TPC 出力グループ 0(TP₃~TP₀端子)の出力トリガは、ITU チャネル 2 のコンペアマッチ                 |
|        | 1      | TPC 出力グループ 0 (TP₃~TP₀端子) の出力トリガは、ITU チャネル 3 のコンペアマッチ (初期値)         |

## 11.2.10 TPC 出力モードレジスタ (TPMR)

TPMR は 8 ビットのリード / ライト可能なレジスタで、TPC 出力を通常動作で行うか、ノンオーバラップ動作で行うかをグループ単位で指定します。



ノンオーバラップ動作の TPC 出力は、出力トリガとなる ITU の GRB に出力波形の周期を、また GRA にノンオーバラップ期間を設定し、コンペアマッチ A、B で出力値を変化させます。

詳細は、「11.3.4 TPC 出力ノンオーバラップ動作」を参照してください。

TPMR はリセット、またはハードウェアスタンバイモード時に H'FO にイニシャライズされます。 ソフトウェアスタンバイモード時にはイニシャライズされません。

ビット7~4:リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

### ビット3:グループ3 ノンオーバラップ(G3NOV)

TPC 出力グループ 3 (  $\mathrm{TP}_{_{15}} \sim \mathrm{TP}_{_{12}}$ 端子 ) を通常動作させるか、 ノンオーバラップ動作させるかを選択します。

| ビット3  | 説明                                                                           |
|-------|------------------------------------------------------------------------------|
| G3NOV |                                                                              |
| 0     | TPC 出力グループ 3 は、通常動作(選択された ITU のコンペアマッチ A で出力値を更新します。) (初期値)                  |
| 1     | TPC 出力グループ 3 は、ノンオーバラップ動作(選択された ITU のコンペアマッチ A、Bにより、1 出力、0 出力を独立に行うことができます。) |

#### ビット2: グループ2 ノンオーバラップ(G2NOV)

TPC 出力グループ 2 (  $TP_{_{11}} \sim TP_{_{8}}$ 端子 ) を通常動作させるか、 ノンオーバラップ動作させるかを選択します。

| ビット2  | 説明                                                                           |
|-------|------------------------------------------------------------------------------|
| G2NOV |                                                                              |
| 0     | TPC 出力グループ 2 は、通常動作(選択された ITU のコンペアマッチ A で出力値を更新します。) (初期値)                  |
| 1     | TPC 出力グループ 2 は、ノンオーバラップ動作(選択された ITU のコンペアマッチ A、Bにより、1 出力、0 出力を独立に行うことができます。) |

#### ビット1: グループ1 ノンオーバラップ(G1NOV)

TPC 出力グループ 1 (  $\text{TP}_7 \sim \text{TP}_4$ 端子 ) を通常動作させるか、 ノンオーバラップ動作させるかを選択します。

| ビット1  | 説明                                                                           |
|-------|------------------------------------------------------------------------------|
| G1NOV |                                                                              |
| 0     | TPC 出力グループ 1 は、通常動作(選択された ITU のコンペアマッチ A で出力値を更新します。) (初期値)                  |
| 1     | TPC 出力グループ 1 は、ノンオーバラップ動作(選択された ITU のコンペアマッチ A、Bにより、1 出力、0 出力を独立に行うことができます。) |

### ビット 0: グループ 0 ノンオーバラップ (G0NOV)

TPC 出力グループ 0 (  $TP_3 \sim TP_0$  端子 ) を通常動作させるか、 ノンオーバラップ動作させるかを選択します。

| ビット0  | 説明                                                                           |
|-------|------------------------------------------------------------------------------|
| G0NOV |                                                                              |
| 0     | TPC 出力グループ 0 は、通常動作(選択された ITU のコンペアマッチ A で出力値を更新します。) (初期値)                  |
| 1     | TPC 出力グループ 0 は、ノンオーバラップ動作(選択された ITU のコンペアマッチ A、Bにより、1 出力、0 出力を独立に行うことができます。) |

# 11.3 動作説明

### 11.3.1 概要

TPC 出力は、PADDR、PBDDR と NDERA、NDERB の対応するビットをそれぞれ 1 にセットすることにより許可状態となります。この状態では、対応する PADR、PBDR の内容が出力されます。

その後、TPCR で指定したコンペアマッチが発生すると、ビットに対応する NDRA および NDRB の内容がそれぞれ PADR および PBDR に転送され、出力値が更新されます。

TPC 出力動作を図 11.2 に示します。また、TPC 動作条件を表 11.3 に示します。



図 11.2 TPC 出力動作

| NDER | DDR | 端子機能                                                     |
|------|-----|----------------------------------------------------------|
| 0    | 0   | 入力ポート                                                    |
|      | 1   | 出力ポート                                                    |
| 1    | 0   | 入力ポート(ただし、コンペアマッチ時に NDR から DR の転送を<br>行い、DR へのライトはできません) |
|      | 1   | TPC パルス出力                                                |

表 11.3 TPC 動作条件

次のコンペアマッチが発生するまでに NDRA および NDRB に出力データを書き込むことにより、コンペアマッチごとに最大 16 ビットのデータを順次出力することができます。

ノンオーバラップ動作については、「11.3.4 TPC 出力ノンオーバラップ動作」を参照してください。

## 11.3.2 出力タイミング

TPC 出力許可状態で指定されたコンペアマッチが発生すると、NDRA/NDRB の内容が PADR/PBDR に転送され、出力されます。

このタイミングを図 11.3 に示します。

コンペアマッチ Aにより、グループ 2、3で通常出力を行った場合の例です。



図 11.3 NDR の内容が転送・出力されるタイミング(例)

### 11.3.3 TPC 出力通常動作

(1) TPC 出力通常動作の設定手順例

TPC 出力通常動作の設定手順例を図 11.4 に示します。



図 11.4 TPC 出力通常動作の設定手順例

#### (2) TPC 出力通常動作例 (5 相パルス出力例)

TPC 出力を使用して一定周期で 5 相パルスを出力させた例を図 11.5 に示します。



- 1. 出力トリガとするITUのGRAをアウトプットコンペアレジスタに設定します。 GRAには周期を設定し、コンペアマッチAによるカウンタクリアを選択します。また、TIERのIMIEAビットを 1にセットして、コンペアマッチA割込みを許可します。
- 2. PBDDRとNDERBにH'F8をライトし、TPCRのG3CMS1、G3CMS0ビットおよびG2CMS1、G2CMS0ビットに より出力トリガを1で選択したITUのコンペアマッチに設定します。NDRBに出力データH'80をライトします。
- 3. ITU当該チャネルの動作を開始しコンペアマッチAが発生すると、NDRBの内容がPBDRに転送され出力されます。 コンペアマッチ / インプットキャプチャA (IMFA)割込み処理でNDRBに次の出力データH'C0をライトします。
- 4. 以後、IMFA割込みで順次H'40、H'60、H'20、H'30、H'10、H'18、H'08、H'88・・・をライトすることで、5相の 1 - 2相パルス出力を行うことができます。

コンペアマッチでDMACを起動するように設定すれば、CPUの負荷なくパルス出力を行うことができます。

図 11.5 TPC 出力通常動作例(5 相パルス出力例)

# 11.3.4 TPC 出力 ノンオーバラップ動作

(1) TPC 出力ノンオーバラップ動作の設定手順例 TPC 出力ノンオーバラップ動作の設定手順例を図 11.6 に示します。



図 11.6 TPC 出力ノンオーバラップ動作の設定手順例

(2) TPC 出力ノンオーバラップ動作例(4 相の相補ノンオーバラップ出力例)
TPC 出力を使用して 4 相の相補ノンオーバラップのパルスを出力させた例を図 11.7 に示します。



図 11.7 TPC 出力 ノンオーバラップ動作例 (4 相の相補 ノンオーバラップ出力例)

#### 以下に動作例について説明します。

- (1) 出力トリガとするITUのGRA、GRBをアウトプットコンペアレジスタに設定します。GRBには周期、GRAにはノンオーバラップ期間を設定し、コンペアマッチBによるカウンタクリアを選択します。また、TIERのIMIEAビットを1にセットして、IMFA割込みを許可します。
- (2) PBDDRとNDERBにH'FFをライトし、TPCRのG3CMS1、G3CMS0ビットおよびG2CMS1、G2CMS0ビットにより出力トリガを1で選択したITUのコンペアマッチに設定します。TPMRのG3NOV、G2NOVビットをそれぞれ1にセットして、ノンオーバラップ動作を設定します。NDRBに出力データをH'95をライトします。
- (3) ITU当該チャネルの動作を開始すると、GRBのコンペアマッチで1出力 0出力の変化、GRA のコンペアマッチで0出力 1出力の変化を行います。(0出力 1出力の変化はGRAの設定値分遅延することになります)。
  - IMFA割込み処理でNDRBに次回の出力データH'65をライトします。
- (4) 以後、IMFA割込みで順次H'59、H'56、H'95・・・をライトすることで、4相の相補ノンオーバラップ出力を発生することができます。 コンペアマッチでDMACを起動するように設定すれば、CPUの負荷なくパルス出力を行うことができます。

## 11.3.5 インプットキャプチャによる TPC 出力

TPC 出力は、ITU のコンペアマッチだけではなく、インプットキャプチャによっても可能です。 TPCR によって選択された ITU の GRA がインプットキャプチャレジスタとして機能しているとき、インプットキャプチャ信号により TPC 出力を行います。

このタイミングを図 11.8 に示します。



図 11.8 インプットキャプチャによる TPC 出力例

## 11.4 使用上の注意

### 11.4.1 TPC 出力端子の動作

 $TP_0 \sim TP_1$ 。は ITU、DMAC、アドレスバスなどの端子と兼用になっています。これらの端子は、ITU、DMAC、アドレスバスが出力許可状態になっているときには、TPC 出力を行うことができません。ただし、NDR から DR への転送は、端子の状態にかかわらず常に行うことが可能です。

端子機能の変更は、出力トリガが発生しない状態で行ってください。

### 11.4.2 ノンオーバラップ動作時の注意

ノンオーバラップ動作時の NDR から DR の転送は以下のようになっています。

- (1) コンペアマッチAではNDRの内容を常にDRへ転送します。
- (2) コンペアマッチBではNDRの転送するビットの内容が0のときのみ転送を行います。1のとき は転送を行いません。

ノンオーバラップ時の TPC 出力動作を図 11.9 に示します。



図 11.9 TPC 出力ノンオーバラップ動作

したがって、コンペアマッチ B を、コンペアマッチ A よりも先に発生させることにより、0 データの転送を 1 データの転送に先だって行うことが可能です。

この場合、コンペアマッチ B が発生した後、コンペアマッチ A が発生するまで ( ノンオーバラップ期間 ) の間、NDR の内容を変更しないようにしてください。

これは IMFA 割込みの割込み処理ルーチンで NDR に次のデータをライトすることによって実現できます。また、IMFA 割込みで DMAC を起動することもできます。ただし、このライトは次のコンペアマッチ B が発生する前に行ってください。

このタイミングを図 11.10 に示します。



図 11.10 ノンオーバラップ動作と NDR ライトタイミング

# 12. ウォッチドッグタイマ

## 12.1 概要

本 LSI は、ウォッチドッグタイマ(WDT)を内蔵しています。WDT には、システムの監視を行うウォッチドッグタイマとインターバルタイマの 2 つの機能があり、いずれかを選択することができます。

ウォッチドッグタイマはシステムの暴走などにより、タイマカウンタ(TCNT)の値が書き換えられずオーバフローすると、本 LSI に対してリセット信号を発生します。

また、インターバルタイマは、TCNTがオーバフローするごとにインターバルタイマ割込みを発生することができます。

### 12.1.1 特長

WDT の特長を以下に示します。

- 8 種類のカウンタ入力クロックを選択可能/2、 /32、 /64、 /128、 /256、 /512、 /2048、 /4096
- インターバルタイマとして使用可能
- TCNT がオーバフローするとリセット信号または割込みを発生 ウォッチドッグタイマ時にはリセット信号、インターバルタイマ時にはインターバルタイ マ割込みを発生します。
- ウォッチドッグタイマの発生したリセット信号により、本 LSI 全体を内部リセット可能 ウォッチドッグタイマ時にTCNTのオーバフローによってリセット信号を発生すると、本LSI 全体は内部リセットされます。

本LSIでは、リセット信号を外部に出力することはできません。

## 12.1.2 ブロック図

図 12.1 に WDT のブロック図を示します。



図 12.1 WDT のブロック図

## 12.1.3 レジスタ構成

表 12.1 に WDT のレジスタ構成を示します。

| アドレス*1 |        | 名 称                    | 略 称    | R/W     | 初期値  |
|--------|--------|------------------------|--------|---------|------|
| ライト時*² | リード時   |                        |        |         |      |
| H'FFA8 | H'FFA8 | タイマコントロール / ステータスレジスタ  | TCSR   | R/(W)*3 | H'18 |
|        | H'FFA9 | タイマカウンタ                | TCNT   | R/W     | H'00 |
| H'FFAA | H'FFAB | リセットコントロール / ステータスレジスタ | RSTCSR | R/(W)*3 | H'3F |

表 12.1 レジスタ構成

- 【注】 \*1 アドレスの下位 16 ビットを示しています。
  - \*2 このアドレスから始まるワードデータとしてライトしてください。
  - \*3 ビット7は、フラグをクリアするための0ライトのみ可能です。

# 12.2 各レジスタの説明

## 12.2.1 タイマカウンタ(TCNT)

TCNT は、8 ビットのリード / ライト\*可能なアップカウンタです。



TCSR の TME ビットを 1 にセットすると、TCSR の CKS2 ~ CKS0 ビットで選択された内部クロックにより、カウントアップを開始します。また、TCNT の値がオーバフロー (HTF H00) すると、TCSR の OVF フラグが 1 にセットされます。

また、TCNT はリセット、またはTME=0のときH'00にイニシャライズされます。

【注】\* TCNT は、容易に書き換えられないようにライト方法が一般のレジスタと異なります。 詳細は「12.2.4 レジスタ書き換え時の注意」を参照してください。

## 12.2.2 タイマコントロール / ステータスレジスタ ( TCSR )

TCSR は、8 ビットのリード / ライト\* 可能なレジスタで、TCNT に入力するクロックの選択、およびモードの選択などを行います。



ビット  $7 \sim 5$  はリセット、またはスタンバイモード時に各ビットとも 0 にイニシャライズされます。 ビット  $2 \sim 0$  は、リセット時に各ビットとも 0 にイニシャライズされます。 なお、ビット  $2 \sim 0$  はソフトウェアスタンバイモード時には、イニシャライズされずにソフトウェアスタンバイモードに遷移する直前の値を保持します。

- 【注】\*1 TCSR は、容易に書き換えられないようにライト方法が一般のレジスタと異なります。 詳細は「12.2.4 レジスタ書き換え時の注意」を参照してください。
  - \*2 フラグをクリアするための 0 ライトのみ可能です。

### ビット7:オーバフローフラグ(OVF)

TCNT がオーバフロー(H'FF H'00)したことを示すステータスフラグです。

| ビット7 | 説明                                     |
|------|----------------------------------------|
| OVF  |                                        |
| 0    | [クリア条件]                                |
|      | OVF=1の状態で、OVFフラグをリード後、OVFフラグに0をライトしたとき |
|      | (初期値)                                  |
| 1    | 〔セット条件〕                                |
|      | TCNT が H'FF H'00 に変化したとき               |

#### ビット6: タイマモードセレクト (WT/ $\overline{\Gamma}$ )

WDT をウォッチドッグタイマとして使用するか、インターバルタイマとして使用するかを選択するビットです。インターバルタイマ時は TCNT のオーバフローでインターバルタイマ割込み要求を発生します。また、ウォッチドッグタイマ時は TCNT のオーバフローでリセット信号を発生します。

| ビット6              | 説明                          |       |
|-------------------|-----------------------------|-------|
| WT/ <del>IT</del> |                             |       |
| 0                 | インターバルタイマを選択:インターバルタイマ割込み要求 | (初期値) |
| 1                 | ウォッチドッグタイマを選択:リセット信号を発生     |       |

#### ビット5:タイマイネーブル(TME)

TCNT の動作 / 停止を選択します。 $WT/\overline{\Pi}$  = 1 の場合、SYSCR のソフトウェアスタンバイビット (SSBY) を 0 にクリアしてから TME を 1 にセットしてください。また、SSBY を 1 にセットする ときは TME を 0 にクリアしてください。

| ビット5 | 説 明                             |       |
|------|---------------------------------|-------|
| TME  |                                 |       |
| 0    | TCNT を H'00 にイニシャライズし、カウント動作は停止 | (初期値) |
| 1    | TCNT はカウント動作、CPU への割込み要求を許可     |       |

#### ビット4、3:リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット2~0: クロックセレクト2~0(CKS2~0)

システムクロック ( )を分周して得られる 8 種類の内部クロックから TCNT に入力するクロックを選択するビットです。

| ビット2 | ビット1 | ビット0 | 説明       |
|------|------|------|----------|
| CKS2 | CKS1 | CKS0 |          |
| 0    | 0    | 0    | /2 (初期値) |
|      |      | 1    | / 32     |
|      | 1    | 0    | / 64     |
|      |      | 1    | / 128    |
| 1    | 0    | 0    | / 256    |
|      |      | 1    | /512     |
|      | 1    | 0    | / 2048   |
|      |      | 1    | / 4096   |

### 12.2.3 リセットコントロール / ステータスレジスタ (RSTCSR)

RSTCSR は 8 ビットのリード / ライト\*<sup>1</sup>可能なレジスタで、ウォッチドッグタイマのオーバフローによるリセット信号の発生状態をモニタします。



ビット 7 は、RES 端子によるリセット信号でイニシャライズされます。ウォッチドッグタイマのオーバフローによるリセット信号ではイニシャライズされません。

- 【注】\*1 RSTCSR は、容易に書き換えられないように、ライト方法が一般のレジスタと異なります。詳細は「12.2.4 レジスタ書き換え時の注意」を参照してください。
  - \*2 ビット7は、フラグをクリアするための0ライトのみ可能です。
  - \*3 ビット6は、1をセットしないでください。

ビット7: ウォッチドッグタイマリセット (WRST)

ウォッチドッグタイマ時に TCNT がオーバフローし、リセット信号が発生したことを示すビットです。

オーバフローで発生したリセット信号により、本 LSI 全体が内部リセットされます。

| ビット7 | 説明                                    |       |
|------|---------------------------------------|-------|
| WRST |                                       |       |
| 0    | 〔クリア条件〕                               | (初期値) |
|      | (1)RES 端子によるリセット信号                    |       |
|      | (2) WRST=1の状態で、WRSTフラグをリード後0をライトしたとき  |       |
| 1    | 〔セット条件〕                               | •     |
|      | ウォッチドッグタイマ時に、TCNT がオーバフローし、リセット信号が発生し | たとき   |

ビット6:リザーブビット

リザーブビットです。1をセットしないでください。

ビット5~0:リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

## 12.2.4 レジスタ書き換え時の注意

WDTのTCNT、TCSR、RSTCSRは、容易に書き換えられないように、ライト方法が一般レジスタと異なります。リード/ライトの方法を以下に示します。

#### (1) TCNT、TCSR へのライト

TCNT、TCSR ヘライトする場合、必ずワード転送命令を使用してください。バイト命令では、ライトすることができません。図 12.2 に TCNT、TCSR へのライトデータを示します。

ライト時のアドレスは、TCNT、TCSR とも同一アドレスになっています。そのため、TCNT、TCSR ヘライトするときは、下位バイトをライトデータに、上位バイトを H'5A(TCNT のとき)または H'A5(TCSR のとき)にしてワード転送を行います。

これにより、下位バイトのデータが TCNT、または TCSR ヘライトされます。



図 12.2 TCNT、TCSR へのライトデータ

#### (2) RSTCSR へのライト

RSTCSR ヘライトする場合、必ずワード転送命令を使用してください。バイト転送命令では、ライトすることができません。図 12.3 に RSTCSR のライトデータを示します。

WRST ビットへ 0 をライトする場合、上位バイトを H'A5、下位バイトを H'00 としてワード転送を行います。これにより、下位バイトのデータ (H'00) が RSTCSR の WRST ビットへライトされ、WRST ビットが 0 にクリアされます。



図 12.3 RSTCSR へのライトデータ

#### (3) TCNT、TCSR、RSTCSRのリード

TCNT、TCSR、RSTCSR をリードする場合、アドレス H'FFA8 に TCSR、H'FFA9 に TCNT、H'FFAB に RSTCSR が割り当てられています。

したがって、一般のレジスタと同様にリードしてください。リードの場合は、バイト転送命令を 使用することができます。表 12.2 に TCNT、TCSR、RSTCSR のリードを示します。

| アドレス*  | レジスタ   |
|--------|--------|
| H'FFA8 | TCSR   |
| H'FFA9 | TCNT   |
| H'FFAB | RSTCSR |

表 12.2 TCNT、TCSR、RSTCSR のリード

【注】 \* アドレスの下位 16 ビットを示しています。

## 12.3 動作説明

以下にウォッチドッグタイマ時、インターバルタイマ時の WDT の動作について説明します。

### 12.3.1 ウォッチドッグタイマ時の動作

図 12.4 にウォッチドッグタイマ時の動作を示します。

ウォッチドッグタイマとして使用する場合は、TCSR の WT/ $\overline{\text{IT}}$  ビット、TME ビットをそれぞれ 1 にセットします。

プログラムでは TCNT がオーバフローする前に、ソフトウェアで TCNT の値を書き換えて (通常は H'00 をライト)、常にオーバフローが発生しないようにします。システムの暴走などにより、TCNT の値が書き換えられず、オーバフローすると、518 ステート期間、本 LSI 内部をリセットします。

WDT によるリセットと  $\overline{\text{RES}}$  端子によるリセットは、同一ベクタです。そのため、 $\overline{\text{RES}}$  端子によるリセットか、WDT によるリセットかは、RSTCSR の WRST ビットをチェックすることによって判別してください。

また、RES 端子によるリセットと WDT のオーバフローによるリセットが同時に発生した場合はRES 端子によるリセットが優先されます。



図 12.4 ウォッチドッグタイマモード時の動作

### 12.3.2 インターバルタイマ時の動作

図 12.5 にインターバルタイマ時の動作を示します。

インターバルタイマとして使用するには、TCSR の WT/ $\overline{\text{IT}}$  ビットを 0 にクリアし、TME ビットを 1 にセットします。

インターバルタイマとして動作しているときは、TCNTがオーバフローするごとに、インターバルタイマ割込み要求が発生します。これにより、一定時間ごとにインターバルタイマ割込みを発生させることができます。



図 12.5 インターバルタイマ時の動作

## 12.3.3 オーバフローフラグ(OVF)セットタイミング

図 12.6 に OVF フラグのセットタイミングを示します。

TCSR の OVF フラグは、TCNT がオーバフローすると 1 にセットされます。このとき同時にウォッチドッグタイマ時にはリセット信号出力、インターバルタイマ時にはインターバルタイマ割込みが発生します。



図 12.6 OVF フラグのセットタイミング

## 12.3.4 ウォッチドッグタイマリセット (WRST) のセットタイミング

RSTCSR の WRST ビットは、TCSR の WT/ $\overline{\text{IT}}$  ビット、TME ビットをそれぞれ 1 にセットしたとき有効になります。

図 12.7 に WRST ビットのセット、および内部リセットタイミングを示します。

TCNT がオーバフローして、OVF フラグが 1 にセットされたとき、WRST ビットは 1 にセットされます。このとき同時に、本 LSI 全体に対して内部リセット信号を発生します。この内部リセット信号で OVF フラグは 0 にクリアされますが、WRST ビットは 1 にセットされたままです。したがって、リセット処理ルーチンの中で、必ず WRST ビットのクリアを行ってください。



図 12.7 WRST ビットのセットおよび内部リセットタイミング

# 12.4 割込み

インターバルタイマ時、オーバフローによりインターバルタイマ割込み(WOVI)を発生します。 インターバルタイマ割込みは TCSR の OVF フラグが 1 にセットされると常に要求されます。

# 12.5 使用上の注意

#### (1) TCNT のライトとカウントアップの競合

図 12.8 に TCNT のライトとカウントアップの競合を示します。

TCNT のライトサイクル中の  $T_3$  ステートでカウントアップが発生しても、カウントアップされずカウンタライトが優先されます。



図 12.8 TCNT のライトとカウントアップの競合

#### (2) CKS2~CKS0 ビットの切り換え

 $CKS2 \sim CKS0$  ビットを切り換えるときは、TCSR の TME ビットを 0 にクリアし、TCNT を停止させてから行ってください。

# 13. シリアルコミュニケーションインタフェース

## 13.1 概要

本 LSI は、独立した 2 チャネルのシリアルコミュニケーションインタフェース (SCI: Serial Communication Interface)を備えています。2 チャネルは、同一の機能を持っています。SCI は、調歩同期式通信とクロック同期式通信の 2 方式でシリアル通信ができます。また、複数のプロセッサ間のシリアル通信機能(マルチプロセッサ通信機能)を備えています。

消費電流低減のため SCI を使用しない場合には、SCI 各チャネル単独に停止することができます。 詳細は「20.6 モジュールスタンバイ機能」を参照してください。

また、SCIO については"ISO/IEC7816 - 3 (Identification Card)"に準拠したICカードインタフェース用シリアル通信機能としてスマートカードインタフェースをサポートしています。詳しくは「第14章 スマートカードインタフェース」を参照してください。

### 13.1.1 特長

SCIの特長を以下に示します。

- シリアル通信モードを調歩同期式モード/クロック同期式モードから選択可能
  - 調歩同期式モード

キャラクタ単位で同期をとる調歩同期式方式でシリアルデータの通信を行います。 Universal Asyncronous Receiver/Transmitter (UART) やAsyncronous Communication Interface Adapter (ACIA) など標準の調歩同期式通信用LSIとのシリアルデータ通信が可能です。 また、複数のプロセッサとシリアルデータ通信ができるマルチプロセッサ間通信機能を備えています。

シリアルデータ通信フォーマットを12種類のフォーマットから選択できます。

データ長 :7 ビット/8 ビットストップビット長 :1 ビット/2 ビット

● パリティ : 偶数パリティ / 奇数パリティ / パリティなし

マルチプロセッサビット :1/0

• 受信エラーの検出 :パリティエラー、オーバランエラー、フレーミングエラー

を検出

• ブレークの検出 : フレーミングエラー発生時に RxD 端子のレベルを直接リー

ドすることによりブレークを検出できます。

- クロック同期式モード

クロックに同期してシリアルデータ通信を行います。クロック同期式通信機能を持つ他のLSIとのシリアルデータ通信が可能です。

シリアルデータ通信フォーマットは1種類です。

データ長 : 8 ビット

受信エラーの検出:オーバランエラーを検出

#### • 全二重通信が可能

独立した送信部と受信部を備えているので、送信と受信を同時に行うことができます。 また、送信部、および受信部ともにダブルバッファ構造になっていますのでシリアルデー タの連続送信、連続受信ができます。

- 内蔵ボーレートジェネレータにより任意のビットレートを選択可能
- 送受信クロックソースを、ボーレートジェネレータからの内部クロック、または SCK 端子 からの外部クロックから選択可能

#### • 4種類の割込み要因

送信データエンプティ、送信終了、受信データフル、受信エラーの4種類の割込み要因があり、それぞれ独立に要求することができます。また、SCIOについては送信データエンプティ割込みと受信データフル割込みによりDMAコントローラ(DMAC)を起動させてデータの転送を行うことができます。

### 13.1.2 ブロック図

図 13.1 に SCI のブロック図を示します。



図 13.1 SCI のブロック図

## 13.1.3 端子構成

SCI は、チャネルごとに表 13.1 に示すシリアル端子を持っています。

| チャネル | 名 称          | 略称                            | 入出力 | 機能                        |
|------|--------------|-------------------------------|-----|---------------------------|
| 0    | シリアルクロック端子   | SCK₀                          | 入出力 | SCI。のクロック入出力              |
|      | レシーブデータ端子    | RxD₀                          | 入力  | SCI。の受信データ入力              |
|      | トランスミットデータ端子 | $TxD_{\scriptscriptstyle{0}}$ | 出力  | SCI <sub>。</sub> の送信データ出力 |
| 1    | シリアルクロック端子   | SCK,                          | 入出力 | SCI,のクロック入出力              |
|      | レシーブデータ端子    | RxD <sub>1</sub>              | 入力  | SCI₁の受信データ入力              |
|      | トランスミットデータ端子 | TxD <sub>1</sub>              | 出力  | SCI <sub>1</sub> の送信データ出力 |

表 13.1 端子構成

## 13.1.4 レジスタ構成

SCI には、表 13.2 に示す内部レジスタがあります。これらのレジスタにより調歩同期式モード / クロック同期式モードの指定、データフォーマットの指定、ビットレートの指定、および送信部 / 受信部の制御を行うことができます。

| チャネル | アドレス*1 | 名 称            | 略 称 | R/W     | 初期値  |
|------|--------|----------------|-----|---------|------|
| 0    | H'FFB0 | シリアルモードレジスタ    | SMR | R/W     | H'00 |
|      | H'FFB1 | ビットレートレジスタ     | BRR | R/W     | H'FF |
|      | H'FFB2 | シリアルコントロールレジスタ | SCR | R/W     | H'00 |
|      | H'FFB3 | トランスミットデータレジスタ | TDR | R/W     | H'FF |
|      | H'FFB4 | シリアルステータスレジスタ  | SSR | R/(W)*2 | H'84 |
|      | H'FFB5 | レシーブデータレジスタ    | RDR | R       | H'00 |
| 1    | H'FFB8 | シリアルモードレジスタ    | SMR | R/W     | H'00 |
|      | H'FFB9 | ビットレートレジスタ     | BRR | R/W     | H'FF |
|      | H'FFBA | シリアルコントロールレジスタ | SCR | R/W     | H'00 |
|      | H'FFBB | トランスミットデータレジスタ | TDR | R/W     | H'FF |
|      | H'FFBC | シリアルステータスレジスタ  | SSR | R/(W)*2 | H'84 |
|      | H'FFBD | レシーブデータレジスタ    | RDR | R       | H'00 |

表 13.2 レジスタ構成

<sup>【</sup>注】 \*1 アドレスの下位 16 ビットを示しています。

<sup>\*2</sup> フラグをクリアするための0ライトのみ可能です。

# 13.2 各レジスタの説明

### 13.2.1 レシーブシフトレジスタ(RSR)

RSRは、シリアルデータを受信するためのレジスタです。

| ビット: | 7 | , | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|------|---|---|---|---|---|---|---|---|---|
|      |   |   |   |   |   |   |   |   |   |
|      |   | • |   | • |   |   |   |   | , |
| R/W· | _ | _ | _ | _ | _ | _ | _ | _ |   |

SCI は、RSR に RxD 端子から入力されたシリアルデータを LSB (ビット 0) から受信した順にセットし、パラレルデータに変換します。1 バイトのデータ受信を終了すると、データは自動的に RDRへ転送されます。

CPU から RSR を直接リード/ライトすることはできません。

## 13.2.2 レシーブデータレジスタ(RDR)

RDR は、受信したシリアルデータを格納するレジスタです。

| ビット:  | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|-------|---|---|---|---|---|---|---|---|
|       |   |   |   |   |   |   |   |   |
| 初期值:  | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| R/W : | R | R | R | R | R | R | R | R |

SCI は、1 バイトのシリアルデータの受信が終了すると、RSR から RDR へ受信したシリアルデータを転送して格納し、受信動作を完了します。この後、RSR は受信可能になります。

このように、RSR と RDR はダブルバッファになっているため連続した受信動作が可能です。

RDR は、リード専用レジスタですので CPU からライトすることはできません。

RDR は、リセット、またはスタンバイモード時に H'00 にイニシャライズされます。

# 13.2.3 トランスミットシフトレジスタ(TSR)

TSR は、シリアルデータを送信するためのレジスタです。

| ビット: | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|------|---|---|---|---|---|---|---|---|
|      |   |   |   |   |   |   |   |   |

R/W:

SCI は、TDR から送信データを一旦 TSR に転送し、LSB(ビット 0)から順に TxD 端子に送り出すことでシリアルデータ送信を行います。

1 バイトのデータ送信を終了すると自動的に TDR から TSR へ次の送信データを転送し、送信を開始します。ただし SSR の TDRE ビットが 1 にセットされている場合には、TDR から TSR へのデータ転送は行いません。

CPU から、直接 TSR をリード / ライトすることはできません。

# 13.2.4 トランスミットデータレジスタ (TDR)

TDR は、シリアル送信するデータを格納する 8 ビットのレジスタです。



SCI は、TSR の空を検出すると、TDR にライトされた送信データを TSR に転送してシリアル送信を開始します。TSR のシリアルデータ送信中に TDR に次の送信データをライトしておくと、連続シリアル送信ができます。

TDR は、常に CPU によるリード / ライトが可能です。

TDR は、リセット、またはスタンバイモード時に H'FF にイニシャライズされます。

# 13.2.5 シリアルモードレジスタ (SMR)

SMR は、SCI のシリアル通信フォーマットの設定と、ボーレートジェネレータのクロックソースを選択するための 8 ビットのレジスタです。



SMR は、常に CPU によるリード / ライトが可能です。 SMR は、リセット、またはスタンバイモード時に H'00 にイニシャライズされます。

ビット7:コミュニケーションモード  $(C/\overline{A})$ 

SCI の動作モードを調歩同期式モード/クロック同期式モードのいずれかから選択します。

| ビット7 | 説明         |       |
|------|------------|-------|
| C/Ā  |            |       |
| 0    | 調歩同期式モード   | (初期値) |
| 1    | クロック同期式モード |       |

## ビット6:キャラクタレングス(CHR)

調歩同期式モードのデータ長を 7 ビット / 8 ビットデータのいずれかから選択します。クロック同期式モードでは CHR の設定にかかわらず、データ長は 8 ビットデータ固定です。

| ビット6 | 説明             |
|------|----------------|
| CHR  |                |
| 0    | 8 ビットデータ (初期値) |
| 1    | 7 ビットデータ*      |

【注】\* 7ビットデータを選択した場合、TDRのMSB(ビット7)は送信されません。

#### ビット5:パリティイネーブル(PE)

調歩同期式モードでは、送信時にパリティビットの付加を、受信時にパリティビットのチェックを行うかどうかを選択します。クロック同期式モードでは、PE ビットの設定にかかわらずパリティビットの付加、およびチェックは行いません。

| ビット5 | 説明                     |       |
|------|------------------------|-------|
| PE   |                        |       |
| 0    | パリティビットの付加、およびチェックを禁止  | (初期値) |
| 1    | パリティビットの付加、およびチェックを許可* |       |

【注】 \* PE ビットに 1 をセットすると送信時には、O/E ビットで指定した偶数、または奇数パリティを送信データに付加して送信します。受信時には、受信したパリティビットが O/E ビットで指定した偶数、または奇数パリティになっているかどうかをチェックします。

### ビット4:パリティモード(O/E)

どうかをチェックします。

パリティの付加やチェックを偶数パリティ/奇数パリティのいずれで行うかを選択します。O/E ビットの設定は、調歩同期式モードで PE ビットに 1 を設定しパリティビットの付加やチェックを許可したときのみ有効になります。クロック同期式モードや、調歩同期式モードでパリティの付加やチェックを禁止している場合には、O/E ビットの指定は無効です。

| ビット4 | 説明                         |
|------|----------------------------|
| O/E  |                            |
| 0    | 偶数パリティ* <sup>1</sup> (初期値) |
| 1    | 奇数パリティ* <sup>2</sup>       |

- 【注】 \*1 偶数パリティに設定すると送信時には、パリティビットと送信キャラクタをあわせて、その中の 1 の数の合計が偶数になるようにパリティビットを付加して送信します。
  - 受信時には、パリティビットと受信キャラクタをあわせて、その中の 1 の数の合計が偶数であるかどうかをチェックします。
  - \*2 奇数パリティに設定すると送信時には、パリティビットと送信キャラクタをあわせて、その中の 1 の数の合計が奇数になるようにパリティビットを付加して送信します。 受信時には、パリティビットと受信キャラクタをあわせて、その中の 1 の数の合計が奇数であるか

# ビット3:ストップビットレングス(STOP)

調歩同期式モードでのストップビットの長さを 1 ビット / 2 ビットのいずれかから選択します。 STOP ビットの設定は調歩同期式モードでのみ有効になります。クロック同期式モードに設定した場合にはストップビットは付加されませんので、このビットの設定は無効です。

| ビット3 | 説明         |       |
|------|------------|-------|
| STOP |            |       |
| 0    | 1ストップビット*1 | (初期値) |
| 1    | 2ストップビット*2 |       |

- 【注】 \*1 送信時には、送信キャラクタの最後尾に1ビットの1(ストップビット)を付加して送信します。
  - \*2 送信時には、送信キャラクタの最後尾に2ビットの1(ストップビット)を付加して送信します。

なお、受信時にはSTOP ビットの設定にかかわらず、受信したストップビットの1 ビット目のみをチェックします。ストップビットの2 ビット目が1 の場合は、ストップビットとして扱いますが、0 の場合は、次の送信キャラクタのスタートビットとして扱います。

#### ビット2:マルチプロセッサモード(MP)

マルチプロセッサフォーマットを選択します。マルチプロセッサフォーマットを選択した場合、PE ビット、および O/E ビットにおけるパリティの設定は無効になります。また、MP ビットの設定は、調歩同期式モードのときのみ有効です。クロック同期式モードでは、MP ビットの設定は無効です。マルチプロセッサ通信機能については、「13.3.3 マルチプロセッサ通信機能」を参照してください。

| ビット2 | 説明                |       |
|------|-------------------|-------|
| MP   |                   |       |
| 0    | マルチプロセッサ機能の禁止     | (初期値) |
| 1    | マルチプロセッサフォーマットを選択 |       |

### ビット 1、0: クロックセレクト 1、0 (CKS1、0)

内蔵ボーレートジェネレータのクロックソースを選択します。CKS1、0 ビットの設定により、 (4、 /16、 /64 の 4 種類からクロックソースを選択できます。

クロックソースと、ビットレートレジスタの設定値、およびボーレートの関係については、「13.2.8 ビットレートレジスタ」を参照してください。

| ビット1 | ビット0 | 説明         |  |
|------|------|------------|--|
| CKS1 | CKS0 |            |  |
| 0    | 0    | クロック (初期値) |  |
|      | 1    | /4クロック     |  |
| 1    | 0    | / 16 クロック  |  |
|      | 1    | / 64 クロック  |  |

# 13.2.6 シリアルコントロールレジスタ (SCR)

SCR は、SCI の送信 / 受信動作、調歩同期式モードでのシリアルクロック出力、割込み要求の許可 / 禁止、および送信 / 受信クロックソースの選択を行うレジスタです。



SCR は、常に CPU によるリード / ライトが可能です。 SCR は、リセット、またはスタンバイモード時に H'00 にイニシャライズされます。

# ビット7:トランスミットインタラプトイネーブル(TIE)

TDR から TSR ヘシリアル送信データが転送され SSR の TDRE フラグが 1 にセットされたときに、送信データエンプティ割込み(TXI)要求の発生を許可 / 禁止します。

| ビット7 | 説明                               |
|------|----------------------------------|
| TIE  |                                  |
| 0    | 送信データエンプティ割込み (TXI) 要求の禁止* (初期値) |
| 1    | 送信データエンプティ割込み (TXI) 要求の許可        |

【注】 \* TXI 割込み要求の解除は、TDRE フラグから 1 をリードした後、0 にクリアするか、または TIE ビットを 0 にクリアすることで行うことができます。

ビット 6: レシーブインタラプトイネーブル (RIE)

シリアル受信データが RSR から RDR へ転送されて SSR の RDRF フラグが 1 にセットされたとき、受信データフル割込み (RXI)要求、および受信エラー割込み (ERI)要求の発生を許可 / 禁止します。

| ビット6 | 説明                                       |  |
|------|------------------------------------------|--|
| RIE  |                                          |  |
| 0    | 受信データフル割込み(RXI)要求、および受信エラー割込み(ERI)要求を禁止* |  |
|      | (初期値                                     |  |
| 1    | 受信データフル割込み(RXI)要求、および受信エラー割込み(ERI)要求を許可  |  |

【注】 \* RXI、および ERI 割込み要求の解除は、RDRF、または FER、PER、ORER の各フラグから 1 をリードした後、0 にクリアするか、RIE ビットを 0 にクリアすることで行えます。

## ビット5:トランスミットイネーブル(TE)

SCI のシリアル送信動作の開始を許可 / 禁止します。

| ビット5 | 説明        |       |
|------|-----------|-------|
| TE   |           |       |
| 0    | 送信動作を禁止*1 | (初期値) |
| 1    | 送信動作を許可*2 |       |

- 【注】 \*1 SSR の TDRE フラグは 1 に固定されます。
  - \*2 この状態で、TDR に送信データをライトして、SSR の TDRE フラグを 0 にクリアするとシリアル 送信を開始します。

なお、TE ビットを 1 にセットする前に必ず SMR の設定を行い送信フォーマットを決定してください。

### ビット4:レシーブイネーブル(RE)

SCI のシリアル受信動作の開始を許可 / 禁止します。

| ビット4 | 説明        |       |
|------|-----------|-------|
| RE   |           |       |
| 0    | 受信動作を禁止*1 | (初期値) |
| 1    | 受信動作を許可*2 |       |

- 【注】 \*1 RE ビットを 0 にクリアしても RDRF、FER、PER、ORER の各フラグは影響を受けず、状態を保持しますので注意してください。
  - \*2 この状態で調歩同期式モードの場合はスタートビットを、クロック同期式モードの場合は同期クロック入力をそれぞれ検出すると、シリアル受信を開始します。

なお、RE ビットを 1 にセットする前に必ず SMR の設定を行い、受信フォーマットを決定してください。

## ビット3:マルチプロセッサインタラプトイネーブル(MPIE)

マルチプロセッサ割込みを許可 / 禁止します。MPIE ビットの設定は、調歩同期式モードで、かつ、SMR の MP ビットが 1 に設定されている受信時にのみ有効です。

クロック同期式モードのとき、あるいは MP ビットが 0 のときには MPIE ビットの設定は無効です。

| ビット3 | 説明                                                                                                                 |    |
|------|--------------------------------------------------------------------------------------------------------------------|----|
| MPIE |                                                                                                                    |    |
| 0    | マルチプロセッサ割込み禁止状態(通常の受信動作をします) (初期値でリア条件)                                                                            | 直) |
|      | (1) MPIE ビットを 0 にクリア<br>(2) MPB = 1 のデータを受信したとき                                                                    |    |
| 1    | マルチプロセッサ割込み許可状態*<br>マルチプロセッサビットが 1 のデータを受け取るまで受信割込み(RXI)要求、受信エー割込み(ERI)要求、および SSR の RDRF、FER、ORER の各フラグのセットを禁止します。 |    |

【注】\* RSR から RDR への受信データの転送、および受信エラーの検出と SSR の RDRF、FER、ORER の各フラグのセットは行いません。MPB=1を含む受信データを受信すると、SSR の MPB ビットを 1 にセットし、MPIE ビットを自動的に 0 にクリアし、RXI、ERI 割込み要求の発生(SCR の TIE、RIE ビットが 1 にセットされている場合)と FER、ORER フラグのセットが許可されます。

#### ビット2:トランスミットエンドインタラプトイネーブル(TEIE)

送信キャラクタの最後尾ビットの送出時に有効な送信データが TDR にないとき、送信終了割込み (TEI)要求の発生を許可/禁止します。

| ビット2 | 説明                 |       |
|------|--------------------|-------|
| TEIE |                    |       |
| 0    | 送信終了割込み(TEI)要求を禁止* | (初期値) |
| 1    | 送信終了割込み(TEI)要求を許可* |       |

【注】 \* TEI 割込み要求の解除は、SSR の TDRE フラグから 1 をリードした後、0 にクリアして TEND フラグを 0 にクリアするか、TEIE ビットを 0 にクリアすることで行うことができます。

ビット 1、0: クロックイネーブル 1、0 (CKE1、0)

SCI のクロックソースの選択、および SCK 端子からのクロック出力の許可 / 禁止を設定します。 CKE1 ビットと CKE0 ビットの組み合わせによって SCK 端子を入出力ポートにするか、シリアルクロック出力端子にするか、またはシリアルクロック入力端子にするかが決まります。ただし、CKE0 ビットの設定は調歩同期式モードで内部クロック動作(CKE1 = 0)時のみ有効です。クロック同期式モードのとき、および外部クロック動作(CKE1 = 1)の場合は CKE0 ビットの設定は無効です。また、SMR で SCI の動作モードを設定する前に CKE1、CKE0 ビットを設定してください。

SCI のクロックソースの選択についての詳細は「13.3 動作説明」の表 13.9 を参照してください。

| ビット1 | ビット0 | 説明                                            |                                      |  |  |
|------|------|-----------------------------------------------|--------------------------------------|--|--|
| CKE1 | CKE0 |                                               |                                      |  |  |
| 0    | 0    | 調歩同期式モード                                      | 内部クロック / SCK 端子は入出力ポート*1             |  |  |
|      |      | クロック同期式モード                                    | 内部クロック / SCK 端子は同期クロック出力*1           |  |  |
|      | 1    | 調歩同期式モード 内部クロック / SCK 端子はクロック出力* <sup>2</sup> |                                      |  |  |
|      |      | クロック同期式モード                                    | 内部クロック / SCK 端子は同期クロック出力             |  |  |
| 1    | 0    | 調歩同期式モード                                      | 外部クロック / SCK 端子はクロック入力* <sup>3</sup> |  |  |
|      |      | クロック同期式モード                                    | 外部クロック / SCK 端子は同期クロック入力             |  |  |
|      | 1    | 調歩同期式モード                                      | 外部クロック / SCK 端子はクロック入力* <sup>3</sup> |  |  |
|      |      | クロック同期式モード                                    | 外部クロック / SCK 端子は同期クロック入力             |  |  |

#### 【注】\*1 初期值

- \*2 ビットレートと同じ周波数のクロックを出力
- \*3 ビットレートの 16 倍の周波数のクロックを入力

# 13.2.7 シリアルステータスレジスタ (SSR)

SCIの動作状態を示すステータスフラグと、マルチプロセッサビットを内蔵した8ビットのレジスタです。



## 【注】\*フラグをクリアするための0ライトのみ可能です。

SSR は常に CPU からリード / ライトできます。ただし、TDRE、RDRF、ORER、PER、FER の各フラグへ 1 をライトすることはできません。また、これらを 0 にクリアするためには、あらかじめ 1 をリードしておく必要があります。また、TEND フラグ、および MPB フラグはリード専用であり、ライトすることはできません。

SSR は、リセット、またはスタンバイモード時に H'84 にイニシャライズされます。

# ビット7:トランスミットデータレジスタエンプティ(TDRE)

TDR から TSR にデータ転送が行われ TDR に次のシリアル送信データをライトすることが可能になったことを示します。

| ビット7 | 説 明                                           |
|------|-----------------------------------------------|
| TDRE |                                               |
| 0    | TDR に有効な送信データがライトされていることを表示                   |
|      | 〔クリア条件〕                                       |
|      | (1) TDRE = 1 の状態をリードした後、0 をライトしたとき            |
|      | (2)DMAC で TDR ヘデータをライトしたとき                    |
| 1    | TDR に有効な送信データがないことを表示 (初期値)                   |
|      | 〔セット条件〕                                       |
|      | (1)リセット、またはスタンバイモード時                          |
|      | (2) SCR の TE ビットが 0 のとき                       |
|      | (3)TDR から TSR にデータ転送が行われ TDR にデータライトが可能になったとき |

## ビット6:レシーブデータレジスタフル(RDRF)

受信したデータが RDR に格納されていることを示します。

| ビット6 | 説明                                     |       |
|------|----------------------------------------|-------|
| RDRF |                                        |       |
| 0    | RDR に受信データが格納されていないことを表示               | (初期値) |
|      | 〔クリア条件〕                                |       |
|      | (1) リセット、またはスタンバイモード時                  |       |
|      | (2) RDRF=1 の状態をリードした後、0 をライトしたとき       |       |
|      | (3) DMAC で RDR のデータをリードしたとき            |       |
| 1    | RDR に受信データが格納されていることを表示                |       |
|      | 〔セット条件〕                                |       |
|      | シリアル受信が正常終了し、RSR から RDR へ受信データが転送されたとき |       |

【注】 受信時にエラーを検出したとき、および SCR の RE ビットを 0 にクリアしたときには RDR および RDRF フラグは影響を受けず以前の状態を保持します。

RDRF フラグが 1 にセットされたまま次のデータを受信完了するとオーバランエラーを発生し、受信データが失われますので注意してください。

# ビット5:オーバランエラー(ORER)

受信時にオーバランエラーが発生して異常終了したことを示します。

| ビット5 | 説明                                 |                     |  |  |  |  |
|------|------------------------------------|---------------------|--|--|--|--|
| ORER |                                    |                     |  |  |  |  |
| 0    | 受信中、または正常に受信を完了したことを表示             | (初期値)* <sup>1</sup> |  |  |  |  |
|      | 〔クリア条件〕                            |                     |  |  |  |  |
|      | 1) リセット、またはスタンバイモード時               |                     |  |  |  |  |
|      | (2) ORER = 1 の状態をリードした後、0 をライトしたとき |                     |  |  |  |  |
| 1    | 受信時にオーバランエラーが発生したことを表示*2           |                     |  |  |  |  |
|      | 〔セット条件〕                            |                     |  |  |  |  |
|      | RDRF=1の状態で次のシリアル受信を完了したとき          |                     |  |  |  |  |

- 【注】 \*1 SCR の RE ビットを 0 にクリアしたときには、ORER フラグは影響を受けず以前の状態を保持します。
  - \*2 RDR ではオーバランエラーが発生する前の受信データを保持し、後から受信したデータが失われます。 さらに、ORER = 1 にセットされた状態で、以降のシリアル受信を続けることはできません。なお、クロック同期式モードでは、シリアル送信を続けることもできません。

## ビット4:フレーミングエラー(FER)

調歩同期式モードで受信時にフレーミングエラーが発生して異常終了したことを示します。

| ビット4 | 説 明                                          |  |  |  |  |  |  |
|------|----------------------------------------------|--|--|--|--|--|--|
| FER  |                                              |  |  |  |  |  |  |
| 0    | 受信中、または正常に受信を完了したことを表示 (初期値)*                |  |  |  |  |  |  |
|      | 〔クリア条件〕                                      |  |  |  |  |  |  |
|      | )リセット、またはスタンバイモード時                           |  |  |  |  |  |  |
|      | (2) FER=1 の状態をリードした後、0 をライトしたとき              |  |  |  |  |  |  |
| 1    | 受信時にフレーミングエラーが発生したことを表示                      |  |  |  |  |  |  |
|      | 〔セット条件〕                                      |  |  |  |  |  |  |
|      | SCI が受信終了時に受信データの最後尾のストップビットが 1 であるかどうかをチェック |  |  |  |  |  |  |
|      | し、ストップビットが 0 であったとき* <sup>2</sup>            |  |  |  |  |  |  |

- 【注】 \*1 SCR の RE ビットを 0 にクリアしたときには、FER フラグは影響を受けず以前の状態を保持します。
  - \*2 2ストップビットモードのときは、1ビット目のストップビットが1であるかどうかのみを判定し、2ビット目のストップビットはチェックをしません。なお、フレーミングエラーが発生したときの 受信データは RDR に転送されますが、RDRF フラグはセットされません。さらに、FER フラグが1にセットされた状態においては、以降のシリアル受信を続けることはできません。また、クロック同期式モードでは、シリアル送信も続けることができません。

# ビット3:パリティエラー(PER)

調歩同期式モードで、パリティを付加した受信時にパリティエラーが発生して異常終了したことを示します。

| ビット3 | 説明                                                                          |  |  |  |  |  |  |  |
|------|-----------------------------------------------------------------------------|--|--|--|--|--|--|--|
| PER  |                                                                             |  |  |  |  |  |  |  |
| 0    | 受信中、または正常に受信を完了したことを表示*1 (初期値)                                              |  |  |  |  |  |  |  |
|      | 〔クリア条件〕                                                                     |  |  |  |  |  |  |  |
|      | )リセット、またはスタンバイモード時                                                          |  |  |  |  |  |  |  |
|      | (2) PER = 1 の状態をリードした後、0 をライトしたとき                                           |  |  |  |  |  |  |  |
| 1    | 受信時にパリティエラーが発生したことを表示*2                                                     |  |  |  |  |  |  |  |
|      | 〔セット条件〕                                                                     |  |  |  |  |  |  |  |
|      | 受信時の受信データとパリティビットをあわせた 1 の数が、SMR の O/E ビットで指定した偶数パリティ / 奇数パリティの設定と一致しなかったとき |  |  |  |  |  |  |  |

- 【注】 \*1 SCR の RE ビットを 0 にクリアしたときには、PER フラグは影響を受けず以前の状態を保持します。
  - \*2 パリティエラーが発生したときの受信データは RDR に転送されますが、RDRF フラグはセットされません。なお、PER フラグが 1 にセットされた状態では、以降のシリアル受信を続けることはできません。さらに、クロック同期式モードでは、シリアル送信も続けることができません。

## ビット2:トランスミットエンド(TEND)

送信キャラクタの最後尾ビットの送信時に TDR に有効なデータがなく、送信を終了したことを示します。

TEND フラグはリード専用ですので、ライトすることはできません。

| ビット2 | 説明                                             |       |
|------|------------------------------------------------|-------|
| TEND |                                                |       |
| 0    | 送信中であることを表示                                    |       |
|      | 〔クリア条件〕                                        |       |
|      | (1)TDRE=1 の状態をリードした後、TDRE フラグに 0 をライトしたとき      |       |
|      | (2)DMAC で TDR ヘデータをライトしたとき                     |       |
| 1    | 送信を終了したことを表示                                   | (初期値) |
|      | 〔セット条件〕                                        |       |
|      | (1)リセット、またはスタンバイモード時                           |       |
|      | (2) SCR の TE ビットが 0 のとき                        |       |
|      | (3)1バイトのシリアル送信キャラクタの最後尾ビットの送信時に TDRE = 1<br>とき | であった  |

# ビット1: マルチプロセッサビット (MPB)

調歩同期式モードで受信をマルチプロセッサフォーマットで行うときに、受信データ中のマルチプロセッサビットを格納します。

MPB ビットは、リード専用であり、ライトすることはできません。

| ビット1 | 説 明                          |       |
|------|------------------------------|-------|
| MPB  |                              |       |
| 0    | マルチプロセッサビットが0のデータを受信したことを表示* | (初期値) |
| 1    | マルチプロセッサビットが1のデータを受信したことを表示  |       |

【注】 \* マルチプロセッサフォーマットで RE ビットを 0 にクリアしたときには、以前の状態を保持します。

#### ビット 0: マルチプロセッサビットトランスファ (MPBT)

調歩同期式モードで送信をマルチプロセッサフォーマットで行うときに、送信データに付加するマルチプロセッサビットを格納します。

クロック同期式モードやマルチプロセッサフォーマットでないとき、あるいは送信でないときには MPBT ビットの設定は無効です。

| ビット0 | 説明                     |       |
|------|------------------------|-------|
| MPBT |                        |       |
| 0    | マルチプロセッサビットが 0 のデータを送信 | (初期値) |
| 1    | マルチプロセッサビットが 1 のデータを送信 |       |

# 13.2.8 ビットレートレジスタ(BRR)

BRR は、SMR の CKS1、CKS0 ビットで選択されるボーレートジェネレータの動作クロックとあわせて、シリアル送信 / 受信のビットレートを設定する 8 ビットのレジスタです。

| ビット:  | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|-------|-----|-----|-----|-----|-----|-----|-----|-----|
|       |     |     |     |     |     |     |     |     |
| 初期値:  | 1   | 1   | 1   | 1   | 1   | 1   | 1   | 1   |
| R/W : | R/W |

BRR は、常に CPU によるリード / ライトが可能です。

BRR は、リセット、またはスタンバイモード時に H'FF にイニシャライズされます。

なお、チャネルごとにボーレートジェネレータの制御が独立していますので、それぞれ異なる値を設定することができます。

表 13.3 に調歩同期式モードの BRR の設定例を、表 13.4 にクロック同期式モードの BBR の設定例を示します。

表 13.3 ビットレートに対する BRR の設定例〔調歩同期式モード〕

|         | ν· · · | K 10.0 C 7 1 D |         |   |       |         |   |       |        | ' ' |     |        |
|---------|--------|----------------|---------|---|-------|---------|---|-------|--------|-----|-----|--------|
|         |        | 2              |         |   | 2.097 | 152     |   | 2.457 | '6     |     | 3   |        |
| (MHz)   | n      | Z              | 誤差      | n | N     | 誤差      | n | Z     | 誤差     | n   | Ζ   | 誤差     |
| ビット     |        |                | (%)     |   |       | (%)     |   |       | (%)    |     |     | (%)    |
| レート     |        |                |         |   |       |         |   |       |        |     |     |        |
| (bit/s) |        |                |         |   |       |         |   |       |        |     |     |        |
| 110     | 1      | 141            | 0.03    | 1 | 148   | - 0.04  | 1 | 174   | - 0.26 | 1   | 212 | 0.03   |
| 150     | 1      | 103            | 0.16    | 1 | 108   | 0.21    | 1 | 127   | 0.00   | 1   | 155 | 0.16   |
| 300     | 0      | 207            | 0.16    | 0 | 217   | 0.21    | 0 | 255   | 0.00   | 1   | 77  | 0.16   |
| 600     | 0      | 103            | 0.16    | 0 | 108   | 0.21    | 0 | 127   | 0.00   | 0   | 155 | 0.16   |
| 1200    | 0      | 51             | 0.16    | 0 | 54    | - 0.70  | 0 | 63    | 0.00   | 0   | 77  | 0.16   |
| 2400    | 0      | 25             | 0.16    | 0 | 26    | 1.14    | 0 | 31    | 0.00   | 0   | 38  | 0.16   |
| 4800    | 0      | 12             | 0.16    | 0 | 13    | - 2.48  | 0 | 15    | 0.00   | 0   | 19  | - 2.34 |
| 9600    | 0      | 6              | - 6.99  | 0 | 6     | - 2.48  | 0 | 7     | 0.00   | 0   | 9   | - 2.34 |
| 19200   | 0      | 2              | 8.51    | 0 | 2     | 13.78   | 0 | 3     | 0.00   | 0   | 4   | - 2.34 |
| 31250   | 0      | 1              | 0.00    | 0 | 1     | 4.86    | 0 | 1     | 22.88  | 0   | 2   | 0.00   |
| 38400   | 0      | 1              | - 18.62 | 0 | 1     | - 14.67 | 0 | 1     | 0.00   | 1   | -   | -      |

|         |   | 3.68 | 64   |   | 4   |        |   | 4.915 | 52     |   | 5   |        |
|---------|---|------|------|---|-----|--------|---|-------|--------|---|-----|--------|
| (MHz)   | n | N    | 誤差   | n | N   | 誤差     | n | N     | 誤差     | n | N   | 誤差     |
| ビット     |   |      | (%)  |   |     | (%)    |   |       | (%)    |   |     | (%)    |
| レート     |   |      |      |   |     |        |   |       |        |   |     |        |
| (bit/s) |   |      |      |   |     |        |   |       |        |   |     |        |
| 110     | 2 | 64   | 0.70 | 2 | 70  | 0.03   | 2 | 86    | 0.31   | 2 | 88  | - 0.25 |
| 150     | 1 | 191  | 0.00 | 1 | 207 | 0.16   | 1 | 255   | 0.00   | 2 | 64  | 0.16   |
| 300     | 1 | 95   | 0.00 | 1 | 103 | 0.16   | 1 | 127   | 0.00   | 1 | 129 | 0.16   |
| 600     | 0 | 191  | 0.00 | 0 | 207 | 0.16   | 0 | 255   | 0.00   | 1 | 64  | 0.16   |
| 1200    | 0 | 95   | 0.00 | 0 | 103 | 0.16   | 0 | 127   | 0.00   | 0 | 129 | 0.16   |
| 2400    | 0 | 47   | 0.00 | 0 | 51  | 0.16   | 0 | 63    | 0.00   | 0 | 64  | 0.16   |
| 4800    | 0 | 23   | 0.00 | 0 | 25  | 0.16   | 0 | 31    | 0.00   | 0 | 32  | - 1.36 |
| 9600    | 0 | 11   | 0.00 | 0 | 12  | 0.16   | 0 | 15    | 0.00   | 0 | 15  | 1.73   |
| 19200   | 0 | 5    | 0.00 | 0 | 6   | - 6.99 | 0 | 7     | 0.00   | 0 | 7   | 1.73   |
| 31250   | - | -    | -    | 0 | 3   | 0.00   | 0 | 4     | - 1.70 | 0 | 4   | 0.00   |
| 38400   | 0 | 2    | 0.00 | 0 | 2   | 8.51   | 0 | 3     | 0.00   | 0 | 3   | 1.73   |

|         |   | 6   |        |   | 6.14 | 4    |   | 7.37 | 28     |   | 8   |        |
|---------|---|-----|--------|---|------|------|---|------|--------|---|-----|--------|
| (MHz)   | n | N   | 誤差     | n | N    | 誤差   | n | N    | 誤差     | n | N   | 誤差     |
| ビット     |   |     | (%)    |   |      | (%)  |   |      | (%)    |   |     | (%)    |
| レート     |   |     |        |   |      |      |   |      |        |   |     |        |
| (bit/s) |   |     |        |   |      |      |   |      |        |   |     |        |
| 110     | 2 | 106 | - 0.44 | 2 | 108  | 0.08 | 2 | 130  | - 0.07 | 2 | 141 | 0.03   |
| 150     | 2 | 77  | 0.16   | 2 | 79   | 0.00 | 2 | 95   | 0.00   | 2 | 103 | 0.16   |
| 300     | 1 | 155 | 0.16   | 1 | 159  | 0.00 | 1 | 191  | 0.00   | 1 | 207 | 0.16   |
| 600     | 1 | 77  | 0.16   | 1 | 79   | 0.00 | 1 | 95   | 0.00   | 1 | 103 | 0.16   |
| 1200    | 0 | 155 | 0.16   | 0 | 159  | 0.00 | 0 | 191  | 0.00   | 0 | 207 | 0.16   |
| 2400    | 0 | 77  | 0.16   | 0 | 79   | 0.00 | 0 | 95   | 0.00   | 0 | 103 | 0.16   |
| 4800    | 0 | 38  | 0.16   | 0 | 39   | 0.00 | 0 | 47   | 0.00   | 0 | 51  | 0.16   |
| 9600    | 0 | 19  | - 2.34 | 0 | 19   | 0.00 | 0 | 23   | 0.00   | 0 | 25  | 0.16   |
| 19200   | 0 | 9   | - 2.34 | 0 | 9    | 0.00 | 0 | 11   | 0.00   | 0 | 12  | 0.16   |
| 31250   | 0 | 5   | 0.00   | 0 | 5    | 2.40 | 0 | 6    | 5.33   | 0 | 7   | 0.00   |
| 38400   | 0 | 4   | - 2.34 | 0 | 4    | 0.00 | 0 | 5    | 0.00   | 0 | 6   | - 6.99 |

|         |   | 9.830 | )4     |   | 10  |        |   | 12  |        |   | 12.28 | 8    |
|---------|---|-------|--------|---|-----|--------|---|-----|--------|---|-------|------|
| (MHz)   | n | N     | 誤差     | n | N   | 誤差     | n | N   | 誤差     | n | N     | 誤差   |
| ビット     |   |       | (%)    |   |     | (%)    |   |     | (%)    |   |       | (%)  |
| レート     |   |       |        |   |     |        |   |     |        |   |       |      |
| (bit/s) |   |       |        |   |     |        |   |     |        |   |       |      |
| 110     | 2 | 174   | - 0.26 | 2 | 177 | - 0.25 | 2 | 212 | 0.03   | 2 | 217   | 0.08 |
| 150     | 2 | 127   | 0.00   | 2 | 129 | 0.16   | 2 | 155 | 0.16   | 2 | 159   | 0.00 |
| 300     | 1 | 255   | 0.00   | 2 | 64  | 0.16   | 2 | 77  | 0.16   | 2 | 79    | 0.00 |
| 600     | 1 | 127   | 0.00   | 1 | 129 | 0.16   | 1 | 155 | 0.16   | 1 | 159   | 0.00 |
| 1200    | 0 | 255   | 0.00   | 1 | 64  | 0.16   | 1 | 77  | 0.16   | 1 | 79    | 0.00 |
| 2400    | 0 | 127   | 0.00   | 0 | 129 | 0.16   | 0 | 155 | 0.16   | 0 | 159   | 0.00 |
| 4800    | 0 | 63    | 0.00   | 0 | 64  | 0.16   | 0 | 77  | 0.16   | 0 | 79    | 0.00 |
| 9600    | 0 | 31    | 0.00   | 0 | 32  | - 1.36 | 0 | 38  | 0.16   | 0 | 39    | 0.00 |
| 19200   | 0 | 15    | 0.00   | 0 | 15  | 1.73   | 0 | 19  | - 2.34 | 0 | 19    | 0.00 |
| 31250   | 0 | 9     | - 1.70 | 0 | 9   | 0.00   | 0 | 11  | 0.00   | 0 | 11    | 2.40 |
| 38400   | 0 | 7     | 0.00   | 0 | 7   | 1.73   | 0 | 9   | - 2.34 | 0 | 9     | 0.00 |

|                |   | 13  |        |   | 14  |        |   | 14.74 | 56     |   | 16  |      |
|----------------|---|-----|--------|---|-----|--------|---|-------|--------|---|-----|------|
| (MHz)          | n | N   | 誤差     | n | N   | 誤差     | n | N     | 誤差     | n | N   | 誤差   |
| ビット            |   |     | (%)    |   |     | (%)    |   |       | (%)    |   |     | (%)  |
| レート<br>(bit/s) |   |     |        |   |     |        |   |       |        |   |     |      |
| 110            | 2 | 230 | - 0.08 | 2 | 248 | - 0.17 | 3 | 64    | 0.70   | 3 | 70  | 0.03 |
| 150            | 2 | 168 | 0.16   | 2 | 181 | 0.16   | 2 | 191   | 0.00   | 2 | 207 | 0.16 |
| 300            | 2 | 84  | - 0.43 | 2 | 90  | 0.16   | 2 | 95    | 0.00   | 2 | 103 | 0.16 |
| 600            | 1 | 168 | 0.16   | 1 | 181 | 0.16   | 1 | 191   | 0.00   | 1 | 207 | 0.16 |
| 1200           | 1 | 84  | - 0.43 | 1 | 90  | 0.16   | 1 | 95    | 0.00   | 1 | 103 | 0.16 |
| 2400           | 0 | 168 | 0.16   | 0 | 181 | 0.16   | 0 | 191   | 0.00   | 0 | 207 | 0.16 |
| 4800           | 0 | 84  | - 0.43 | 0 | 90  | 0.16   | 0 | 95    | 0.00   | 0 | 103 | 0.16 |
| 9600           | 0 | 41  | 0.76   | 0 | 45  | - 0.93 | 0 | 47    | 0.00   | 0 | 51  | 0.16 |
| 19200          | 0 | 20  | 0.76   | 0 | 22  | - 0.93 | 0 | 23    | 0.00   | 0 | 25  | 0.16 |
| 31250          | 0 | 12  | 0.00   | 0 | 13  | 0.00   | 0 | 14    | - 1.70 | 0 | 15  | 0.00 |
| 38400          | 0 | 10  | - 3.82 | 0 | 10  | 3.57   | 0 | 11    | 0.00   | 0 | 12  | 0.16 |

|                |   | 18  |        |   | 20  |        |   | 25  |        |
|----------------|---|-----|--------|---|-----|--------|---|-----|--------|
| (MHz)          | n | N   | 誤差     | n | Ν   | 誤差     | n | N   | 誤差     |
| ビット            |   |     | (%)    |   |     | (%)    |   |     | (%)    |
| レート<br>(bit/s) |   |     |        |   |     |        |   |     |        |
| 110            | 3 | 79  | - 0.12 | 3 | 88  | - 0.25 | 3 | 110 | - 0.02 |
| 150            | 2 | 233 | 0.16   | 3 | 64  | 0.16   | 3 | 80  | - 0.47 |
| 300            | 2 | 116 | 0.16   | 2 | 129 | 0.16   | 2 | 162 | 0.15   |
| 600            | 1 | 233 | 0.16   | 2 | 64  | 0.16   | 2 | 80  | - 0.47 |
| 1200           | 1 | 116 | 0.16   | 1 | 129 | 0.16   | 1 | 162 | 0.15   |
| 2400           | 0 | 233 | 0.16   | 1 | 64  | 0.16   | 1 | 80  | - 0.47 |
| 4800           | 0 | 116 | 0.16   | 0 | 129 | 0.16   | 0 | 162 | 0.15   |
| 9600           | 0 | 58  | - 0.69 | 0 | 64  | 0.16   | 0 | 80  | - 0.47 |
| 19200          | 0 | 28  | 1.02   | 0 | 32  | - 1.36 | 0 | 40  | - 0.76 |
| 31250          | 0 | 17  | 0.00   | 0 | 19  | 0.00   | 0 | 24  | 0.00   |
| 38400          | 0 | 14  | - 2.34 | 0 | 15  | 1.73   | 0 | 19  | 1.73   |

(MHz) Ν Ν n Ν Ν Ν n Ν Ν Ν Ν n n n n n n n ビット レート (bit/s) 1k 2.5k 5k 10k 25k 50k 100k 250k 0\* 500k 1M 0\* 

0\*

\_

0\*

\_

\_

表 13.4 ビットレートに対する BRR の設定例〔クロック同期式モード〕

【注】 誤差は、なるべく1%以内になるように設定してください。

\_

0\*

#### 【記号説明】

空欄:設定できません。

2M

2.5M

: 設定可能ですが誤差がでます。\*: 連続送信/受信はできません。

BRR の設定値は以下の計算式で求められます。

〔調歩同期式モード〕

$$N = \frac{1}{64 \times 2^{2n-1} \times B} \times 10^6 - 1$$

〔クロック同期式モード〕

$$N = \frac{1}{8 \times 2^{2n-1} \times B} \times 10^6 - 1$$

B : ビットレート (bit/s)

N:ボーレートジェネレータの BRR の設定値(0 N 255)

:動作周波数(MHz)

n :ボーレートジェネレータ入力クロック(n=0、1、2、3) (nとクロックの関係は下表を参照してください。)

| n | クロック | SMR 0 | )設定値 |
|---|------|-------|------|
|   |      | CKS1  | CKS0 |
| 0 |      | 0     | 0    |
| 1 | / 4  |       | 1    |
| 2 | / 16 | 1     | 0    |
| 3 | / 64 |       | 1    |

調歩同期式モードのビットレート誤差は、以下の計算式で求められます。

誤差(%) = 
$$\left\{ \frac{\times 10^6}{(N+1)\times B\times 64\times 2^{2n-1}} - 1 \right\} \times 100$$

表 13.5 に調歩同期式モードの各周波数における最大ビットレートを示します。また、表 13.6 ~表 13.7 に外部クロック入力時の最大ビットレートを示します。

表 13.5 各周波数における最大ビットレート [調歩同期式モード]

| ( MHz )  | 最大ビットレート ( bit/s ) | 設 | 定値 |
|----------|--------------------|---|----|
|          |                    | n | N  |
| 2        | 62500              | 0 | 0  |
| 2.097152 | 65536              | 0 | 0  |
| 2.4576   | 76800              | 0 | 0  |
| 3        | 93750              | 0 | 0  |
| 3.6864   | 115200             | 0 | 0  |
| 4        | 125000             | 0 | 0  |
| 4.9152   | 153600             | 0 | 0  |
| 5        | 156250             | 0 | 0  |
| 6        | 187500             | 0 | 0  |
| 6.144    | 192000             | 0 | 0  |
| 7.3728   | 230400             | 0 | 0  |
| 8        | 250000             | 0 | 0  |
| 9.8304   | 307200             | 0 | 0  |
| 10       | 312500             | 0 | 0  |
| 12       | 375000             | 0 | 0  |
| 12.288   | 384000             | 0 | 0  |
| 14       | 437500             | 0 | 0  |
| 14.7456  | 460800             | 0 | 0  |
| 16       | 500000             | 0 | 0  |
| 17.2032  | 537600             | 0 | 0  |
| 18       | 562500             | 0 | 0  |
| 20       | 625000             | 0 | 0  |
| 25       | 781250             | 0 | 0  |

表 13.6 外部クロック入力時の最大ビットレート [調歩同期式モード]

| ( MHz )  | 外部入力クロック (MHz) | 最大ビットレート ( bit/s ) |
|----------|----------------|--------------------|
| 2        | 0.5000         | 31250              |
| 2.097152 | 0.5243         | 32768              |
| 2.4576   | 0.6144         | 38400              |
| 3        | 0.7500         | 46875              |
| 3.6864   | 0.9216         | 57600              |
| 4        | 1.0000         | 62500              |
| 4.9152   | 1.2288         | 76800              |
| 5        | 1.2500         | 78125              |
| 6        | 1.5000         | 93750              |
| 6.144    | 1.5360         | 96000              |
| 7.3728   | 1.8432         | 115200             |
| 8        | 2.0000         | 125000             |
| 9.8304   | 2.4576         | 153600             |
| 10       | 2.5000         | 156250             |
| 12       | 3.0000         | 187500             |
| 12.288   | 3.0720         | 192000             |
| 14       | 3.5000         | 218750             |
| 14.7456  | 3.6864         | 230400             |
| 16       | 4.0000         | 250000             |
| 17.2032  | 4.3008         | 268800             |
| 18       | 4.5000         | 281250             |
| 20       | 5.0000         | 312500             |
| 25       | 6.2500         | 390625             |

表 13.7 外部クロック入力時の最大ビットレート〔クロック同期式モード〕

| (MHz) | 外部入力クロック(MHz) | 最大ビットレート ( bit/s ) |
|-------|---------------|--------------------|
| 2     | 0.3333        | 333333.3           |
| 4     | 0.6667        | 666666.7           |
| 6     | 1.0000        | 1000000.0          |
| 8     | 1.3333        | 1333333.3          |
| 10    | 1.6667        | 1666666.7          |
| 12    | 2.0000        | 2000000.0          |
| 14    | 2.3333        | 2333333.3          |
| 16    | 2.6667        | 2666666.7          |
| 18    | 3.0000        | 3000000.0          |
| 20    | 3.3333        | 3333333.3          |
| 25    | 4.1667        | 4166666.7          |

# 13.3 動作説明

## 13.3.1 概要

SCI は、キャラクタ単位で同期をとりながら通信する調歩同期式モードと、クロックパルスにより同期をとりながら通信するクロック同期式モードの2方式で、シリアル通信ができます。

調歩同期式モードと、クロック同期式モードの選択および送信フォーマットの選択は、SMR で行います。これを表 13.8 に示します。また、SCI のクロックソースは、SMR の C/A ビットおよび SCR の CKE1、CKE0 ビットの組合わせできまります。これを表 13.9 に示します。

#### (1) 調歩同期式モード

- データ長:7ビット/8ビットから選択可能
- パリティの付加、マルチプロセッサビットの付加、および1ビット/2ビットのストップビットの付加を選択可能(これらの組合わせにより送信/受信フォーマットおよび、キャラクタ長を決定)
- 受信時にフレーミングエラー、パリティエラー、オーバランエラー、およびブレークの検 出が可能
- SCI のクロックソース:内部クロック / 外部クロックから選択可能
  - 内部クロックを選択した場合:SCIはボーレートジェネレータのクロックで動作し、ビットレートと同じ周波数のクロックを出力することが可能
  - 外部クロックを選択した場合:ビットレートの16倍の周波数のクロックを入力することが必要(内蔵ボーレートジェネレータを使用しない)

## (2) クロック同期式モード

- 送信/受信フォーマット:8ビットデータ固定
- 受信時にオーバランエラーの検出可能
- SCI のクロックソース:内部クロック / 外部クロックから選択可能
- 内部クロックを選択した場合: SCIはボーレートジェネレータのクロックで動作し、同期クロックを外部へ出力
- 外部クロックを選択した場合: 内部ボーレートジェネレータを使用せず、入力された同期クロックで動作

表 13.8 SMR の設定値とシリアル送信 / 受信フォーマット

|      |      |         |      | 1270100 |               |       |             |        |          |
|------|------|---------|------|---------|---------------|-------|-------------|--------|----------|
|      | S    | MR の設定値 | 直    |         | モード           | S     | CI の送信 / 受付 | 言フォーマッ | <u> </u> |
| ビット7 | ビット6 | ビット2    | ビット5 | ビット3    |               | データ長  | マルチ         | パリティ   | ストップ     |
| C/A  | CHR  | MP      | PE   | STOP    |               |       | プロセッサ       | ビット    | ビット長     |
|      |      |         |      |         |               |       | ビット         |        |          |
| 0    | 0    | 0       | 0    | 0       | 調歩同期式         | 8 ビット | なし          | なし     | 1ビット     |
|      |      |         |      | 1       | モード           | データ   |             |        | 2 ビット    |
|      |      |         | 1    | 0       |               |       |             | あり     | 1ビット     |
|      |      |         |      | 1       |               |       |             |        | 2 ビット    |
|      | 1    |         | 0    | 0       |               | 7 ビット |             | なし     | 1ビット     |
|      |      |         |      | 1       |               | データ   |             |        | 2 ビット    |
|      |      |         | 1    | 0       |               |       |             | あり     | 1 ビット    |
|      |      |         |      | 1       |               |       |             |        | 2 ビット    |
|      | 0    | 1       | -    | 0       | 調歩同期式         | 8 ビット | あり          | なし     | 1ビット     |
|      |      |         | -    | 1       | モード           | データ   |             |        | 2 ビット    |
|      | 1    |         | -    | 0       | (マルチプロセ       | 7 ビット |             |        | 1ビット     |
|      |      |         | =    | 1       | ッサフォーマッ<br>ト) | データ   |             |        | 2 ビット    |
| 1    | -    | -       | -    | -       | クロック同期式       | 8 ビット | なし          |        | なし       |
|      |      |         |      |         | モード           | データ   |             |        |          |

# 表 13.9 SMR、SCR の設定と SCI のクロックソースの選択

| SMR  | SCR ( | の設定  | モード    |      | SCI の送信 / 受信クロック         |
|------|-------|------|--------|------|--------------------------|
| ビット7 | ビット1  | ビット0 |        | クロック | SCK 端子の機能                |
| C/Ā  | CKE1  | CKE0 |        | ソース  |                          |
| 0    | 0     | 0    | 調歩同期式  | 内部   | SCI は、SCK 端子を使用しません      |
|      |       | 1    | モード    |      | ビットレートと同じ周波数のクロックを出力     |
|      | 1     | 0    |        | 外部   | ビットレートの 16 倍の周波数のクロックを入力 |
|      |       | 1    |        |      |                          |
| 1    | 0     | 0    | クロック   | 内部   | 同期クロックを出力                |
|      |       | 1    | 同期式モード |      |                          |
|      | 1     | 0    |        | 外部   | 同期クロックを入力                |
|      |       | 1    |        |      |                          |

# 13.3.2 調歩同期式モード時の動作

調歩同期式モードは、通信開始を意味するスタートビットと通信終了を意味するストップビットとをデータに付加したキャラクタを送信/受信し、1キャラクタ単位で同期をとりながらシリアル通信を行うモードです。

SCI 内部では、送信部と受信部は独立していますので、全二重通信を行うことができます。また、送信部と受信部が共にダブルバッファ構造になっていますので、送信 / 受信中にデータのリード / ライトができるので、連続送信 / 受信が可能です。

調歩同期式シリアル通信の一般的なフォーマットを図 13.2 に示します。

調歩同期式シリアル通信では、通信回線は通常、マーク状態 (High レベル) に保たれています。 SCI は通信回線を監視し、スペース (Low レベル) になったところをスタートビットとみなしてシ リアル通信を開始します。

シリアル通信の 1 キャラクタは、スタートビット (Low レベル) から始まり、データ (LSB ファースト:最下位ビットから)、パリティビット (High/Low レベル)、最後にストップビット (High レベル) の順で構成されています。

調歩同期式モードでは、SCI は受信時にスタートビットの立下がりエッジで同期化を行います。 また SCI は、データを 1 ビット期間の 16 倍の周波数のクロックの 8 番目でサンプリングしますので、各ビットの中央で通信データが取り込まれます。



図 13.2 調歩同期式通信のデータフォーマット (8 ビットデータ / パリティあり / 2 ストップビットの例 )

### (1) 送信/受信フォーマット

調歩同期式モードで設定できる送信/受信フォーマットを、表 13.10 に示します。 送信/受信フォーマットは 12 種類あり、SMR の設定により選択できます。

SMRの設定 シリアル送信/受信フォーマットとフレーム長 CHR PΕ MP **STOP** 1 2 3 4 5 6 7 8 9 10 11 12 0 S 8ビットデータ STOP 0 0 0 STOP STOP 1 S 8ビットデータ 1 S P STOP 0 8ビットデータ P STOP STOP 1 S 8ビットデータ 1 0 S 7ビットデータ STOP 0 S STOP STOP 7ビットデータ 1 7ビットデータ P STOP 1 0 S P STOP STOP 1 S 7ビットデータ S 8ビットデータ MPB STOP 0 1 0 S MPB STOP STOP 1 8ビットデータ S MPB STOP 1 0 7ビットデータ S 7ビットデータ MPB STOP STOP 1

表 13.10 シリアル送信 / 受信フォーマット (調歩同期式モード)

### 【記号説明】

S : スタートビット STOP : ストップビット P : パリティビット

MPB : マルチプロセッサビット

#### (2) クロック

SCI の送受信クロックは、SMR の  $C/\overline{A}$  ビットと SCR の CKE1、CKE0 ビットの設定により、内蔵ボーレートジェネレータの生成した内部クロックまたは、SCK 端子から入力された外部クロックの2 種類から選択できます。SCI のクロックソースの選択については表 13.9 を参照してください。

外部クロックを SCK 端子に入力する場合には、使用するビットレートの 16 倍の周波数のクロックを入力してください。

内部クロックで動作させるとき、SCK 端子からクロックを出力することができます。このとき出力されるクロックの周波数はビットレートと等しく、位相は図 13.3 に示すように送信データの中央にクロック立上がりエッジがくるようになります。



図 13.3 出力クロックと通信データの位相関係(調歩同期式モード)

## (3) データの送信/受信動作

#### (a) SCI のイニシャライズ (調歩同期式)

データの送信 / 受信前には、まず SCR の TE、RE ビットを 0 にクリアした後、以下の順で SCI をイニシャライズしてください。

動作モードの変更、通信フォーマットの変更などの場合には必ず、TE ビットおよび RE ビットを 0 にクリアしてから次の手順で変更を行ってください。TE ビットを 0 にクリアすると TDRE フラグは 1 にセットされ、TSR がイニシャライズされます。RE ビットを 0 にクリアしても、RDRF、PER、FER、ORER の各フラグおよび、RDR の内容は保持されますので注意してください。

外部クロックを使用している場合には、動作が不確実になりますのでイニシャライズを含めた動作中にクロックを止めないでください。

図 13.4 に SCI のイニシャライズフローチャートの例を示します。



図 13.4 SCI のイニシャライズフローチャートの例

## (b) シリアルデータ送信(調歩同期式)

図 13.5 にシリアル送信のフローチャートの例を示します。 シリアルデータ送信は以下の手順に従い行ってください。



図 13.5 シリアル送信のフローチャートの例

SCIはシリアル送信時に以下のように動作します。

- (1) SCIは、SSRのTDREフラグを監視し、0であるとTDRにデータがライトされたと認識し、TDR からTSRにデータを転送します。
- (2) TDRからTSRへデータを転送した後にTDREフラグを1にセットし、送信を開始します。 このとき、SCRのTIEビットが1にセットされていると送信データエンプティ割込み(TXI) 要求を発生します。

シリアル送信データは、以下の順にTxD端子から送り出されます。

- (a) スタートビット:1ビットの0が出力されます。
- (b) 送信データ:8ビット、または7ビットのデータがLSBから順に出力されます。
- (c) パリティビットまたはマルチプロセッサビット:1ビットのパリティビット(偶数パリティ、または奇数パリティ)、または1ビットのマルチプロセッサビットが出力されます。 なお、パリティビット、またはマルチプロセッサビットを出力しないフォーマットも選択できます。
- (d) ストップビット: 1ビット / 2ビットの1 (ストップビット) が出力されます。
- (e) マーク(またはアイドル)状態:次の送信を開始するスタートビットを送り出すまで1を 出力し続けます。
- (3) SCIは、ストップビットを送出するタイミングでTDREフラグをチェックします。 TDREフラグが0であるとTDRからTSRにデータを転送し、ストップビットを送り出した後、 次フレームのシリアル送信を開始します。

TDREフラグが1であるとSSRのTENDフラグに1をセットし、ストップビットを送り出した後、1を出力する"マーク状態"になります。このときSCRのTEIEビットが1にセットされているとTEI割込み要求を発生します。

調歩同期式モードでの送信時の動作例を図 13.6 に示します。



図 13.6 調歩同期式モードでの送信時の動作例 (8 ビットデータ / パリティあり / 1 ストップビットの例)

## (c) シリアルデータ受信(調歩同期式)

図 13.7 にシリアル受信フローチャートの例を示します。 シリアルデータ受信は以下の手順に従い行ってください。



図 13.7 シリアル受信データフローチャートの例(1)



図 13.7 シリアル受信データフローチャートの例(2)

SCI は受信時に以下のように動作します。

- (1) SCIは通信回線を監視し、スタートビットの0を検出すると内部を同期化し、受信を開始します。
- (2) 受信したデータをRSRのLSBからMSBの順に格納します。
- (3) パリティビットおよび、ストップビットを受信します。

受信後、SCI は以下のチェックを行います。

- (a) パリティチェック:受信データの1の数をチェックし、これがSMRのO/Eビットで設定した 偶数/奇数パリティになっているかをチェックします。
- (b) ストップビットチェック:ストップビットが1であるかをチェックします。 ただし、2ストップビットの場合、1ビット目のストップビットのみをチェックします。
- (c) ステータスチェック:RDRFフラグが0であり、受信データをRSRからRDRに転送できる状態であるかをチェックします。

以上のチェックがすべてパスしたとき、RDRF フラグが 1 にセットされ、RDR に受信データが格納されます。

エラーチェックで受信エラー\*を発生すると表 13.11 のように動作します。

- 【注】\* 受信エラーが発生した状態では、以後の受信動作ができません。 また、受信時に RDRF フラグが 1 にセットされませんので、必ずエラーフラグを 0 に クリアしてください。
- (4) RDRFフラグが1になったとき、SCRのRIEビットが1にセットされていると受信データフル 割込み(RXI)要求を発生します。

また、ORER、PER、FERフラグのいずれかが1になったとき、SCRのRIEビットが1にセットされていると受信エラー割込み (ERI) 要求を発生します。

| K I K I K I K I K I K I K I K I K I K I |      |                                               |                                |
|-----------------------------------------|------|-----------------------------------------------|--------------------------------|
| 受信エラー名                                  | 略称   | 発生条件                                          | データ転送                          |
| オーバランエラー                                | ORER | SSR の RDRF フラグが 1 にセットされた<br>まま次のデータ受信を完了したとき | RSR から RDR に受信データは<br>転送されません。 |
| フレーミングエラー                               | FER  | ストップビットが 0 のとき                                | RSR から RDR に受信データは<br>転送されます。  |
| パリティエラー                                 | PER  | SMR で設定した偶数 / 奇数パリティの設定と受信したデータが異なるとき         | RSR から RDR に受信データは<br>転送されます。  |

表 13.11 受信エラーと発生条件

調歩同期式モード受信時の動作例を図 13.8 に示します。



図 13.8 SCI の受信時の動作例(8 ビットデータ/パリティあり/1 ストップビットの例)

# 13.3.3 マルチプロセッサ通信機能

マルチプロセッサ通信機能とは、調歩同期式モードでマルチプロセッサビットを付加したフォーマット(マルチプロセッサフォーマット)でシリアル通信をする機能です。この機能を使用すると、複数のプロセッサ間でシリアル通信回線を共有したデータの送受信ができます。

マルチプロセッサ通信を行うとき、受信局は各々固有の ID コードでアドレッシングされています。シリアル通信サイクルは、受信局を指定する ID 送信サイクルとデータ送信サイクルの2 つから構成されます。この ID 送信サイクルとデータ送信サイクルの区別は、マルチプロセッサビットで行います。

送信局は、まず、シリアル通信を行いたい受信局の ID を、マルチプロセッサビット 1 を付加したデータにして送信します。続いて、送信データを、マルチプロセッサビット 0 を付加したデータにして送信します。

受信局は、マルチプロセッサビット1のデータが送信されるまでは、データを読み飛ばします。マルチプロセッサビット1のデータを受信したとき、受信局は自局のIDと比較します。そして、一致した局は続いて送信されるデータを受信します。一方一致しなかった局は、再びマルチプロセッサビット1のデータが送信されるまでは、データを読み飛ばします。このようにして複数のプロセッサ間のデータ送受信が行われます。

図 13.9 にマルチプロセッサフォーマットを使用したプロセッサ間通信の例を示します。

#### (1) 送信 / 受信フォーマット

送信/受信フォーマットは4種類です。

マルチプロセッサフォーマットを指定した場合は、パリティビットの指定は無効です。詳細は表13.10を参照してください。

## (2) クロック

調歩同期式モードの項を参照してください。



図 13.9 マルチプロセッサフォーマットを使用したプロセッサ間通信の例 (受信局 A へのデータ H'AA の送信の例)

### (3) データの送信 / 受信動作

#### (a) マルチプロセッサシリアルデータ送信

図 13.10 にマルチプロセッサシリアル送信のフローチャートの例を示します。マルチプロセッサシリアルデータ送信は、以下の手順に従い行ってください。



図 13.10 マルチプロセッサシリアル送信のフローチャートの例

SCIは、シリアル送信時に以下のように動作します。

- (1) SCIは、SSRのTDREフラグを監視し、0であるとTDRにデータがライトされたと認識し、TDR からTSRにデータを転送します。
- (2) TDRからTSRへデータを転送した後にTDREフラグを1にセットし、送信を開始します。 このとき、SCRのTIEビットが1にセットされていると送信データエンプティ割込み(TXI) 要求を発生します。

シリアル送信データは、以下の順に TxD 端子から送りだされます。

(a) スタートビット:1ビットの0が出力されます。

ると送信終了割込み(TEI)要求を発生します。

- (b) 送信データ:8ビット/7ビットのデータがLSBから順に出力されます。
- (c) マルチプロセッサビット: 1ビットのマルチプロセッサビット(MPBTの値)が出力されます。
- (d) ストップビット: 1ビット / 2ビットの1 (ストップビット) が出力されます。
- (e) マーク状態:次の送信を開始するスタートビットを送り出すまで1を出力し続けます。
- (3) SCIは、ストップビットを送り出すタイミングでTDREフラグをチェックします。 TDREフラグが0であるとTDRからTSRにデータを転送し、ストップビットを送り出した後、次のフレームのシリアル送信を開始します。 TDREフラグが1であるとSSRのTENDフラグを1にセットし、ストップビットを送り出した後、1を出力するマーク状態になります。このときSCRのTEIEビットが1にセットされてい
- 図 13.11 にマルチプロセッサフォーマットの SCI の送信時の動作例を示します。



図 13.11 SCI の送信時の動作例

(8ビットデータ/マルチプロセッサビットあり/1ストップビットの例)

## (b) マルチプロセッサシリアルデータ受信

図 13.12 にマルチプロセッサシリアル受信のフローチャートの例を示します。マルチプロセッサシリアルデータ受信は、以下の手順に従い行ってください。



図 13.12 マルチプロセッサシリアル受信のフローチャートの例(1)



図 13.12 マルチプロセッサシリアル受信のフローチャートの例(2)

図 13.13 にマルチプロセッサフォーマットの SCI の受信時の動作例を示します。



図 13.13 SCI の受信時の動作例 (8 ビットデータ / マルチプロセッサビットあり / 1 ストップビットの例 )

### 13.3.4 クロック同期式モード時の動作

クロック同期式モードは、クロックパルスに同期してデータを送信 / 受信するモードで、高速シリアル通信に適しています。

SCI 内部では、送信部と受信部は独立していますので、クロックを共有することで全二重通信ができます。

また、送信部と受信部が共にダブルバッファ構造になっていますので送信 / 受信中にデータのリード / ライトができ、連続送信 / 受信が可能です。

クロック同期式シリアル通信の一般的なフォーマットを図 13.14 に示します。



図 13.14 クロック同期式通信のデータフォーマット

クロック同期式シリアル通信では、通信回線のデータは同期クロックの立下がりから次の立下が りまで出力されます。また、同期クロックの立上がりでデータの確定が保証されます。

シリアル通信の1キャラクタは、データのLSBから始まり最後にMSBが出力されます。MSB出力後の通信回線の状態はMSBの状態を保ちます。

クロック同期式モードでは、SCI は同期クロックの立上がりに同期してデータを受信します。

#### (1) 送信 / 受信フォーマット

8 ビットデータ固定です。

パリティビットやマルチプロセッサビットの付加はできません。

#### (2) クロック

SMR の C/A ビットと SCR の CKE1、CKE0 ビットの設定により内蔵ボーレートジェネレータの生成した内部クロック、または、SCK 端子から入力された外部同期クロックの 2 種類から選択できます。SCI のクロックソースの選択については表 13.9 を参照してください。

内部クロックで動作させるとき、SCK 端子からは同期クロックが出力されます。

同期クロックは1キャラクタの送受信で8パルス出力され、送信/受信を行わないときには High レベルに固定されます。ただし、受信のみの動作のときは、オーバランエラーが発生するか、RE ビットを0にクリアするまで同期クロックは出力されます。1キャラクタ単位の受信動作を行いたいときは、クロックソースは外部クロックを選択してください。

### (3) データの送信/受信動作

(a) SCI のイニシャライズ (クロック同期式)

データの送信 / 受信前には、SCR の TE、RE ビットを 0 にクリアした後、以下の手順に従い SCIをイニシャライズしてください。

モードの変更、通信フォーマットの変更などの場合には必ず、TE、RE ビットを 0 にクリアしてから下記手順で変更してください。TE ビットを 0 にクリアすると TDRE フラグは 1 にセットされ、TSR がイニシャライズされます。

RE ビットを 0 にクリアしても RDRF、PER、FER、ORE の各フラグ、および RDR の内容は保持されますので注意してください。

図 13.15 に SCI のイニシャライズフローチャートの例を示します。



図 13.15 SCI のイニシャライズフローチャートの例

### (b) シリアルデータ送信(クロック同期式)

図 13.16 にシリアル送信のフローチャートの例を示します。 シリアルデータ送信は以下の手順に従い行ってください。



図 13.16 シリアル送信のフローチャートの例

SCIはシリアル送信時に以下のように動作します。

- (1) SCIは、SSRのTDREフラグを監視し、0であるとTDRにデータがライトされたと認識し、TDR からTSRにデータを転送します。
- (2) TDRからTSRヘデータを転送した後にTDREフラグを1にセットし、送信を開始します。 このとき、SCRのTIEビットが1にセットされていると送信データエンプティ割込み(TXI) 要求を発生します。

クロック出力モードに設定したときには、SCIは同期クロックを8パルス出力します。 外部クロックに設定したときには、入力クロックに同期してデータを出力します。 シリアル送信データは、LSB(ビット0)~MSB(ビット7)の順にTxD端子から送り出 されます。

(3) SCIは、MSB(ビット7)を送り出すタイミングでTDREフラグをチェックします。 TDREフラグが0であるとTDRからTSRにデータを転送し、次フレームのシリアル送信を開始 します。

TDREフラグが1であるとSSRのTENDフラグを1にセットし、MSB(ビット7)を送り出した後、TxD端子は状態を保持します。

このときSCRのTEIEビットが1にセットされていると送信終了割込み(TEI)要求を発生します。

(4) シリアル送信終了後は、SCK端子は固定になります。

図 13.17 に SCI の送信時の動作例を示します。



図 13.17 SCI の送信時の動作例

### (c) シリアルデータ受信 (クロック同期式)

図 13.18 にシリアル受信フローチャートの例を示します。

シリアルデータ受信は以下の手順に従い行ってください。

動作モードを調歩同期式モードからクロック同期式モードに切り換える際には、必ず、ORER、PER、FER の各フラグが 0 にクリアされていることを確認してください。

FER、PER フラグが 1 にセットされていると RDRF フラグがセットされません。また、送信 / 受信動作が行えません。



図 13.18 シリアルデータ受信フローチャートの例(1)



図 13.18 シリアルデータ受信フローチャートの例(2)

SCI は受信時に以下のように動作します。

- (1) SCIは同期クロックの入力または出力に同期して内部を初期化します。
- (2) 受信したデータをRSRのLSBからMSBの順に格納します。 受信後、SCIは、RDRFフラグが0であり、受信データをRSRからRDRに転送できる状態であるかをチェックします。

このチェックがパスしたときRDRFフラグが1にセットされ、RDRに受信データが格納されます。エラーチェックで受信エラーを発生すると、表13.11のように動作します。エラーチェックで受信エラーを発生した状態では以後の送信、受信動作ができません。

(3) RDRFフラグが1になったとき、SCRのRIEビットが1にセットされていると受信データフル 割込み(RXI)要求を発生します。

また、ORERフラグが1になったとき、SCRのRIEビットが1にセットされていると受信エラー割込み(ERI)要求を発生します。

図 13.19 に SCI の受信時の動作例を示します。



図 13.19 SCI の受信時の動作例

### (d) シリアルデータ送受信同時動作 (クロック同期式)

図 13.20 にシリアル送受信同時動作のフローチャートの例を示します。 シリアルデータ送受信同時動作は、以下の手順に従い行ってください。



図 13.20 シリアル送受信同時動作のフローチャートの例

## 13.4 SCI 割込み

SCIには、送信終了割込み(TEI)要求、受信エラー割込み(ERI)要求、受信データフル割込み(RXI)要求、送信データエンプティ割込み(TXI)要求の4種類の割込み要因があります。表13.12に各割込み要因と優先順位を示します。各割込み要因は、SCRのTIEビット、RIEビットおよびTEIEビットで許可/禁止できます。また、各割込み要求はそれぞれ独立に割込みコントローラに送られます。

SSR の TDRE フラグが 1 にセットされると、TXI 割込み要求が発生します。また、SSR の TEND フラグが 1 にセットされると、TEI 割込み要求が発生します。TXI 割込み要求により DMAC を起動してデータ転送を行うことができます。TDRE フラグは DMAC によるデータ転送時に自動的に 0 にクリアされます。なお、TEI 割込み要求で DMAC の起動はできません。

SSR の RDRF フラグが 1 にセットされると RXI 割込み要求が発生します。SSR の ORER、PER、FER フラグのいずれかが 1 にセットされると ERI 割込み要求が発生します。RXI 割込み要求で DMAC を起動してデータ転送を行うことができます。RDRF フラグは DMAC によるデータ転送時に自動的に 0 にクリアされます。なお、ERI 割込み要求で DMAC の起動はできません。

SCI チャネル 0 の割込みにより DMAC の起動が可能です。

 割込み要因
 内容
 優先順位

 ERI
 受信エラー(ORER、FER、PER)による割込み
 高

 RXI
 受信データフル(RDRF)による割込み
 「

 TXI
 送信データエンプティ(TDRE)による割込み
 低

 TEI
 送信終了(TEND)による割込み
 低

表 13.12 SCI 割込み要因

# 13.5 使用上の注意

SCIを使用する際は、以下のことに注意してください。

### (1) TDRへのライトとTDREフラグの関係について

SSRのTDREフラグはTDRからTSRに送信データの転送が行われたことを示すステータスフラグです。SCIがTDRからTSRにデータを転送すると、TDREフラグが1にセットされます。TDRへのデータのライトは、TDREフラグの状態にかかわらず行うことができます。しかし、TDREフラグが0の状態で新しいデータをTDRにライトすると、TDRに格納されていたデータは、まだTSRに転送されていないため失われてしまいます。したがってTDRへの送信データのライトは、必ずTDREフラグが1にセットされていることを確認してから行ってください。

#### (2) 複数の受信エラーが同時に発生した場合の動作について

複数の受信エラーが同時に発生した場合、SSRの各ステータスフラグの状態は、表13.13のようになります。また、オーバランエラーが発生した場合にはRSRからRDRへのデータ転送は行われず、受信データは失われます。

|               | 役 13.13 35K の人ナーテスプラグの休息と支信ナーテの転送 |         |          |         |                                    |  |  |  |  |
|---------------|-----------------------------------|---------|----------|---------|------------------------------------|--|--|--|--|
| SSR のステータスフラグ |                                   | 受信データ転送 | 受信エラーの状態 |         |                                    |  |  |  |  |
| RDRF          | ORER                              | FER     | PER      | RSR RDR |                                    |  |  |  |  |
| 1             | 1                                 | 0       | 0        | ×       | オーバランエラー                           |  |  |  |  |
| 0             | 0                                 | 1       | 0        |         | フレーミングエラー                          |  |  |  |  |
| 0             | 0                                 | 0       | 1        |         | パリティエラー                            |  |  |  |  |
| 1             | 1                                 | 1       | 0        | ×       | オーバランエラー + フレーミングエラー               |  |  |  |  |
| 1             | 1                                 | 0       | 1        | ×       | オーバランエラー + パリティエラー                 |  |  |  |  |
| 0             | 0                                 | 1       | 1        |         | フレーミングエラー + パリティエラー                |  |  |  |  |
| 1             | 1                                 | 1       | 1        | ×       | オーバランエラー + フレーミングエラー + パリティ<br>エラー |  |  |  |  |

表 13 13 SSR のステータスフラグの状態と受信データの転送

【注】 : RSR RDR に受信データを転送します。x: RSR RDR に受信データを転送しません。

### (3) ブレークの検出と処理について

フレーミングエラー(FER)検出時にRxD端子の値を直接リードすることで、ブレークを検出できます。ブレークでは、RxD端子からの入力がすべて0になりますのでFERフラグがセットされ、またパリティエラー(PER)もセットされる場合があります。

SCIは、ブレークを受信した後も受信動作を続けますので、FERフラグを0にクリアしても再び1にセットされますので、注意してください。

#### (4) ブレークの送り出し

TxD端子は、DRとDDRにより入出力方向とレベルが決まるI/Oポートと兼用になっています。これを利用してブレークの送り出しができます。

シリアル送信のイニシャライズからTEビットを1にセットするまでは、マーク状態をDRの値で代替します(TEビットを1にセットするまで、TxD端子として機能しません)。このため、最初はDDRとDRを1に設定しておきます。

シリアル送信時にブレークを送り出したいときはDRを0にクリアした後、TEビットを0にクリアします。

TEビットを0にクリアすると現在の送信状態とは無関係に送信部は初期化され、TxD端子はI/Oポートになり、TxD端子から0が出力されます。

### (5) 受信エラーフラグと送信動作について(クロック同期式モードのみ)

受信エラーフラグ (ORER、PER、FER)が1にセットされた状態では、TDREフラグを0にクリアしても送信を開始できません。必ず送信開始時には、受信エラーフラグを0にクリアしておいてください。

また、REビットを0にクリアしても受信エラーフラグは0にクリアできませんので注意してください。

## (6) 調歩同期式モードの受信データサンプリングタイミングと受信マージン 調歩同期式モードでは、SCIは転送レートの16倍の周波数の基本クロックで動作していま

受信時にSCIは、スタートビットの立下がりを基本クロックでサンプリングして、内部を同期化します。また、受信データを基本クロックの8クロック目の立上がりエッジで内部に取り込みます。これを図13.21に示します。



図 13.21 調歩同期式モードの受信データサンプリングタイミング

したがって、調歩同期式モードでの受信マージンは式(1)のように表すことができます。

$$M = |(0.5 - \frac{1}{2N}) - (L - 0.5)F - \frac{|D - 0.5|}{N} (1 + F)| \times 100\%... \vec{\pi}(1)$$

M: 受信マージン(%)

N: クロックに対するビットレートの比(N=16)

D: D = 0 - 1.0

L: フレーム長(L=9~12)

F: クロック周波数の偏差の絶対値

式(1)で、F=0、D=0.5とすると、受信マージンは式(2)より46.875%となります。

D=0.5、F=0のとき、

$$M = (0.5 - \frac{1}{2 \times 16}) \times 100\% = 46.875\%...$$
  $\pm 0.0\%$ 

ただし、この値はあくまでも計算上の値ですので、システム設計の際には 20~30%の余裕を持たせてください。

#### (7) DMAC使用上の制約事項

DMACにより、RDRのリードを行うときは必ずDTCRのDTS2~0ビットで起動要因を当該SCIの受信完了割込み(RXI)に設定してください。

### (8) クロック同期式使用上の制約事項

同期クロックに外部クロックソースを使用しデータ送信を行う場合、SSRのTDREのクリアから各フレームに対応する送信クロックの先頭(立上がりエッジ)までの間隔は、5ステート以上確保してください(図13.22参照)。本条件は連続送信を行う際にも必要です。本条件が満たされない場合、誤動作することがあります。



図 13.22 クロック同期式送信の例

(9) クロック同期式モードにおいてSCK端子をポート出力端子へ切り換えるときの注意事項 クロック同期式モードにおいて、SCK端子を同期クロック出力として使用しているとき、送 信終了時にSCK端子を出力ポートに切り換えると、半サイクルのLowレベルが出力されることがあります。

DDR = 1、DR = 1、 $C/\overline{A}$  = 1、CKE1 = 0、CKE0 = 0、TE = 1の状態より、以下の設定でポートに切り換えたときに半サイクルのLow出力が発生します。

- 1. シリアルデータ送信終了
- 2. TEビット=0
- 3. C/Aビット = 0...ポート出力に切り換え
- 4. Low出力発生(図13.23参照)



図 13.23 SCK 端子からポート端子へ切り換え時の動作

SCK端子をポートに切り換える際に発生するLow出力を回避する場合、下記の手順で行ってください。

この手順は、SCK端子を一度入力状態にするため、あらかじめSCK/ポート端子を外部回路でプルアップしてください。DDR=1、DR=1、 $C/\overline{A}=1$ 、CKE1=0、CKE0=0、TE=1の状態より以下の1~5の順で設定してください。

- 1. シリアルデータ送信終了
- 2. TEビット=0
- 3. CKE1ビット=1
- 4.  $C/\overline{A}$ ビット = 0...ポート出力に切り換え
- 5. CKE1ビット=0



図 13.24 SCK 端子からポート端子へ切り換え時の動作(Low 出力の回避例)

# 14. スマートカードインタフェース

## 14.1 概要

SCI0 は、シリアルコミュニケーションインタフェースの拡張機能として、ISO/IEC7816 - 3 (Indentification Card) に準拠した IC カード (スマートカード) インタフェースをサポートしています。

通常のシリアルコミュニケーションインタフェースとスマートカードインタフェースの切り換え はレジスタの設定で行います。

### 14.1.1 特長

本 LSI がサポートするスマートカードインタフェースには次の特長があります。

- 調歩同期式モード
- データ長:8ビット
- パリティビットの生成およびチェック
- 受信モードにおけるエラーシグナル (パリティエラー) の送出
- 送信モードにおけるエラーシグナルの検出とデータの自動再送信
- ダイレクトコンベンション / インバースコンベンションの両方をサポート
- 内蔵ボーレートジェネレータにより任意のビットレートを選択可能
- 3種類の割込み要因

送信データエンプティ、受信データフル、送受信エラーの3種類の割込み要因があり、それぞれ独立に要求することができます。また、送信データエンプティ割込みと受信データフル割込みによりDMAコントローラ (DMAC) を起動させてデータの転送を行うことができます。

## 14.1.2 ブロック図

図 14.1 にスマートカードインタフェースのブロック図を示します。



図 14.1 スマートカードインタフェース

## 14.1.3 端子構成

スマートカードインタフェースの端子構成を表 14.1 に示します。

|              | - C 1 111        | 2111 J 1777 |         |
|--------------|------------------|-------------|---------|
| 名 称          | 略 称              | 入出力         | 機能      |
| シリアルクロック端子   | SCK₀             | 出力          | クロック出力  |
| レシープデータ端子    | RxD₀             | 入力          | 受信データ入力 |
| トランスミットデータ端子 | TxD <sub>o</sub> | 出力          | 送信データ出力 |

表 14.1 端子構成

### 14.1.4 レジスタ構成

スマートカードインタフェースで使用するレジスタ構成を表 14.2 に示します。BRR、TDR、RDR については、通常の SCI の機能と同様ですので、「第 13 章 シリアルコミュニケーションインタフェース」のレジスタの説明を参照してください。

| アドレス*1 | 名 称            | 略称   | R/W     | 初期値  |
|--------|----------------|------|---------|------|
| H'FFB0 | シリアルモードレジスタ    | SMR  | R/W     | H'00 |
| H'FFB1 | ビットレートレジスタ     | BRR  | R/W     | H'FF |
| H'FFB2 | シリアルコントロールレジスタ | SCR  | R/W     | H'00 |
| H'FFB3 | トランスミットデータレジスタ | TDR  | R/W     | H'FF |
| H'FFB4 | シリアルステータスレジスタ  | SSR  | R/(W)*2 | H'84 |
| H'FFB5 | レシーブデータレジスタ    | RDR  | R       | H'00 |
| H'FFB6 | スマートカードモードレジスタ | SCMR | R/W     | H'F2 |
|        | 0              |      |         |      |

表 14.2 レジスタ構成

## 14.2 各レジスタの説明

スマートカードインタフェースで追加されるレジスタおよび機能が変更されるビットについて説明します。

## 14.2.1 スマートカードモードレジスタ (SCMR)

SCMR は、8 ビットのリード / ライト可能なレジスタで、スマートカードインタフェースの機能の選択を行います。



SCMR は、リセットまたはスタンバイモード時に H'F2 にイニシャライズされます。

<sup>【</sup>注】 \*1 アドレスの下位 16 ビットを示しています。

<sup>\*2</sup> フラグをクリアするための0ライトのみ可能です。

ビット7~4:リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット3:スマートカードデータトランスファディレクション(SDIR)

シリアル/パラレル変換のフォーマットを選択します。

| ビット3 | 説明                          |       |  |  |  |  |  |
|------|-----------------------------|-------|--|--|--|--|--|
| SDIR |                             |       |  |  |  |  |  |
| 0    | TDR の内容を LSB ファーストで送信       | (初期値) |  |  |  |  |  |
|      | 受信データを LSB ファーストとして RDR に格納 |       |  |  |  |  |  |
| 1    | TDR の内容を MSB ファーストで送信       |       |  |  |  |  |  |
|      | 受信データを MSB ファーストとして RDR に格納 |       |  |  |  |  |  |

ビット2:スマートカードデータインバート(SINV)

データのロジックレベルの反転を指定します。この機能は、ビット3の機能を組合せインバースコンベンションカードとの送受信に使用します。SINVは、パリティビットのロジックレベルには影響しません。パリティに関する設定方法については、「14.3.4 レジスタ設定」を参照してください。

| ビット2 | 説明                 |       |
|------|--------------------|-------|
| SINV |                    |       |
| 0    | TDR の内容をそのまま送信     | (初期値) |
|      | 受信データをそのまま RDR に格納 |       |
| 1    | TDR の内容を反転してデータを送信 |       |
|      | 受信データを反転して RDR に格納 |       |

ビット1: リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット 0: スマートカードインタフェースモードセレクト (SMIF)

スマートカードインタフェース機能をイネーブルにするビットです。

| ビット0 | 説明                  |       |
|------|---------------------|-------|
| SMIF |                     |       |
| 0    | スマートカードインタフェース機能を禁止 | (初期値) |
| 1    | スマートカードインタフェース機能を許可 |       |

## 14.2.2 シリアルステータスレジスタ(SSR)

スマートカードインタフェースモードにおいては、SSR のビット 4 の機能が変更されます。また、これに関連してビット 2 の TEND のセット条件が変更になります。



### 【注】\* フラグをクリアするための0ライトのみ可能です。

#### ビット7~5:

通常の SCI と同様の動作をします。詳細は「第 13 章 シリアルコミュニケーションインタフェース」を参照してください。

### ビット4:エラーシグナルステータス(ERS)

スマートカードインタフェースモードでは、送信時に受信側から送り返されるエラーシグナルの ステータスを示します。なお、スマートカードインタフェースではフレーミングエラーは検出しま せん。

| ビット4 | 説明                                   |
|------|--------------------------------------|
| ERS  |                                      |
| 0    | 正常に受信され、エラーシグナルが無いことを表示 (初期値)        |
|      | (クリア条件)                              |
|      | (1)リセット、またはスタンバイモード時                 |
|      | (2) ERS=1 の状態をリードした後、0 をライトしたとき      |
| 1    | 受信側からパリティエラーの検出を示すエラーシグナルが送出されたことを表示 |
|      | (セット条件)                              |
|      | エラーシグナル Low をサンプリングしたとき              |

【注】 SCR の TE ビットを 0 にクリアしても、ERS フラグは影響を受けず以前の状態を保持します。

### ビット3~0:

通常の SCI と同様の動作をします。詳細は「第 13 章 シリアルコミュニケーションインタフェース」を参照してください。

ただし、ビット2のトランスミットエンド(TEND)のセット条件は次のようになります。

| ビット2 | 説明                                                                     |
|------|------------------------------------------------------------------------|
| TEND |                                                                        |
| 0    | 送信中であることを表示 (初期値)                                                      |
|      | (クリア条件)                                                                |
|      | (1)TDRE = 1 の状態をリードした後、TDRE フラグに 0 をライトしたとき                            |
|      | (2)DMAC で TDR ヘデータをライトしたとき                                             |
| 1    | 送信を終了したことを表示                                                           |
|      | (セット条件)                                                                |
|      | (1)リセット、またはスタンバイモード時                                                   |
|      | (2) SCR の TE ビットが 0 かつ FER / ERS ビットが 0 のとき                            |
|      | (3)1 バイトのシリアルキャラクタ送信後、2.5etu*後に TDRE = 1 かつ FER / ERS = 0<br>(正常送信)のとき |

【注】 \* etu ( Elementary Time Unit: 1 ビットの転送期間の略 )

## 14.2.3 シリアルモードレジスタ (SMR)

スマートカードインタフェースモードにおいては、SMR のビット 7 の機能が変更されます。また、これに関連してシリアルコントロールレジスタ (SCR) のビット 1 およびビット 0 の機能も変更されます。

| ビット:  | 7   | 6   | 5   | 4   | 3    | 2   | 1    | 0    |
|-------|-----|-----|-----|-----|------|-----|------|------|
|       | GM  | CHR | PE  | O/E | STOP | MP  | CKS1 | CKS0 |
| 初期値:  | 0   | 0   | 0   | 0   | 0    | 0   | 0    | 0    |
| R/W : | R/W | R/W | R/W | R/W | R/W  | R/W | R/W  | R/W  |

ビット7: GSM モード (GM)

通常のスマートカードインタフェース時は 0 に設定します。GSM モードは、本ビットを 1 に設定し、送信完了を示す TEND フラグのセットタイミングの前倒しと、クロック出力の制御モードの追加を行います。クロック出力の制御モードの追加内容は、シリアルコントロールレジスタ (SCR) のビット 1 およびビット 0 で指定します。

| ビット7 | 説明                                        |       |
|------|-------------------------------------------|-------|
| GM   |                                           |       |
| 0    | 通常のスマートカードインタフェースモードの動作                   |       |
|      | (1) TEND フラグは開始ビットの先頭から 12.5etu のタイミングで発生 |       |
|      | (2)クロック出力の ON/OFF 制御のみ                    | (初期値) |
| 1    | GSM モードのスマートカードインタフェースモードの動作              |       |
|      | (1) TEND フラグは開始ビットの先頭から 11.0etu のタイミングで発生 |       |
|      | (2)クロック出力の ON/OFF、および High/Low 固定制御       |       |
|      | (設定は SCR )                                |       |

### ビット6~0:

通常の SCI と同様の動作をします。詳細は「13.2.5 シリアルモードレジスタ (SMR)」を参照してください。

### 14.2.4 シリアルコントロールレジスタ(SCR)

スマートカードインタフェースモードにおいては、SCR のビット 1、0 の機能が変更されます。

| ビット:  | 7   | 6   | 5   | 4   | 3    | 2    | 1    | 0    |
|-------|-----|-----|-----|-----|------|------|------|------|
|       | TIE | RIE | TE  | RE  | MPIE | TEIE | CKE1 | CKE0 |
| 初期値:  | 0   | 0   | 0   | 0   | 0    | 0    | 0    | 0    |
| R/W : | R/W | R/W | R/W | R/W | R/W  | R/W  | R/W  | R/W  |

#### ビット7~2:

通常の SCI と同様の動作をします。詳細は「13.2.6 シリアルコントロールレジスタ (SCR)」を参照してください。

### ビット 1、0: クロックイネーブル 1、0 ( CKE1、CKE0 )

SCI のクロックソースの選択、および SCK 端子からのクロック出力の許可 / 禁止を設定します。スマートカードインタフェースモードにおいては、通常のクロック出力の許可 / 禁止の切り換え、およびクロック出力の High レベル固定と Low レベル固定を指定することができます。

| ビット7 | ビット1 | ビット0 | 説明                                        |
|------|------|------|-------------------------------------------|
| GM   | CKE1 | CKE0 |                                           |
| 0    | 0    | 0    | 内部クロック / SCK <sub>o</sub> 端子は入出力ポート (初期値) |
|      |      | 1    | 内部クロック / SCK。端子はクロック出力                    |
| 1    |      | 0    | 内部クロック / SCK。端子は Low 出力固定                 |
|      |      | 1    | 内部クロック / SCK。端子はクロック出力                    |
|      | 1    | 0    | 内部クロック / SCK。端子は High 出力固定                |
|      |      | 1    | 内部クロック / SCK。端子はクロック出力                    |

## 14.3 動作説明

### 14.3.1 概要

スマートカードインタフェースの主な機能は次のとおりです。

- (1) 1フレームは、8ビットデータとパリティビットで構成されます。
- (2) 送信時は、パリティビットの終了から次のフレーム開始まで2etu (Elementary Time Unit:1ビットの転送期間)以上のカードタイムをおきます。
- (3) 受信時はパリティエラーを検出した場合、スタートビットから10.5etu経過後エラーシグナルLowを1etu出力します。
- (4) 送信時はエラーシグナルをサンプリングすると、2etu以上経過後、自動的に同じデータを送信します。
- (5) 調歩同期式非同期通信機能のみサポートし、クロック同期式通信機能はありません。

### 14.3.2 端子接続

図 14.2 にスマートカードインタフェースに関する端子接続概略図を示します。

IC カードとの通信においては、1 本のデータ伝送線で送信と受信が行われるので、LSI 端子で  $TXD_0$  端子と  $RXD_0$ 端子とを結線してください。また、データ伝送線は、抵抗で電源  $V_{cc}$ 側にプルアップしてください。

スマートカードインタフェースで生成するクロックを IC カードで使用する場合は、 $SCK_0$ 端子出力を IC カードの CLK 端子に入力します。 IC カードで、内部クロックを使用する場合は接続不要です。

リセット信号としては、LSI のポート出力を使用します。

端子としては、これ以外に通常、電源とグランドの接続が必要です。



図 14.2 スマートカードインタフェース端子接続概略図

【注】 IC カードを接続しないで、RE = TE = 1 に設定すると、閉じた送信 / 受信が可能となり自己診断をすることができます。

### 14.3.3 データフォーマット

図 14.3 にスマートカードインタフェースのデータフォーマットを示します。このモードでは、受信時は1フレームごとにパリティチェックを行い、エラーが検出された場合送信側に対してエラーシグナルを送り返し、データの再送信要求をします。送信時はエラーシグナルをサンプリングすると同じデータを再送信します。



図 14.3 スマートカードインタフェースのデータフォーマット

動作シーケンスは次のようになっています。

- (1) データ線は、未使用時にはハイインピーダンス状態であり、プルアップ抵抗によりHighレベルに固定されます。
- (2) 送信側は、1フレームのデータ送信を開始します。データのフレームは、スタートビット(Ds、Lowレベル)から開始します。この後に、8ビットのデータビット(D0~D7)とパリティビット(Dp)が続きます。
- (3) スマートカードインタフェースでは、この後にデータ線をハイインピーダンスに戻します。 データ線はプルアップ抵抗によりHighレベルになります。
- (4) 受信側は、パリティチェックを行います。 パリティエラーが無く正常に受信した場合、そのまま次のデータ受信を待ちます。 一方、パリティエラーが発生した場合は、エラーシグナル(DE、Lowレベル)を出力し、 データの再送信を要求します。受信局は、規定の期間エラーシグナルを出力した後、再び 信号線をハイインピーダンスにします。信号線はプルアップ抵抗によりHighレベルに戻り ます。
- (5) 送信側は、エラーシグナルを受信しなかった場合、次のフレームのデータ送信に移ります。 一方、エラーシグナルを受信した場合は、エラーとなったデータを(2)に戻り再送信しま す。

### 14.3.4 レジスタ設定

スマートカードインタフェースで使用するレジスタのビットマップを表 14.3 に示します。 0 または 1 が表示されているビットは、必ず表示されている値を設定してください。以下にそれ 以外のビットの設定方法について説明します。

| レジスタ | アドレス*1 | ビット  |      |      |      |      |      |        |      |
|------|--------|------|------|------|------|------|------|--------|------|
|      |        | ビット    | ビット  |
|      |        | 7    | 6    | 5    | 4    | 3    | 2    | 1      | 0    |
| SMR  | H'FFB0 | GM   | 0    | 1    | O/E  | 1    | 0    | CKS1   | CKS0 |
| BRR  | H'FFB1 | BRR7 | BRR6 | BRR5 | BRR4 | BRR3 | BRR2 | BRR1   | BRR0 |
| SCR  | H'FFB2 | TIE  | RIE  | TE   | RE   | 0    | 0    | CKE1*2 | CKE0 |
| TDR  | H'FFB3 | TDR7 | TDR6 | TDR5 | TDR4 | TDR3 | TDR2 | TDR1   | TDR0 |
| SSR  | H'FFB4 | TDRE | RDRF | ORER | ERS  | PER  | TEND | 0      | 0    |
| RDR  | H'FFB5 | RDR7 | RDR6 | RDR5 | RDR4 | RDR3 | RDR2 | RDR1   | RDR0 |
| SCMR | H'FFB6 | -    | -    | -    | -    | SDIR | SINV | -      | SMIF |

表 14.3 スマートカードインタフェースでのレジスタ設定

- \*1 アドレスは下位 16 ビットを示します。
- \*2 SMRのGMを0に設定したときは、必ずCKE1ビットを0にしてください。

#### (1) シリアルモードレジスタ (SMR) の設定

GMビットは、通常のスマートカードインタフェースモード時は0を設定し、GSMモード時は1を設定します。

O/ĒビットはICカードがダイレクトコンベンション時は0を設定し、インバースコンベンション時は1を設定します。

CKS1、CKS0ビットは、内蔵ボーレートジェネレータのクロックソースを選択します。「14.3.5 クロック」を参照してください。

(2) ビットレートレジスタ (BRR) の設定

ビットレートを設定します。設定値の算出方法は「14.3.5 クロック」を参照してください。

(3)シリアルコントロールレジスタ (SCR)の設定

TIE、RIE、TE、REビットの機能は通常のSCIと同様です。詳細は「第13章 シリアルコミュニケーションインタフェース」を参照してください。

CKE1、CKE0ビットはクロック出力を指定します。SMRのGMビットが0にクリアされているとき、クロックを出力しない場合は、00に設定し、クロックを出力する場合は01に設定します。SMRのGMビットが1にセットされているとき、クロック出力を行います。クロック出力をLowレベルまたはHighレベルに固定することもできます。

(4) スマートカードモードレジスタ(SCMR)の設定

SDIRビットは、ICカードがダイレクトコンベンション時は0を設定し、インバースコンベンション時は1を設定します。

SINVビットはICカードがダイレクトコンベンション時は0を設定し、インバースコンベンション時は1を設定します。

SMIFビットはスマートカードインタフェースの場合1を設定します。

以下に 2 種類の IC カード(ダイレクトコンベンションタイプとインバースコンベンションタイプ) に対するレジスタ設定値と開始キャラクタでの波形例を示します。

<sup>【</sup>注】 - : 未使用ビットを示します。

ダイレクトコンベンション (SDIR = SINV =  $O/\overline{E}$  = 0)



ダイレクトコンベンションタイプでは、論理 1 レベルを状態 2 に、論理 0 レベルを状態 4 に対応付け、LSB ファーストで送受信する方式です。上記の開始キャラクタのデータは 1 1 1 1 となります。パリティビットは、スマートカードの規程により偶数パリティで 1 となります。

インバースコンベンション (SDIR = SINV =  $O/\overline{E}$  = 1)



インバースコンベンションタイプでは、論理 1 レベルを状態 A に、論理 0 レベルを状態 Z に対応付け、MSB ファーストで送受信する方式です。上記の開始キャラクタのデータは H'3F となります。パリティビットは、スマートカードの規程により偶数パリティで論理 0 となり、状態 Z が対応します。

なお、本 LSI では、SINV ビットによる反転はデータビット D7 ~ D0 のみとなっています。パリティビットの反転のために SMR の O/E ビットを奇数パリティモードに設定します (送信、受信とも同様です)。

### 14.3.5 クロック

スマートカードインタフェースにおける送受信クロックは内蔵ボーレートジェネレータの生成した内部クロックのみ使用できます。このとき、ビットレートはビットレートレジスタ(BRR)とシリアルモードレジスタ(SMR)のCKS1、CKS0ビットで設定され、以下に示す計算式になります。ビットレートの例を表 14.5 に示します。

このとき CKE0 = 1 でクロック出力を選択すると SCK0 端子からはビットレートの 372 倍の周波数のクロックが出力されます。

B = 
$$\frac{1488 \times 2^{2n-1} \times (N+1)}{1488 \times 2^{2n-1} \times (N+1)} \times 10^6$$

ただし、N = BRR の設定値 (0 N 255)

B = ビットレート (bit/s)

=動作周波数(MHz)

n =表 14.4 を参照

| 表 14 4              | n 上 CKS1 | CKS0 の対応表 |
|---------------------|----------|-----------|
| 48 I <del>T.T</del> |          |           |

| n | CKS1 | CKS0 |  |  |  |  |  |  |  |  |
|---|------|------|--|--|--|--|--|--|--|--|
| 0 | 0    | 0    |  |  |  |  |  |  |  |  |
| 1 |      | 1    |  |  |  |  |  |  |  |  |
| 2 | 1    | 0    |  |  |  |  |  |  |  |  |
| 3 |      | 1    |  |  |  |  |  |  |  |  |

【注】 \* ギア機能によりクロックを分周して使用する場合には、動作周波数に分周比を考慮した値を設定してください。上記は分周比1:1の場合を示します。

表 14.5 BRR の設定に対するビットレート B (bit/s) の例 (ただし、n=0 のとき)

| (MHz) | 7.1424 | 10.00   | 10.7136 | 13.00   | 14.2848 | 16.00   | 18.00   | 20.00   | 25.00   |
|-------|--------|---------|---------|---------|---------|---------|---------|---------|---------|
| N     |        |         |         |         |         |         |         |         |         |
| 0     | 9600.0 | 13440.9 | 14400.0 | 17473.1 | 19200.0 | 21505.4 | 24193.5 | 26881.7 | 33602.2 |
| 1     | 4800.0 | 6720.4  | 7200.0  | 8736.6  | 9600.0  | 10752.7 | 12096.8 | 13440.9 | 16801.1 |
| 2     | 3200.0 | 4480.3  | 4800.0  | 5824.4  | 6400.0  | 7168.5  | 8064.5  | 8960.6  | 11200.7 |

<sup>【</sup>注】 ビットレートは、小数点以下2桁目を四捨五入した数値です。

一方、動作周波数とビットレートからビットレートレジスタ (BBR) の設定値を算出する式は次のようになります。ただし、N は整数値、0 N 255であり、誤差の小さい方を指定します。

$$N = \frac{1488 \times 2^{2n-1} \times B}{1488 \times 2^{2n-1} \times B} \times 10^{6} - 1$$

表 14.6 ビットレート B (bit/s) に対する BRR の設定例 (ただし、n=0 のとき)

|      | (MHz) | 7. | 1424 | 1 | 10.00 | 10 | ).7136 | 1: | 3.00 | 14 | .2848 | 1 | 16.00 | 1 | 8.00  | 2 | 20.00 | 2 | 25.00 |
|------|-------|----|------|---|-------|----|--------|----|------|----|-------|---|-------|---|-------|---|-------|---|-------|
| bit/ | s \   | Ν  | 誤差   | Ν | 誤差    | Ν  | 誤差     | Ν  | 誤差   | Ν  | 誤差    | Ν | 誤差    | Ν | 誤差    | Z | 誤差    | Ν | 誤差    |
| 960  | 00    | 0  | 0.00 | 1 | 30.00 | 1  | 25.00  | 1  | 8.99 | 1  | 0.00  | 1 | 12.01 | 2 | 15.99 | 2 | 6.66  | 3 | 12.49 |

| (MHz)   | 最大ビットレート ( bit/s ) | N | n |
|---------|--------------------|---|---|
| 7.1424  | 9600               | 0 | 0 |
| 10.00   | 13441              | 0 | 0 |
| 10.7136 | 14400              | 0 | 0 |
| 13.00   | 17473              | 0 | 0 |
| 14.2848 | 19200              | 0 | 0 |
| 16.00   | 21505              | 0 | 0 |
| 18.00   | 24194              | 0 | 0 |
| 20.00   | 26882              | 0 | 0 |
| 25.00   | 33602              | 0 | 0 |

表 14.7 各周波数における最大ビットレート(スマートカードインタフェースモード時)

ビットレート誤差は以下の計算式で求められます。

誤差 (%) = 
$$\left(\frac{1488 \times 2^{2n-1} \times B \times (N+1)}{1488 \times 2^{2n-1} \times B \times (N+1)} \times 10^6 - 1\right) \times 100$$

## 14.3.6 データの送信/受信動作

#### (1) イニシャライズ

データの送受信の前に、以下の手順で SCI をイニシャライズしてください。送信モードから受信モードへの切り換え、受信モードから送信モードへの切り換えにおいてもイニシャライズが必要です。

- (1) シリアルコントロールレジスタ(SCR)のTE、REビットを0にクリアします。
- (2) シリアルステータスレジスタ (SSR) のエラーフラグERS、PER、ORERを0にクリアしてください。
- (3) シリアルモードレジスタ (SMR) のパリティビット ( $O/\overline{E}$ ビット) とボーレートジェネレータの選択ビット (CKS1、CKS0ビット) を設定してください。このとき、 $C/\overline{A}$ 、CHR、MPビットは $0/\overline{A}$ に、STOP、PEビットは $1/\overline{A}$ に設定してください。
- (4) スマートカードモードレジスタ(SCMR)のSMIF、SDIR、SINVビットを設定してください。 SMIFビットを1にセットすると、TXD。端子およびRXD。端子は共にポートからSCIの端子に 切り換えられ、ハイインピーダンス状態となります。
- (5) ビットレートに対応する値をビットレートレジスタ (BRR) に設定します。
- (6) シリアルコントロールレジスタ(SCR)のクロックソースの選択ビット(CKE0ビット)を 設定してください。このとき、TIE、RIE、TE、RE、MPIE、TEIE、CKE1ビットは、0に設 定してください。
  - CKE0ビットを1にセットした場合は、SCK0端子からクロック出力されます。
- (7) 少なくとも、1ビット期間待ってから、SCRのTIE、RIE、TE、REビットを設定してください。自己診断以外はTEビットとREビットを同時にセットしないでください。

#### (2) シリアルデータ送信

スマートカードモードにおけるデータ送信ではエラーシグナルのサンプリングと再送信処理があるため、通常の SCI とは処理手順が異なります。送信処理フローの例を図 14.4 に示します。また、送信動作と内部レジスタの関連を図 14.5 に示します。

- (1) (1)の手順に従いスマートカードインタフェースモードにイニシャライズします。
- (2) SSRのエラーフラグERSビットが0にクリアされていることを確認してください。
- (3) SSRのTENDフラグが1にセットされていることが確認できるまで、(2)、(3)を繰り返してください。
- (4) TDRに送信データをライトして、TDREフラグを0にクリアし送信動作を行います。 このとき、TENDフラグは0にクリアされます。
- (5) 連続してデータを送信する場合は、(2)に戻ってください。
- (6) 送信を終了する場合は、TEビットを0にクリアします。

以上の一連の処理は、割込み処理または DMA 転送が可能です。

TIE ビットを 1 にセットし、割込み要求を許可しておいたとき、送信が終了し TEND フラグが 1 にセットされると、送信データエンプティ割込み (TXI) 要求を発生します。RIE ビットを 1 にセットし、割込み要求を許可しておいたとき、送信時にエラーが発生し、ERS フラグが 1 にセットされると、送受信エラー割込み (ERI) 要求を発生します。

SMR の GM ビットにより、TEND フラグのセットタイミングが異なります。図 14.6に TEND フラグ発生タイミングを示します。

TXI 要求で DMAC 起動する場合、自動再転送を含め DMAC に設定したバイト数を自動的に送信することができます。

詳細は(6)割込み動作、(7)DMACによるデータ転送動作を参照してください。



図 14.4 送信処理フローの例



図 14.5 送信動作と内部レジスタの関連



図 14.6 TEND フラグ発生タイミング

#### (3) シリアルデータ受信

スマートカードモードのデータ受信は、通常の SCI と同様の処理手順になります。受信処理フローの例を図 14.7 に示します。

- (1) SCIを(1)に従いスマートカードインタフェースモードにイニシャライズします。
- (2) SSRのORERフラグとPERフラグが0であることを確認してください。どちらかのフラグがセットされている場合は、所定の受信異常処理を行った後、ORERとPERフラグを全て0にクリアしてください。
- (3) RDRFフラグが1であることを確認できるまで(2)、(3)を繰り返してください。
- (4) RDRから受信データをリードしてください。
- (5) 継続してデータを受信する場合は、RDRFフラグを0にクリアして(2)の手順に戻ってください。
- (6) 受信を終了する場合は、REビットを0にクリアします。



図 14.7 受信処理フローの例

以上の一連の処理は、割込み処理または DMA 転送が可能です。

RIE ビットを 1 にセットし、割込み要求を許可しておいたとき受信が終了し、RDRF フラグが 1 にセットされると、受信データフル割込み(RXI)要求を発生します。また、受信時にエラーが発生し ORER、PER フラグのいずれかが 1 にセットされると、送受信エラー割込み(ERI)要求を発生します。

RXI 要求で DMAC を起動する場合、エラーの発生した受信データをスキップして DMAC に設定したバイト数だけ受信データを転送します。

詳細は(6)、(7)を参照してください。

なお、受信時にパリティエラーが発生し PER が 1 にセットされた場合でも、受信したデータは RDR に転送されるのでこのデータをリードすることは可能です。

#### (4) モード切り換え動作

受信モードから送信モードに切り換える場合、受信動作が完了していることを確認した後、イニシャライズから開始し、RE = 0、TE = 1 に設定してください。受信動作の完了は RDRF フラグあるいは PER、ORER フラグで確認できます。

送信モードから受信モードに切り換える場合、送信動作が完了していることを確認した後、イニシャライズから開始し、TE=0、RE=1 に設定してください。送信動作の完了は TEND フラグで確認できます。

#### (5) クロック出力の固定

SMR の GM ビットが 1 にセットされているとき、SCR の CKE1、CKE0 ビットによってクロック出力を固定することができます。このときクロックパルスの最小幅を指定の幅とすることができます。

図 14.8 にクロック出力の固定タイミングを示します。GM = 1、CKE1 = 0 とし、CKE0 ビットを制御した場合の例です。



図 14.8 クロック出力固定タイミング

### (6) 割込み動作

スマートカードインタフェースモードでは、送信データエンプティ割込み(TXI)要求、送受信エラー割込み(ERI)要求、受信データフル割込み(RXI)要求の3種類の割込み要因があります。なお、本モードでは、送信終了割込み(TEI)要求は使用できません。

SSR の TEND フラグが 1 にセットされると、TXI 割込み要求を発生します。

SSR の RDRF フラグが 1 にセットされると、RXI 割込み要求を発生します。 SSR の ORER、PER、ERS フラグのいずれかが 1 にセットされると、ERI 割込み要求を発生します。これらの関係を表 14.8 に示します。

| 動作    | 状態   | フラグ       | マスクビット | 割込み要因 | DMAC 起動 |  |  |  |
|-------|------|-----------|--------|-------|---------|--|--|--|
| 送信モード | 正常動作 | TEND      | TIE    | TXI   | 可能      |  |  |  |
|       | エラー  | ERS       | RIE    | ERI   | 不可能     |  |  |  |
| 受信モード | 正常動作 | RDRF      | RIE    | RXI   | 可能      |  |  |  |
|       | エラー  | PER, ORER | RIE    | ERI   | 不可能     |  |  |  |

表 14.8 スマートカードモードの動作状態と割込み要因

#### (7) DMAC によるデータ転送動作

スマートカードモードの場合も通常の SCI の場合と同様に、DMAC を使って送受信を行うことができます。送信動作では、SSR の TEND フラグが 1 にセットされると同時に TDRE フラグもセットされ、TXI 割込みが発生します。あらかじめ DMAC の起動要因に TXI 要求を設定しておけば、TXI 要求により DMAC が起動されて送信データの転送を行います。TDRE および TEND フラグは、DMAC によるデータ転送時に自動的に 0 にクリアされます。エラーが発生した場合は SCI が自動的に同じデータを再送信します。この間 TEND は 0 のまま保持され、DMAC は起動されません。したがって、エラー発生時の再送信を含め、SCI と DMAC が指定されたバイト数を自動的に送信します。ただし、エラー発生時 ERS フラグは、自動的にクリアされませんので RIE ビットを 1 にセットしておき、エラー発生時に ERI 要求を発生させ、ERS をクリアしてください。

なお、DMAC を使って送受信を行う場合は必ず先に DMAC を設定し、イネーブル状態にしてから SCI の設定を行ってください。DMAC の設定方法は「第8章 DMA コントローラ」を参照してください。

なお、受信動作では、SSR の RDRF フラグが 1 にセットされると RXI 割込み要求が発生します。 あらかじめ DMAC の起動要因に RXI 要求を設定しておけば RXI 要求で DMAC が起動されて受信データの転送を行います。RDRF フラグは、DMAC によるデータ転送時に自動的に 0 にクリアされます。エラーが発生した場合は、RDRF フラグはセットされずエラーフラグがセットされます。DMAC は起動されず、かわりに CPU に対し ERI を発生しますのでエラーフラグをクリアしてください。

#### (8) GSM モード時の動作例

スマートカードインタフェースモードとソフトウェアスタンバイ間でモード切り換えを行う際、 クロックデューティを保持するため、下記の切り換え手順で処理してください。

- (a) スマートカードインタフェースモードからソフトウェアスタンバイモードに遷移するとき
  - (1)  $P9_4$ のデータレジスタ (DR) とデータディレクションレジスタ (DDR) をソフトウェアスタンバイ時の出力固定状態の値に設定する。
  - (2) シリアルコントロールレジスタ(SCR)のTEビットとREビットに0を書き込み、送信/受信動作を停止させる。同時に、CKE1ビットをソフトウェアスタンバイ時の出力固定状態の値に設定する。
  - (3) SCRのCKE0ビットに0を書き込み、クロックを停止させる。
  - (4) シリアルクロックの1クロック周期の間、待つ。この間に、デューティを守って、指定のレベルでクロック出力は固定される。
  - (5) シリアルモードレジスタ(SMR)とスマートカードモードレジスタ(SCMR)にH'00を書き 込む。
  - (6) ソフトウェアスタンバイ状態に遷移させる。
- (b) ソフトウェアスタンバイモードからスマートカードインタフェースモードに戻すとき
  - (1) ソフトウェアスタンバイ状態を解除する。
  - (2) SCRのCKE1ビットをソフトウェアスタンバイ開始時の出力固定状態(現在のP9<sub>4</sub>端子の状態)の値に設定する。
  - (3) スマートカードインタフェースモードに設定し、クロック出力させる。正常なデューティにてクロック信号発生を開始する。



図 14.9 クロック停止・再起動手順

電源投入時からクロックデューティを確保するためには、下記の切り換え手順で処理をしてください。

- (1) 初期状態は、ポート入力でありハイインピーダンスである。電位を固定するには、プルアップ抵抗/プルダウン抵抗を使用する。
- (2) SCRのCKE1ビットで指定の出力に固定する。
- (3) SMRとSCMRをセットし、スマートカードインタフェースモードの動作に切り換える。
- (4) SCRのCKE0ビットを1に設定して、クロック出力を開始する。

## 14.4 使用上の注意

SCIをスマートカードインタフェースとして使用する際は、以下のことに注意してください。

(1) スマートカードインタフェースモードの受信データサンプリングタイミングと受信 マージン

スマートカードインタフェースモードでは、SCI は転送レートの 372 倍の周波数の基本クロックで動作しています。

受信時に SCI は、スタートビットの立下がりを基本クロックでサンプリングして、内部を同期化します。また、受信データを基本クロックの 186 クロック目の立上がりエッジで内部に取り込みます。これを図 14.10 に示します。



図 14.10 スマートカードモード時の受信データサンプリングタイミング

したがって、受信マージンは、次の式のように表すことができます。

スマートカードインタフェースモード時の受信マージン式

$$M = |(0.5 - \frac{1}{2N}) - (L - 0.5)F - \frac{|D - 0.5|}{N} (1 + F)| \times 100\%$$

M: 受信マージン(%)

N: クロックに対するビットレートの比(N=372)

D: D = 0 - 1.0

L:フレーム長(L=10)

F: クロック周波数の偏差の絶対値

上式で、F=0、D=0.5 とすると、受信マージン式は次のようになります。

D = 0.5、F = 0 のとき、  $M = (0.5 - 1/2 \times 372) \times 100\%$ 

= 49.866%

#### (2) 再転送動作

SCIがそれぞれ受信モードの場合と、送信モードの場合の再転送動作を、次に示します。

(a) SCI が受信モードの場合の再転送動作

SCI 受信モードの場合の再転送動作を図 14.11 に示します。

- (1) 受信したパリティビットをチェックした結果、エラーが検出されると、SSRのPERビットが 自動的に1にセットされます。このとき、SCRのRIEビットがイネーブルになっていれば、ERI 割込み要求が発生します。次のパリティビットのサンプリングタイミングまでに、SSRのPER ビットを0にクリアしてください。
- (2) 異常が発生したフレームでは、SSRのRDRFビットはセットされません。
- (3) 受信したパリティビットをチェックした結果、エラーが検出されない場合は、SSRのPERビットはセットされません。
- (4) 受信したパリティビットをチェックした結果、エラーが検出されない場合は、正常に受信動作が完了したと判断して、SSRのRDRFビットが自動的に1にセットされます。このときSCRのRIEビットが許可になっていれば、RXI割込み要求が発生します。さらに、RXI要因によるDMA転送が許可されていれば、RDRの内容を自動的に読み出すことができます。DMACでRDRのデータを読み出した場合、RDRFは自動的に0にクリアされます。
- (5) 正常なフレームを受信した場合、エラーシグナルを送信するタイミングで端子はスリース テート状態を保持します。



図 14.11 SCI 受信モードの場合の再転送動作

(b) SCI が送信モードの場合の再転送動作

SCI 送信モードの場合の再転送動作を図 14.12 に示します。

- (6) 1フレーム分の送信を完了した後、受信側からエラーシグナルが返されると、SSRのERSビットが1にセットされます。このとき、SCRのRIEビットがイネーブルになっていれば、ERI 割込み要求が発生します。次のパリティビットのサンプリングタイミングまでに、SSRのERS ビットを0にクリアしてください。
- (7) 異常を示すエラーシグナルを受信したフレームでは、SSRのTENDビットはセットされません。
- (8) 受信側からエラーシグナルが返ってこない場合は、SSRのERSビットはセットされません。
- (9) 受信側からエラーシグナルが返ってこない場合は、再転送を含む1フレームの送信が完了したと判断して、SSRのTENDビットが1にセットされます。このときSCRのTIEビットがイネーブルになっていれば、TXI割込み要求を発生します。

さらに、TXI要因によるDMA転送が許可されていれば、自動的にTDRに次のデータを書き込むことができます。DMACでTDRにデータを書き込んだ場合、TDREビットは自動的に0にクリアされます。



図 14.12 SCI 送信モードの場合の再転送動作

# 15. A/D 变换器

### 15.1 概要

本 LSI には、逐次比較方式で動作する 10 ビットの A/D 変換器が内蔵されており、最大 8 チャネルのアナログ入力を選択することができます。

消費電流低減のために A/D 変換器を使用しない場合には、A/D 変換器を単独に停止することができます。詳細は「20.6 モジュールスタンバイ機能」を参照してください。

#### 15.1.1 特長

A/D 変換器の特長を以下に示します。

- 10 ビットの分解能
- 入力チャネル:8チャネル
- アナログ変換電圧範囲の設定が可能 リファレンス電圧端子(V<sub>REF</sub>)をアナログ基準電圧としてアナログ変換電圧範囲を設定します。
- 高速変換

変換時間:1チャネル当り最小5.4 µs (25MHz動作時)

• 単一モード/スキャンモードの2種類の動作モードから選択可能

単一モード:1チャネルのA/D変換

スキャンモード:1~4チャネルの連続A/D変換

- 4本の16ビットデータレジスタ
  - A/D変換された結果は、各チャネルに対応したデータレジスタに転送され、保持されます。
- サンプル&ホールド機能
- 外部トリガ信号による、A/D 変換の開始が可能
- A/D 変換終了割込み要求を発生
   A/D変換終了時には、A/D変換終了割込み(ADI)要求を発生させることができます。

## 15.1.2 ブロック図

A/D 変換器のブロック図を図 15.1 に示します。



図 15.1 A/D 変換器のブロック図

#### 15.1.3 端子構成

A/D 変換器で使用する入力端子を表 15.1 に示します。

8本のアナログ入力端子は2グループに分類されており、アナログ入力端子 $0 \sim 3$ ( $AN_0 \sim AN_3$ )がグループ0、アナログ入力端子 $4 \sim 7$ ( $AN_1 \sim AN_2$ )がグループ1になっています。

 $AV_{cc}$ 、 $AV_{ss}$ 端子は、A/D 変換器内のアナログ部の電源です。 $V_{ref}$ 端子は、A/D 変換基準電圧端子です。

| 端子名           | 略称                           | 入出力 | 機能                  |
|---------------|------------------------------|-----|---------------------|
| アナログ電源端子      | $AV_{cc}$                    | 入力  | アナログ部の電源            |
| アナロググランド端子    | $AV_{ss}$                    | 入力  | アナログ部のグランドおよび基準電圧   |
| リファレンス電圧端子    | $V_{REF}$                    | 入力  | アナログ部の基準電圧          |
| アナログ入力端子 0    | $AN_{_{0}}$                  | 入力  | グループ 0 のアナログ入力      |
| アナログ入力端子 1    | AN <sub>1</sub>              | 入力  |                     |
| アナログ入力端子 2    | $AN_2$                       | 入力  |                     |
| アナログ入力端子3     | $AN_3$                       | 入力  |                     |
| アナログ入力端子 4    | $AN_{\scriptscriptstyle{4}}$ | 入力  | グループ 1 のアナログ入力      |
| アナログ入力端子5     | AN <sub>5</sub>              | 入力  |                     |
| アナログ入力端子 6    | AN <sub>6</sub>              | 入力  |                     |
| アナログ入力端子7     | AN <sub>7</sub>              | 入力  |                     |
| A/D 外部トリガ入力端子 | ADTRG                        | 入力  | A/D 変換開始のための外部トリガ入力 |

表 15.1 端子構成

## 15.1.4 レジスタ構成

A/D 変換器のレジスタ構成を表 15.2 に示します。

| アドレス*1 | 名 称                    | 略称     | R/W     | 初期値  |
|--------|------------------------|--------|---------|------|
| H'FFE0 | A/D データレジスタ AH         | ADDRAH | R       | H'00 |
| H'FFE1 | A/D データレジスタ AL         | ADDRAL | R       | H'00 |
| H'FFE2 | A/D データレジスタ BH         | ADDRBH | R       | H'00 |
| H'FFE3 | A/D データレジスタ BL         | ADDRBL | R       | H'00 |
| H'FFE4 | A/D データレジスタ CH         | ADDRCH | R       | H'00 |
| H'FFE5 | A/D データレジスタ CL         | ADDRCL | R       | H'00 |
| H'FFE6 | A/D データレジスタ DH         | ADDRDH | R       | H'00 |
| H'FFE7 | A/D データレジスタ DL         | ADDRDL | R       | H'00 |
| H'FFE8 | A/D コントロール / ステータスレジスタ | ADCSR  | R/(W)*2 | H'00 |
| H'FFE9 | A/D コントロールレジスタ         | ADCR   | R/W     | H'7E |

表 15.2 レジスタ構成

<sup>【</sup>注】 \*1 アドレスの下位 16 ビットを示しています。

<sup>\*2</sup> ビット7は、フラグをクリアするための0ライトのみ可能です。

## 15.2 各レジスタの説明

### 15.2.1 A/D データレジスタ A ~ D ( ADDRA ~ D )



ADDR は、A/D 変換された結果を格納する 16 ビットのリード専用レジスタで、ADDRA ~ ADDRD の 4 本があります。

A/D 変換されたデータは 10 ビットデータで、選択されたチャネルの ADDR に転送され、保持されます。A/D 変換されたデータの上位 8 ビットが ADDR の上位バイトに、また下位 2 ビットが下位 バイトに対応します。ADDR の下位バイトのビット  $5 \sim 0$  はリザーブビットで、リードすると常に 0 が読み出されます。アナログ入力チャネルと ADDR の対応を表 15.3 に示します。

ADDR は、常に CPU からリード可能です。上位バイトは直接リードできますが、下位バイトはテンポラリレジスタ (TEMP)を介してデータ転送が行われます。詳細は「15.3 CPU とのインタフェース」を参照してください。

ADDR は、リセットまたはスタンバイモード時に、H'0000 にイニシャライズされます。

|                 | C 1010 3 3 4 3 5 C 1 1 3 C 1 1 2 C 1 1 2 C 1 1 2 C 1 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 2 C 1 |             |  |  |  |  |
|-----------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|--|--|--|--|
| アナログル           | 力チャネル                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | A/D データレジスタ |  |  |  |  |
| グループ 0          | グループ1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |             |  |  |  |  |
| AN₀             | AN <sub>4</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | ADDRA       |  |  |  |  |
| AN <sub>1</sub> | AN <sub>5</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | ADDRB       |  |  |  |  |
| $AN_2$          | AN <sub>6</sub>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | ADDRC       |  |  |  |  |
| AN <sub>3</sub> | AN,                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | ADDRD       |  |  |  |  |

表 15.3 アナログ入力チャネルと ADDRA ~ ADDRD の対応



# 15.2.2 A/D コントロール / ステータスレジスタ ( ADCSR )

【注】 \* フラグをクリアするための0ライトのみ可能です。

A/D変換の終了を示すビットです。

- A/Dエンドフラグ

ADCSR は、8 ビットのリード / ライト可能なレジスタで、モードの選択など A/D 変換器の動作を制御します。

ADCSR は、リセットまたはスタンバイモード時に、H'00 にイニシャライズされます。

### ビット7: A/D エンドフラグ(ADF)

A/D 変換の終了を示すステータスフラグです。

| ビット7 | 説明                                            |
|------|-----------------------------------------------|
| ADF  |                                               |
| 0    | 〔クリア条件〕 (初期値)                                 |
|      | ADF=1 の状態で、ADF フラグをリードした後、ADF フラグに 0 をライトしたとき |
| 1    | 〔セット条件〕                                       |
|      | (1)単一モード:A/D 変換が終了したとき                        |
|      | (2)スキャンモード:設定されたすべてのチャネルの A/D 変換が終了したとき       |

#### ビット6: A/D インタラプトイネーブル(ADIE)

A/D 変換の終了による割込み(ADI)要求の許可/禁止を選択します。

| ビット6 | 説明                       |       |
|------|--------------------------|-------|
| ADIE |                          |       |
| 0    | A/D 変換終了による割込み(ADI)要求を禁止 | (初期値) |
| 1    | A/D 変換終了による割込み(ADI)要求を許可 |       |

#### ビット5: A/D スタート(ADST)

A/D 変換の開始 / 停止を選択します。

A/D 変換中は 1 を保持します。また、ADST ビットは A/D 外部トリガ入力端子( $\overline{ADTRG}$ )により 1 にセットすることもできます。

| ビット5 | 説明                                                                                      |
|------|-----------------------------------------------------------------------------------------|
| ADST |                                                                                         |
| 0    | A/D 変換を停止 (初期値)                                                                         |
| 1    | (1) 単一モード:A/D 変換を開始し、変換が終了すると自動的に 0 にクリア<br>(2) スキャンモード:A/D 変換を開始し、ソフトウェア、リセット、またはスタンバイ |
|      | モードによって 0 にクリアされるまで選択されたチャネルを順次連続変換                                                     |

#### ビット4:スキャンモード(SCAN)

A/D 変換のモードを、単一モード / スキャンモードから選択します。単一モード / スキャンモード時の動作については、「15.4 動作説明」を参照してください。モードの切換えは、ADST = 0 の状態で行ってください。

| ビット4 | 説明      |       |
|------|---------|-------|
| SCAN |         |       |
| 0    | 単一モード   | (初期値) |
| 1    | スキャンモード |       |

#### ビット3:クロックセレクト(CKS)

A/D 変換時間の設定を行います。

変換時間の切換えは、ADST=0の状態で行ってください。

| ビット3 | 説明                      |       |
|------|-------------------------|-------|
| CKS  |                         |       |
| 0    | 変換時間 = 266 ステート ( max ) | (初期値) |
| 1    | 変換時間 = 134 ステート ( max ) |       |

#### ビット2~0:チャネルセレクト2~0(CH2~0)

SCAN ビットとともにアナログ入力チャネルを選択します。 チャネル選択と切換えは、ADST=0の状態で行ってください。

| グループ選択 | チャネル | ル選択 説 明 |                       | 明                                 |
|--------|------|---------|-----------------------|-----------------------------------|
| CH2    | CH1  | CH0     | 単一モード                 | スキャンモード                           |
| 0      | 0    | 0       | AN <sub>o</sub> (初期値) | AN <sub>o</sub>                   |
|        |      | 1       | AN <sub>1</sub>       | AN <sub>0</sub> , AN <sub>1</sub> |
|        | 1    | 0       | AN <sub>2</sub>       | $AN_0 \sim AN_2$                  |
|        |      | 1       | AN <sub>3</sub>       | $AN_0 \sim AN_3$                  |
| 1      | 0    | 0       | AN <sub>4</sub>       | AN <sub>4</sub>                   |
|        |      | 1       | AN <sub>5</sub>       | AN <sub>4</sub> , AN <sub>5</sub> |
|        | 1    | 0       | AN <sub>6</sub>       | AN <sub>4</sub> ~ AN <sub>6</sub> |
|        |      | 1       | AN <sub>7</sub>       | $AN_4 \sim AN_7$                  |

### 15.2.3 A/D コントロールレジスタ (ADCR)



ADCR は、8 ビットのリード / ライト可能なレジスタで、外部トリガ入力による A/D 変換の開始の許可 / 禁止を選択します。

ADCR は、リセットまたはスタンバイモード時、H'7E にイニシャライズされます。

ビット7:トリガイネーブル(TRGE)

外部トリガ入力による A/D 変換の開始の許可 / 禁止を選択します。

| ビット7 | 説明                                |       |
|------|-----------------------------------|-------|
| TRGE |                                   |       |
| 0    | 外部トリガ入力による A/D 変換の開始を禁止           | (初期値) |
| 1    | 外部トリガ端子(ADTRG)の立下がりエッジで A/D 変換を開始 |       |

ビット6~1:リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット0:リザーブビット

リザーブビットです。1 にセットしないでください。

## 15.3 CPU とのインタフェース

ADDRA ~ ADDRD はそれぞれ 16 ビットのレジスタですが、CPU との間のデータバスは 8 ビット幅です。そのため、CPU からのアクセスは上位バイトは直接行われますが、下位バイトは 8 ビットのテンポラリレジスタ ( TEMP ) を介して行います。

ADDR からのデータのリードは、次のように行われます。上位バイトのリードで上位バイトの値は CPU へ、下位バイトの値は TEMP へ転送されます。次に下位バイトのリードで TEMP の内容が CPU へ転送されます。

ADDR をリードする場合は、必ず上位バイト、下位バイトの順で行ってください。また、上位バイトのみのリードは可能ですが、下位バイトのみのリードでは内容は保証されませんので注意してください。

図 15.2 に、ADDR のアクセス時のデータの流れを示します。



図 15.2 ADDR のアクセス動作([H'AA40]リード時)

# 15.4 動作説明

A/D 変換器は逐次比較方式で動作し、10 ビットの分解能をもっています。単一モードとスキャンモードの各モードの動作についての説明をします。

### 15.4.1 単一モード(SCAN=0)

単一モードは、1 チャネルのみの A/D 変換を行う場合に選択します。ソフトウェアまたは外部トリガ入力によって ADST ビットが 1 にセットされると、A/D 変換を開始します。ADST ビットは、A/D 変換中は 1 を保持しており、変換が終了すると自動的に 0 にクリアされます。

また、変換が終了すると、ADF フラグが 1 にセットされます。このとき、ADIE ビットが 1 にセットされていると、ADI 割込み要求が発生します。

ADF フラグは、ADCSR をリードした後、0 をライトするとクリアされます。

A/D 変換中に、モードやアナログ入力チャネルの切換えを行う場合は、誤動作を避けるために ADCSR の ADST ビットを 0 にクリアして、A/D 変換を停止した状態で行ってください。変更した後、 ADST ビットを 1 にセットすると(モードおよびチャネルの変更と ADST ビットのセットは、同時に行うことができます)、再び A/D 変換を開始します。

単一モードでチャネル 1 (  $AN_1$  ) が選択された場合の動作例を以下に示します。また、このときの動作タイミングを図 15.3 に示します。

- (1) 動作モードを単一モードに(SCAN=0)、入力チャネルをAN,に(CH2=CH1=0、CH0=1)、A/D割込み要求許可(ADIE=1)に設定して、A/D変換を開始(ADST=1)します。
- (2) A/D変換が終了すると、A/D変換結果がADDRBに転送されます。同時に、ADF = 1、ADST = 0となり、A/D変換器は変換待機となります。
- (3) ADF=1、ADIE=1となっているため、ADI割込み要求が発生します。
- (4) A/D割込み処理ルーチンが開始されます。
- (5) ADCSRをリードした後、ADFに0をライトします。
- (6) A/D変換結果 (ADDRB) をリードして、処理します。
- (7) A/D割込み処理ルーチンの実行を終了します。 この後、ADSTビットを1にセットするとA/D変換が開始され(2)~(7)を行います。



図 15.3 A/D 変換器の動作例 ( 単一モード チャネル 1 選択時 )

### 15.4.2 スキャンモード(SCAN=1)

スキャンモードは、複数チャネル(1 チャネルを含む)のアナログ入力を常にモニタするような応用に適しています。 A/D 変換はソフトウェアまたは外部トリガ入力によって ADST ビットが 1 にセットされると、グループの第 1 チャネル(CH2=0 のとき  $AN_{_0}$ 、CH2=1 のとき  $AN_{_4}$ )から開始されます。

複数のチャネルが選択されている場合は、第1チャネルの変換が終了した後、ただちに第2チャネル(AN,またはAN,)のA/D変換を開始します。

A/D 変換は、ADST ビットが 0 にクリアされるまで、選択されたチャネル内を連続して繰り返し行います。変換された結果は、各チャネルに対応した ADDR に転送され保持されます。

A/D 変換中に、モードやアナログ入力チャネルの切換えを行う場合は、誤動作を避けるために ADCSR の ADST ビットを 0 にクリアして、A/D 変換を停止した状態で行ってください。変更した後、 ADST ビットに 1 をセットすると(モードおよびチャネルの変更と ADST ビットのセットは、同時に行うことができます)、第 1 チャネルが選択され、再び A/D 変換を開始します。

スキャンモードでグループ 0 の 3 チャネル ( $AN_0 \sim AN_2$ ) を選択して A/D 変換を行う場合の動作例を以下に示します。また、このときの動作タイミングを図 15.4 に示します。

- (1) 動作モードをスキャンモードに(SCAN = 1)、スキャングループをグループ0に(CH2 = 0)、アナログ入力チャネルをAN $_0$  ~ AN $_2$  (CH1 = 1、CH0 = 0)に設定してA/D変換を開始(ADST = 1)します。
- (2) 第1チャネル (AN<sub>0</sub>) のA/D変換が開始され、A/D変換が終了すると、変換結果をADDRAに 転送します。
- 次に第2チャネル( $\mathrm{AN_{_{l}}}$ )が自動的に選択され、変換を開始します。
- (3) 同様に第3チャネル(AN,)まで変換を行います。
- (4) 選択されたすべてのチャネル(AN。~AN。)の変換が終了すると、ADF=1となり、再び第1 チャネル(AN。)を選択し、変換が行われます。 このときADIEビットが1にセットされていると、A/D変換終了後、ADI割込みを発生します。
- (5) ADSTビットが1にセットされている間は、(2)~(4)を繰り返します。 ADSTビットを0にクリアするとA/D変換が停止します。この後、ADSTビットを1にセットすると再びA/D変換を開始し、第1チャネル(AN。)から変換が行われます。



図 15.4 A/D 変換器の動作例(スキャンモード AN<sub>0</sub> ~ AN<sub>2</sub>の 3 チャネル選択時)

### 15.4.3 入力サンプリングと A/D 変換時間

A/D 変換器には、サンプル&ホールド回路が内蔵されています。A/D 変換器は、ADST ビットが 1 にセットされてから  $t_D$  時間経過後、入力のサンプリングを行い、その後変換を開始します。A/D 変換のタイミングを図 15.5 に示します。また、A/D 変換時間を表 15.4 に示します。

A/D 変換時間は、図 15.5 に示すように、 $t_D$  と入力サンプリング時間を含めた時間となります。ここで  $t_D$  は、ADCSR へのライトタイミングにより決まり、一定値とはなりません。そのため、変換時間は表 15.4 に示す範囲で変化します。

スキャンモードの変換時間は、表 15.4 に示す値が 1 回目の変換時間となりますが、2 回目以降は CKS = 0 の場合は 256 ステート(固定)、CKS = 1 の場合は 128 ステート(固定)となります。



図 15.5 A/D 変換タイミング

|              | 記号                | CKS = 0 |     |     | CKS = 1 |     |     |
|--------------|-------------------|---------|-----|-----|---------|-----|-----|
|              |                   | min     | typ | max | min     | typ | max |
| A/D 変換開始遅延時間 | t <sub>D</sub>    | 10      | -   | 17  | 6       | -   | 9   |
| 入力サンプリング時間   | t <sub>SPL</sub>  | -       | 63  | -   | -       | 31  | -   |
| A/D 変換時間     | t <sub>conv</sub> | 259     | -   | 266 | 131     | -   | 134 |

表 15.4 A/D 変換時間 (単一モード)

【注】 表中の数値の単位はステートです。

### 15.4.4 外部トリガ入力タイミング

A/D 変換は、外部トリガ入力により開始することも可能です。外部トリガ入力は、ADCR の TRGE ビットが 1 にセットされているとき、ADTRG 端子から入力されます。ADTRG 入力端子の立下がリエッジで、ADCSR の ADST ビットが 1 にセットされ、A/D 変換が開始されます。

その他の動作は、単一モード / スキャンモードによらず、ソフトウェアによって ADST ビットを 1 にセットした場合と同じです。

このタイミングを図 15.6 に示します。



図 15.6 外部トリガ入力タイミング

# 15.5 割込み

A/D 変換器は、A/D 変換の終了により、A/D 変換終了割込み (ADI) を発生します。 ADI 割込み要求は、ADCSR の ADIE ビットで許可 / 禁止することができます。

### 15.6 使用上の注意

A/D 変換器を使用する際は、以下のことに注意してください。

#### (1) ボード設計上の注意

ボード設計時には、デジタル回路とアナログ回路をできるだけ分離してレイアウトしてください。また、デジタル回路の信号配線とアナログ回路の信号配線を交差させたり、近接させるようなレイアウトは極力避けてください。誘導などにより、アナログ回路の誤動作や、A/D変換値に悪影響を及ぼします。

なお、アナログ入力信号( $AN_0 \sim AN_7$ )、アナログ基準電源( $V_{REF}$ )、アナログ電源( $AV_{CC}$ )は、アナロググランド( $AV_{SS}$ )で、デジタル回路を必ず分離してください。さらに、アナロググランド( $AV_{SS}$ )は、ボード上の安定したデジタルグランド( $V_{SS}$ )に一点接続してください。

#### (2) ノイズ対策上の注意

アナログ入力端子 ( $AN_0 \sim AN_7$ )、アナログ基準電源 ( $V_{REF}$ ) に、過大なサージなど異常電圧による破壊を防ぐために接続する保護回路は、図15.7に示すように $AV_{cc}$  -  $AV_{ss}$ 間に接続してください。

また、 $AV_{cc}$ 、 $V_{ref}$ に接続するバイパス・コンデンサ、 $AN_0 \sim AN_7$ に接続するフィルタのコンデンサは、必ず $AV_{ss}$ に接続してください。

なお、図15.7のようにフィルタ用のコンデンサを接続するとアナログ入力端子( $AN_0 \sim AN_7$ )の入力電流が平均化されるため、誤差を生じることがあります。また、スキャンモード等で頻繁にA/D変換を行う場合、A/D変換器内部のサンプル&ホールド回路の容量に充放電される電流が入力インピーダンス ( $R_m$ )を経由して入力される電流を上回るとアナログ入力端子の電圧に誤差を生じます。したがって回路定数の決定については、十分ご検討くださいますようお願いいたします。



図 15.7 アナログ入力保護回路の例

表 15.5 アナログ端子の規格

|              | V 10.0 7 7 H | > > > 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 |    |
|--------------|--------------|-----------------------------------------|----|
| 項 目          | min          | max                                     | 単位 |
| アナログ入力容量     | -            | 20                                      | pF |
| 許容信号源インピーダンス | -            | 10*                                     | k  |

【注】 \* V<sub>cc</sub> = 4.0~5.5V、 12MHz の場合。詳細は「21. 電気的特性」を参照してください。



図 15.8 アナログ入力端子等価回路

#### (3) A/D変換精度の定義:

以下に、本LSIのA/D変換精度の定義を示します。

- 分解能 : A/D 変換器のデジタル出力コード数

- オフセット誤差 : デジタル出力が最小電圧値 0000000000 から 0000000001 に変化すると

きのアナログ入力電圧値の理想 A/D 変換特性からの偏差(図 15.10)

- フルスケール誤差:デジタル出力が1111111110から111111111に変化するときのアナロ

グ入力電圧値の理想 A/D 変換特性からの偏差(図 15.10)

- 量子化誤差 : A/D 変換器が本質的に有する偏差であり、1 / 2LSB で与えられる(図

15.9)

- 非直線性誤差 :ゼロ電圧からフルスケール電圧までの間の理想 A/D 変換特性からの誤

差。ただし、オフセット誤差、フルスケール誤差、量子化誤差を含ま

ない。

- 絶対精度 : デジタル値とアナログ入力値との偏差。オフセット誤差、フルスケー

ル誤差、量子化誤差および非直線誤差を含む。



図 15.9 A/D 変換精度の定義(1)



図 15.10 A/D 変換精度の定義(2)

#### (4) 許容信号源インピーダンスについて

本LSIのアナログ入力は、信号源インピーダンスが10k 以下の入力信号に対し、変換精度が保証される設計となっております。これはA/D変換器のサンプル&\*ホールド回路の入力容量をサンプリング時間内に充電するために設けている規格で、センサの出力インピーダンスが10k を越える場合充電不足が生じ、A/D変換精度が保証できなくなる場合があります。単一モードで変換を行う場合で外部に大容量を設けている場合、入力の負荷は実質的に内部入力抵抗の10k だけになりますので信号源インピーダンスは不問となります。ただし、この場合ローパスフィルターとなりますので、微分係数の大きなアナログ信号(例えば電圧の変動率が $5mV/\mu$ s以上)には追従できない場合があります(図15.11)。高速のアナログ信号を変換する場合や、スキャンモードで変換を行う場合には、低インピーダンスのバッファを入れてください。

#### (5) 絶対精度への影響について

容量を付加することにより、GNDとのカップリングを受けることになりますので、GNDに ノイズがあると絶対精度が悪化する可能性があります。必ず $\mathrm{AV}_\mathrm{ss}$ 等の電気的に安定なGND に接続してください。

またフィルター回路が実装基板上でデジタル信号と干渉したり、アンテナとならないよう に注意が必要です。



図 15.11 アナログ入力回路の例

# 16. D/A 变換器

# 16.1 概要

本 LSI には2 チャネルの D/A 変換器が内蔵されています。

### 16.1.1 特長

D/A 変換器の特長を以下に示します。

- 8ビットの分解能
- 2 チャネル出力
- 変換時間最大 10 µ s (負荷容量 20pF 時)
- 出力電圧 0V ~ V<sub>REF</sub>
- ソフトウェアスタンバイ時の D/A 出力保持機能

## 16.1.2 ブロック図

D/A 変換器のブロック図を図 16.1 に示します。



図 16.1 D/A 変換器のブロック図

# 16.1.3 端子構成

D/A 変換器で使用する入出力端子を表 16.1 に示します。

表 16.1 端子構成

| 端子名        | 略称              | 入出力 | 機能                |  |
|------------|-----------------|-----|-------------------|--|
| アナログ電源端子   | $AV_{cc}$       | 入力  | アナログ部の電源および基準電圧   |  |
| アナロググランド端子 | $AV_{ss}$       | 入力  | アナログ部のグランドおよび基準電圧 |  |
| アナログ出力端子 0 | $DA_{o}$        | 出力  | チャネル 0 のアナログ出力    |  |
| アナログ出力端子 1 | DA <sub>1</sub> | 出力  | チャネル 1 のアナログ出力    |  |
| リファレンス電圧端子 | $V_{REF}$       | 入力  | アナログ部の基準電圧        |  |

# 16.1.4 レジスタ構成

D/A 変換器でレジスタ構成を表 16.2 に示します。

表 16.2 レジスタ構成

| アドレス*  | 名 称                 | 略 称    | R/W | 初期值  |
|--------|---------------------|--------|-----|------|
| H'FFDC | D/A データレジスタ 0       | DADR0  | R/W | H'00 |
| H'FFDD | D/A データレジスタ 1       | DADR1  | R/W | H'00 |
| H'FFDE | D/A コントロールレジスタ      | DACR   | R/W | H'1F |
| H'FF5C | D/A スタンバイコントロールレジスタ | DASTCR | R/W | H'FE |

【注】 \* アドレスの下位 16 ビットを示します。

# 16.2 各レジスタの説明

# 16.2.1 D/A データレジスタ 0、1 (DADR0、1)

| ビット:  | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|-------|-----|-----|-----|-----|-----|-----|-----|-----|
|       |     |     |     |     |     |     |     |     |
| 初期値:  | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |
| R/W : | R/W |

D/A データレジスタ 0、1 ( DADR0、1 ) は、変換を行うデータを格納するリード / ライト可能な 8 ビットのレジスタです。

アナログ出力を許可すると、DADR の値が常に変換され、アナログ出力端子に出力されます。 DADR は、リセットまたはスタンバイモード時に、H'00 にイニシャライズされます。

### 16.2.2 D/A コントロールレジスタ (DACR)



DACR は、8 ビットのリード / ライト可能なレジスタで、D/A 変換器の動作を制御します。 DACR は、リセットまたはスタンバイモード時に、H'1F にイニシャライズされます。 ビット7: D/A アウトプットイネーブル1(DAOE1)

D/A 変換とアナログ出力を制御します。

| ビット7  | 説明                                |       |
|-------|-----------------------------------|-------|
| DAOE1 |                                   |       |
| 0     | アナログ出力 DA, を禁止                    | (初期値) |
| 1     | チャネル 1 の D/A 変換を許可。アナログ出力 DA, を許可 |       |

ビット 6: D/A アウトプットイネーブル 0 (DAOE0)

D/A 変換とアナログ出力を制御します。

| ビット6  | 説 明                              |       |
|-------|----------------------------------|-------|
| DAOE0 |                                  |       |
| 0     | アナログ出力 DA <sub>。</sub> を禁止       | (初期値) |
| 1     | チャネル 0 の D/A 変換を許可。アナログ出力 DA。を許可 |       |

ビット5: D/A イネーブル(DAE)

DAOE0、DAOE1 とともに、D/A 変換を制御します。DAE ビットが 0 にクリアされているときチャネル 0、1 の D/A 変換は独立に制御され、DAE ビットが 1 にセットされているときチャネル 0、1 の D/A 変換は一括して制御されます。

変換結果を出力するか否かは、DAOE0、DAOE1により、常に独立に制御されます。

| ビット7  | ビット6  | ビット5 | 説明                                       |
|-------|-------|------|------------------------------------------|
| DAOE1 | DAOE0 | DAE  |                                          |
| 0     | 0     | -    | チャネル 0、1 の D/A 変換を禁止                     |
|       | 1     | 0    | チャネル 0 の D/A 変換を許可<br>チャネル 1 の D/A 変換を禁止 |
|       |       | 1    | チャネル 0、1 の D/A 変換を許可                     |
| 1     | 0     | 0    | チャネル 0 の D/A 変換を禁止<br>チャネル 1 の D/A 変換を許可 |
|       |       | 1    | チャネル 0、1 の D/A 変換を許可                     |
|       | 1     | -    | チャネル 0、1 の D/A 変換を許可                     |

DAE ビットを 1 にセットすると、DACR の DAOE0、1 ビット、ADCSR の ADST ビットが 0 にクリアされていても、アナログ電源電流は A/D、D/A 変換中と同等になります。

ビット4~0:リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

## 16.2.3 D/A スタンバイコントロールレジスタ ( DASTCR )

DASTCR は 8 ビットのリード / ライト可能なレジスタで、ソフトウェアスタンバイモードでの D/A の出力を許可または禁止します。



DASTCR はリセット、またはハードウェアスタンバイモード時に、HFE にイニシャライズされます。ソフトウェアスタンバイモードではイニシャライズされません。

ビット7~1: リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット 0: D/A スタンバイイネーブル (DASTE)

ソフトウェアスタンバイモードでの D/A 出力を許可または禁止します。

| ビット0  | 説明                         |       |
|-------|----------------------------|-------|
| DASTE |                            |       |
| 0     | ソフトウェアスタンバイモードでの D/A 出力を禁止 | (初期値) |
| 1     | ソフトウェアスタンバイモードでの D/A 出力を許可 |       |

# 16.3 動作説明

D/A 変換器は、2 チャネルの D/A 変換回路を内蔵し、それぞれ独立に変換を行うことができます。 DACR によって D/A 変換が許可されている期間は常に D/A 変換が行われています。DADRO、1 を書き換えるとただちに、新しいデータが変換されます。DAOEO、1 ビットを 1 にセットすることにより、変換結果が出力されます。

チャネル 0 の D/A 変換を行う場合の動作例を示します。動作タイミングを図 16.2 に示します。

- (1) DADR0に変換データをライトします。
- (2) DACRのDAOE0ビットを1にセットします。D/A変換が開始され、DA0端子が出力端子になります。変換時間経過後に変換結果が出力されます。出力値は $\frac{DADRO pho}{256} \times V_{REF}$ です。次にDADR0を書き換えるか、DAOE0ビットを0にクリアするまでこの変換結果が出力され続けます。
- (3) DADR0を書き換えるとただちに変換が開始されます。変換時間経過後に変換結果が出力されます。
- (4) DAOE0ビットを0にクリアすると、DA。端子は入力端子になります。



図 16.2 D/A 変換器の動作例

# 16.4 D/A 出力制御

本 LSI は、ソフトウェアスタンバイモードで D/A 変換器の出力を許可または禁止することができます。

DASTCR の DASTE ビットを 1 にセットすると、ソフトウェアスタンバイモードにおいても D/A 変換器の出力が許可されます。このとき、D/A 変換器のレジスタはソフトウェアスタンバイモード に遷移する直前の値を保持します。

なお、ソフトウェアスタンバイモードで D/A 出力を許可した場合、リファレンス電源電流は動作時と同じとなります。

# 17. RAM

### 17.1 概要

本 LSI は 8k バイトのスタティック RAM を内蔵しています。RAM は CPU と 16 ビット幅のデータバスで接続されており、アクセスはバイトデータ、ワードデータにかかわらず 2 ステートで行われます。したがって、データの高速転送が可能です。

本 LSI の内蔵 RAM は、モード 1、2、5、7 のとき HFDF10~HFFF0F に、モード 3、4、6 のとき HFFDF10~HFFFF0F に割り当てられています。

システムコントロールレジスタ (SYSCR) の RAM イネーブル (RAME) ビットにより内蔵 RAM 有効 / 無効の制御を行います。

### 17.1.1 ブロック図

RAM のブロック図を図 17.1 に示します。



図 17.1 RAM のブロック図

#### 17.1.2 レジスタ構成

内蔵 RAM は、SYSCR で制御されます。 SYSCR のアドレスと初期値を表 17.1 に示します。

表 17.1 レジスタ構成

| アドレス*  | 名 称            | 略 称   | R/W | 初期値  |
|--------|----------------|-------|-----|------|
| H'FFF2 | システムコントロールレジスタ | SYSCR | R/W | H'0B |

【注】\* アドレスは下位16ビットを示しています。

# 17.2 システムコントロールレジスタ (SYSCR)



SYSCR は、内蔵 RAM へのアクセスを許可 / 禁止するレジスタです。内蔵 RAM は SYSCR の RAME ビットにより有効 / 無効が選択されます。 なお、 SYSCR のその他のビットについての詳細は「3.3 システムコントロールレジスタ」を参照してください。

ビット 0: RAM イネーブル (RAME)

内蔵 RAM の有効または無効を選択します。RAME ビットは RES 端子の立上がりエッジでイニシャライズされます。ソフトウェアスタンバイモードではイニシャライズされません。

| ビット0 | 説明        |       |
|------|-----------|-------|
| RAME |           |       |
| 0    | 内蔵 RAM 無効 |       |
| 1    | 内蔵 RAM 有効 | (初期値) |

# 17.3 動作説明

RAME ビットを 1 にセットすると内蔵 RAM が有効になります。本 LSI では、モード 1、2、5、7 のとき HFFDF10~HFFFF0F を、モード 3、4、6 のとき HFFDF10~HFFFF0F をアクセスすると内蔵 RAM がアクセスされます。また、モード  $1\sim6$  (拡張モード) では RAME ビットが 0 にクリアされ ているときは、外部アドレス空間がアクセスされます。モード 7(シングルチップモード)では、RAME ビットが 0 にクリアされているときは、内蔵 RAM はアクセスされません。リードすると常に HFF がリードされ、ライトは無効です。

RAM は CPU と内部 16 ビットデータバスで接続されており、ワード単位のリード / ライトが可能です。また、バイト単位のリード / ライトも可能です。

バイトデータは、データバス上位8ビットを使い2ステートでアクセスされ、また、偶数番地から始まるワードデータはデータバス16ビットを使い2ステートでアクセスできます。

## 18. ROM

### 18.1 特長

本 LSI は  $512 \mathrm{kB}$  のフラッシュメモリを内蔵しています。フラッシュメモリの特長を以下に示します。

- フラッシュメモリの 4 種類の動作モード
  - プログラムモード
- イレースモード
- プログラムベリファイモード
- イレースベリファイモード
- 書き込み/消去方式

書き込みは128バイト同時書き込みを行います。消去はブロック分割消去(1ブロック単位)で行います。全面消去を行う場合は、各ブロック単位に順次行ってください。ブロック分割消去では4kB、32kB、64kBのブロック単位で任意に設定することができます。

- 書き込み / 消去時間 フラッシュメモリの書き込み時間は、128バイト同時書き込みにて10ms (typ.)、1バイトあたり換算にて約80 µs (typ.)、消去時間は、100ms (typ.)です。
- 書き換え回数 フラッシュメモリの書き換えは、100回まで可能です。
- オンボードプログラミングモード オンボードでフラッシュメモリの書き込み/消去/ベリファイを行う2種類のモードがあります。
  - ブートモード
- ユーザプログラムモード
- ビットレート自動合わせ込み ブートモードでデータ転送時、ホストの転送ビットレートと本LSIのビットレートとを自動 で合わせることができます。
- RAM によるフラッシュメモリのエミュレーション機能 フラッシュメモリとRAMの一部を重ね合わせることで、フラッシュメモリの書き換えをリ アルタイムにエミュレートすることができます。
- プロテクトモード
  ソフトウェアプロテクトモードとハードウェアプロテクトモードの2種類のモードがあり、
  フラッシュメモリの書き込み/消去/ベリファイのプロテクト状態を設定することができます。
- PROM モード
  フラッシュメモリの書き込み/消去可能なモードとして、オンボードプログラミングモード以外にPROMライタを用いたPROMモードがあります。

# 18.2 概要

# 18.2.1 ブロック図



図 18.1 フラッシュメモリのブロック図

### 18.2.2 モード遷移図

リセット状態で各モード端子と FWE 端子を設定しリセットスタートすると、マイコンは図 18.2 に示すような各動作モードへ遷移します。ユーザモードではフラッシュメモリの読み出しはできますが、フラッシュメモリの書き込み / 消去はできません。

フラッシュメモリへの書き込み / 消去を行えるモードとしてブートモード、ユーザプログラムモード、PROM モードがあります。



- 【注】ユーザモード/ユーザプログラムモード間での遷移は、CPUがフラッシュメモリを アクセスしていない状態で行ってください。
  - \*1 RAMエミュレーション可
  - \*2 専用のPROMライタにより、本LSIはPROMモードに遷移します。
  - \*3 モード設定は下表を参照

| モード名         |     | 端      | 子名     |        |
|--------------|-----|--------|--------|--------|
|              | FWE | $MD_2$ | $MD_1$ | $MD_0$ |
| モード1         | 0   | 0      | 0      | 1      |
| モード2         |     | 0      | 1      | 0      |
| モード3         |     | 0      | 1      | 1      |
| モード4         |     | 1      | 0      | 0      |
| モード5         |     | 1      | 0      | 1      |
| モード6         |     | 1      | 1      | 0      |
| モード7         |     | 1      | 1      | 1      |
| ブートモード5      | 1   | 0      | 0      | 1      |
| ブートモード6      |     | 0      | 1      | 0      |
| プートモード7      |     | 0      | 1      | 1      |
| 設定禁止         |     | 1      | 0      | 0      |
| ユーザプログラムモード5 |     | 1      | 0      | 1      |
| ユーザプログラムモード6 |     | 1      | 1      | 0      |
| ユーザプログラムモード7 |     | 1      | 1      | 1      |
|              |     |        |        |        |

図 18.2 フラッシュメモリに関する状態遷移

FWE 端子の High Low、Low High によって通常のユーザモードとオンボードプログラミングモードとの状態遷移が行われます。誤動作(誤書き込みや誤消去)を回避するために、その際には、フラッシュメモリコントロールレジスタ(FLMCR1、FLMCR2)の各ビットを 0 にクリアしてください。また各ビットのクリア後にはウェイト時間が必要です。このウェイト時間が不足した場合、正常動作は保証されません。

# 18.2.3 オンボードプログラミングモード

### (1) ブートモードの例

#### 1. 初期状態

フラッシュメモリには、旧パージョンのプログラム あるいはデータが書かれたままです。書き込み制御 プログラムおよび新アプリケーションプログラムは ユーザがあらかじめホストに用意してください。



2. 書き込み制御プログラムの転送

プートモードに遷移すると本LSI内のプートプログラム (既にLSIに内蔵されている)が起動し、ホストにある 書き込み制御プログラムをRAMにSCI通信で転送します。 また、フラッシュメモリの消去に必要なプートプログ ラムは、RAMのプートプログラムエリアに自動的に転 送されます。



3. フラッシュメモリの初期化

ブートプログラムエリア(RAM内)にある消去プログラムを実行し、フラッシュメモリを初期化(H'FF) します。ブートモード時は、ブロックに関係なくフラッシュメモリを全面消去します。



 新アプリケーションプログラムの書き込み ホストよりRAMに転送した書き込み制御プログラムを 実行して、ホストにある新アプリケーションプログラムをフラッシュメモリに書き込みます。



### (2) ユーザプログラムモードの例

#### 1. 初期状態

(1) ユーザプログラムモードに遷移したことを確認するFWE判定プログラム、(2) フラッシュメモリから内蔵RAMに書き込み / 消去制御プログラムを転送するプログラムをあらかじめフラッシュメモリにユーザが書き込んでおいてください。(3) 書き込み / 消去制御プログラムはホストまたはフラッシュメモリに用意してください。



 フラッシュメモリの初期化 RAM上の書き込み/消去プログラムを実行し、フラッシュメモリを初期化(H'FF)します。消去は、プロック単位で行えます。バイト単位の消去はできません。



#### 2. 書き込み / 消去制御プログラムの転送

ユーザブログラムモードに遷移すると、ユーザソフトは これを認識してフラッシュメモリ内の転送ブログラムを 実行して、書き込み / 消去制御プログラムをRAMに転送 します。



#### 4. アプリケーションプログラムの書き込み

次にホストにある新アプリケーションプログラムを消去 したフラッシュメモリのプロックに書き込みます。消去 されていないプロックに対する書き込みは行わないでく ださい。



# 18.2.4 RAM によるフラッシュメモリのエミュレーション

本 LSI ではフラッシュメモリと RAM の一部を重ね合わせる(オーバラップ RAM)ことで、フラッシュメモリの書き換えをリアルタイムにエミュレートすることができます。エミュレーション機能を実行しているときに RAMCR で設定したエミュレーションブロックをアクセスすると、オーバラップ RAM に書かれているデータが読み出されます。

ユーザモード、ユーザプログラムモードでエミュレーションを行ってください。



図 18.3 ユーザモード / ユーザプログラムモードのオーバラップ RAM データの読み出し

オーバラップ RAM のデータが確定したら、RAMS ビットをクリアして RAM のオーバラップを解除し、実際にフラッシュメモリへの書き込みを行ってください。

ただし、オンボードプログラミングモードで書き換え制御プログラムを RAM に転送してくるときに、転送先とオーバラップ RAM が重ならないようにしてください。オーバラップ RAM 内のデータが書き換えられてしまいます。



図 18.4 ユーザプログラムモードのオーバラップ RAM データの書き込み

# 18.2.5 ブートモードとユーザプログラムモードの相違点

| 項目           | ブートモード                                               | ユーザプログラムモード                                                                   |
|--------------|------------------------------------------------------|-------------------------------------------------------------------------------|
| 全面消去         |                                                      |                                                                               |
| ブロック分割消去     | ×                                                    |                                                                               |
| 書き換え制御プログラム* | ブートプログラムを起動しホスト<br>より書き換え制御プログラムを内<br>蔵 RAM へ転送および実行 | フラッシュメモリ中の書き換えプログラムを制御するプログラムを<br>実行。<br>事前にライタモードまたは、ブートモードでプログラムを書き込んでください。 |

【注】 \* 推奨するアルゴリズムに沿って、ユーザ側で用意してください。

# 18.2.6 ブロック分割法

本 LSI のフラッシュメモリは、64k バイト (7 ブロック)、32k バイト (1 ブロック)、4k バイト (8 ブロック) に分割されています。



# 18.3 端子構成

フラッシュメモリは表 18.1 に示す端子により制御されます。

|            |     | <del>ارک ۱۵.</del> | 1 2/10 J (1972)           |
|------------|-----|--------------------|---------------------------|
| 端子名        | 略 称 | 入出力                | 機能                        |
| リセット       | RES | 入力                 | リセット                      |
| フラッシュライト   | FWE | 入力                 | フラッシュの書き込み/消去をハードウェアプロテクト |
| イネーブル      |     |                    |                           |
| モード2       | MD2 | 入力                 | 本 LSI の動作モードを設定           |
| モード1       | MD1 | 入力                 | 本 LSI の動作モードを設定           |
| モード 0      | MD0 | 入力                 | 本 LSI の動作モードを設定           |
| トランスミットデータ | TxD | 出力                 | シリアル送信データ出力               |
| レシーブデータ    | RxD | 入力                 | シリアル受信データ入力               |

表 18.1 端子構成

# 18.4 レジスタ構成

内蔵フラッシュメモリが有効のときのフラッシュメモリをコントロールするレジスタ\*を表 18.2 に示します。

【注】\* アドレス下位 16 ビット H'FF44~ H'FF46、H'FF48~ H'FF4F はアクセス禁止です。

| 名 称                  | 略称                  | R/W               | 初期值                | アドレス*1 |
|----------------------|---------------------|-------------------|--------------------|--------|
| フラッシュメモリコントロールレジスタ 1 | FLMCR1*5            | R/W* <sup>2</sup> | H'00*3             | H'FF40 |
| フラッシュメモリコントロールレジスタ 2 | FLMCR2*5            | R/W* <sup>2</sup> | H'00               | H'FF41 |
| 消去ブロック指定レジスタ 1       | EBR1*⁵              | R/W* <sup>2</sup> | H'00*4             | H'FF42 |
| 消去ブロック指定レジスタ 2       | EBR2*⁵              | R/W* <sup>2</sup> | H'00* <sup>4</sup> | H'FF43 |
| RAM コントロールレジスタ       | RAMCR* <sup>5</sup> | R/W               | H'F0               | H'FF47 |

表 18.2 レジスタ構成

- 【注】 \*1 アドレス下位 16 ビットを示しています。
  - \*2 内蔵フラッシュメモリが無効のモードのときは、読み出すと H'00 が読み出され、書き込みも無効となります。また、FLMCR1 の FWE ビットがセット (FWE = 1) されていないときも書き込みは無効です
  - \*3 FWE 端子にハイレベルが入力されているときの初期値は H'80 です。
  - \*4 FWE 端子にローレベルが入力されているとき、あるいはハイレベルが入力されていても FLMCR1 の SWE1 ビット、FLMCR2 の SWE2 ビットがセットされていないときは H'00 に初期化されます。
  - \*5 FLMCR1、FLMCR2、EBR1、EBR2、RAMCR は 8 ビットのレジスタです。 アクセスは、バイトアクセスしてください。(ワードあるいはロングワードでアクセスしないでく ださい。)

# 18.5 レジスタの説明

# 18.5.1 フラッシュメモリコントロールレジスタ 1 (FLMCR1)

| ビット:  | 7   | 6    | 5    | 4    | 3   | 2   | 1   | 0   |
|-------|-----|------|------|------|-----|-----|-----|-----|
|       | FWE | SWE1 | ESU1 | PSU1 | EV1 | PV1 | E1  | P1  |
| 初期値:  | 1/0 | 0    | 0    | 0    | 0   | 0   | 0   | 0   |
| R/W : | R   | R/W  | R/W  | R/W  | R/W | R/W | R/W | R/W |

FLMCR1 は、フラッシュメモリの各動作モードを制御する 8 ビットのレジスタです。アドレス  $H'00000 \sim H'3FFFF$  に対してプログラムベリファイモード、イレースベリファイモードに遷移させる には、FWE = 1 時に SWE1 ビットをセット後、EV1 ビットまたは PV1 ビットをセットします。アドレス  $H'00000 \sim H'3FFFF$  に対して、プログラムモードへ遷移させるには、FWE = 1 時に、SWE1 ビットをセット後、PSU1 ビットをセットし、最後に P1 ビットをセットします。アドレス  $H'00000 \sim H'3FFFF$  に対してイレースモードへ遷移するには、FWE = 1 時に、SWE1 ビットをセット後、ESU1 ビットをセットし、最後に E1 ビットをセットします。FLMCR1 は、パワーオンリセット、ハードウェアスタンバイモード、ソフトウェアスタンバイモードで初期化されます。FWE 端子にハイレベルが入力されているときの初期値は H'80 です。ローレベルが入力されているときは H'00 です。内蔵フラッシュメモリが無効のときは読み出すと H'00 が読み出され、書き込みも無効となります。

また、FLMCR1 の SWE1 ビットへの書き込みは FWE = 1 のとき、ESU1、PSU1、EV1、PV1 ビットへの書き込みは FWE = 1、SWE1 = 1 のとき、E1 ビットへの書き込みは FWE = 1、SWE1 = 1、ESU1 = 1 のとき、P1 ビットへの書き込みは FWE = 1、SWE1 = 1、PSU1 = 1 のときのみ有効です。

#### ビット7:フラッシュライトイネーブルビット(FWE)

FWE ビットは、フラッシュメモリの書き込み/消去をハードウェアプロテクトするビットです。

| ビット7 | 説 明                                   |
|------|---------------------------------------|
| FWE  |                                       |
| 0    | FWE 端子にローレベルが入力されているとき(ハードウェアプロテクト状態) |
| 1    | FWE 端子にハイレベルが入力されているとき                |

#### ビット 6: ソフトウェアライトイネーブルビット 1 (SWE1)

フラッシュメモリの書き込み / 消去の有効または無効を選択するビットです(対象アドレス: H'00000~H'3FFFF)(ビット  $5\sim0$ 、EBR1 の  $7\sim0$  ビット、EBR2 の  $3\sim0$  ビットをセットするときにセットしてください)。

| ビット6 | 説明                  |
|------|---------------------|
| SWE1 |                     |
| 0    | 書き込み無効 (初期値)        |
| 1    | 書き込み有効              |
|      | [セット条件] FWE = 1 のとき |

【注】 SWE1 ビットを 1 にセットしている間は、SLEEP 命令は実行しないでください。

### ビット5: イレースセットアップビット1(ESU1)

イレースモードへの遷移の準備をするビットです (対象アドレス:  $H'00000 \sim H'3FFFF$ )。 FLMCR1 の E1 ビットを 1 にセットする前に 1 にセットしてください (SWE1、PSU1、EV1、PV1、E1、P1 ビットを同時に設定しないでください)。

| ビット5 | 説明                             |
|------|--------------------------------|
| ESU1 |                                |
| 0    | イレースセットアップ解除 (初期値)             |
| 1    | イレースセットアップ                     |
|      | [ セット条件 ] FWE = 1、SWE1 = 1 のとき |

### ビット4:プログラムセットアップビット1(PSU1)

プログラムモードへの遷移の準備をするビットです(対象アドレス:  $H'00000 \sim H'3FFFF$ )。 FLMCRI の P1 ビットを 1 にセットする前に 1 にセットしてください (SWE1、ESU1、EV1、PV1、E1、P1 ビットを同時に設定しないでください)。

| ビット4 | 説 明                          |
|------|------------------------------|
| PSU1 |                              |
| 0    | プログラムセットアップ解除 (初期値)          |
| 1    | プログラムセットアップ                  |
|      | [セット条件] FWE = 1、SWE1 = 1 のとき |

#### ビット3: イレースベリファイ1(EV1)

イレースベリファイモードへの遷移、解除を選択するビットです(対象アドレス: H'00000~H'3FFFF) (SWE1、ESU1、PSU1、PV1、E1、P1 ビットを同時に設定しないでください)。

| ビット3 | 説 明                            |       |
|------|--------------------------------|-------|
| EV1  |                                |       |
| 0    | イレースベリファイモードを解除                | (初期値) |
| 1    | イレースベリファイモードに遷移                |       |
|      | [ セット条件 ] FWE = 1、SWE1 = 1 のとき |       |

#### ビット2:プログラムベリファイ1(PV1)

プログラムベリファイモードへの遷移、解除を選択するビットです(対象アドレス: H'00000~H'3FFFF) (SWE1、ESU1、PSU1、EV1、E1、P1 ビットを同時に設定しないでください)。

| ビット2 | 説 明                            |       |
|------|--------------------------------|-------|
| PV1  |                                |       |
| 0    | プログラムベリファイモードを解除               | (初期値) |
| 1    | プログラムベリファイモードに遷移               |       |
|      | [ セット条件 ] FWE = 1、SWE1 = 1 のとき |       |

### ビット1: イレース1(E1)

イレースモードへの遷移、解除を選択するビットです(対象アドレス: H'00000~H'3FFFF)(SWE1、ESU1、PSU1、EV1、PV1、P1 ビットを同時に設定しないでください)。

| ビット1 | 説明                                      |       |
|------|-----------------------------------------|-------|
| E1   |                                         |       |
| 0    | イレースモードを解除                              | (初期値) |
| 1    | イレースモードに遷移                              |       |
|      | [ セット条件 ] FWE = 1、SWE1 = 1、ESU1 = 1 のとき |       |

【注】 E1 ビットを 1 にセットしている間、フラッシュメモリへアクセスしないでください。

#### ビット0:プログラム(P1)

プログラムモードへの遷移、解除を選択するビットです(対象アドレス: H'00000~ H'3FFFF) SWE1、PSU1、ESU1、EV1、PV1、E1 ビットを同時に設定しないでください)。

| ビット0 | 説 明                                  |       |
|------|--------------------------------------|-------|
| P1   |                                      |       |
| 0    | プログラムモードを解除                          | (初期値) |
| 1    | イレースモードに遷移                           |       |
|      | [セット条件]FWE = 1、SWE1 = 1、PSU1 = 1 のとき |       |

【注】 P1 ビットを 1 にセットしている間は、フラッシュメモリへのアクセスは行わないでください。

# 18.5.2 フラッシュメモリコントロールレジスタ 2 (FLMCR2)

FLMCR2 は、フラッシュメモリの各動作モードを制御する 8 ビットのレジスタです。アドレス  $H'40000 \sim H'7FFFF$  に対してプログラムベリファイモード、イレースベリファイモードに遷移させる には、FWE (FLMCR1) = 1 時に SWE2 ビットをセット後、EV2 ビット、PV2 ビットをセットします。アドレス  $H'40000 \sim H'7FFFF$  に対してプログラムモードへ遷移させるには、FWE (FLMCR1) = 1 時に、SWE2 ビットをセット後、PSU2 ビットをセットし、最後に P2 ビットをセットします。アドレス  $H'40000 \sim H'7FFFF$  に対してイレースモードへ遷移させるには、FWE (FLMCR1) = 1 時に、SWE2 ビットをセット後、ESU2 ビットをセットし、最後に P2 ビットをセットします。FLMCR2 は、P2 ビットをセット後、ESU2 ビットをセットし、最後に P3 ビットをセットします。FLMCR2 は、P4 ボードウェアスタンバイモード、P4 ボードのエアスタンバイモード、P4 ボールベルが入力されていても P4 ボールベルが入力されていても P4 ボールベルが入力されているとき、および P4 ボールベルが入力されていても P4 ボールベルが入力されていても P4 ボールベルが入力されていても P4 ボールベルが入力されていても P4 ボールベルが入力されているとき、および P4 ボールベルが入力されていても P4 ボールベルが入力されているとき、および P4 ボールベルが入力されていても P4 ボールベルが入力されているときは読み出すと P4 ボール・P4 
また、FLMCR2 の SWE2 ビットへの書き込みは FWE (FLMCR1) = 1 のとき、ESU2、PSU2、EV2、PV2 ビットへの書き込みは FWE (FLMCR1) = 1、SWE2 = 1 のとき、E2 ビットへの書き込みは FWE (FLMCR1) = 1、SWE2 = 1、ESU2 = 1 のとき、P2 ビットへの書き込みは FWE (FLMCR1) = 1、SWE2 = 1、PSU2 = 1 のときのみ有効です。

| ビット:  | 7    | 6    | 5    | 4    | 3   | 2   | 1   | 0   |   |
|-------|------|------|------|------|-----|-----|-----|-----|---|
|       | FLER | SWE2 | ESU2 | PSU2 | EV2 | PV2 | E2  | P2  |   |
| 初期値:  | 0    | 0    | 0    | 0    | 0   | 0   | 0   | 0   | _ |
| R/W : | R    | R/W  | R/W  | R/W  | R/W | R/W | R/W | R/W |   |

#### ビット7:フラッシュメモリエラー(FLER)

フラッシュメモリへ動作中(書き込み、消去)にエラーが発生したことを示すビットです。FLER = 1 にセットされると、フラッシュメモリはエラープロテクトに遷移します。

| ビット7 | 説 明                                       |
|------|-------------------------------------------|
| FLER |                                           |
| 0    | フラッシュメモリは正常に動作しています。                      |
|      | フラッシュメモリへの書き込み / 消去プロテクト ( エラープロテクト ) が無効 |
|      | [クリア条件]パワーオンリセットまたはハードウェアスタンバイモードのとき      |
|      | (初期値)                                     |
| 1    | フラッシュメモリへの書き込み / 消去中にエラーが発生したことを示します。     |
|      | フラッシュメモリへの書き込み/消去プロテクト(エラープロテクト)が有効       |
|      | [セット条件]「18.8.3 エラープロテクト」参照                |

### ビット 6: ソフトウェアライトイネーブルビット 2 (SWE2)

フラッシュメモリの書き込み / 消去の有効または無効を選択するビットです (対象アドレス:  $H'40000 \sim H'7FFFF$ ) (ビット  $5 \sim 0$ 、EBR2 の  $7 \sim 4$  ビットをセットするときにセットしてください )。

| ビット6 | 説 明                   |       |
|------|-----------------------|-------|
| SWE2 |                       |       |
| 0    | 書き込み無効                | (初期値) |
| 1    | 書き込み有効                |       |
|      | [ セット条件 ] FWE = 1 のとき |       |

【注】 SWE2 ビットを 1 にセットしている間は、SLEEP 命令は実行しないでください。

### ビット5: イレースセットアップビット2(ESU2)

イレースモードへの遷移の準備をするビットです (対象アドレス:  $H'40000 \sim H'7FFFF$ )。 FLMCR2 の E2 ビットを 1 にセットする前に 1 にセットしてください (PSU2、EV2、PV2、E2、P2 ビットを同時に設定しないでください)。

| ビット5 | 説 明                         |       |
|------|-----------------------------|-------|
| ESU2 |                             |       |
| 0    | イレースセットアップ解除                | (初期値) |
| 1    | イレースセットアップ                  |       |
|      | [セット条件]FWE = 1、SWE2 = 1 のとき |       |

### ビット4:プログラムセットアップビット2(PSU2)

プログラムモードへの遷移の準備をするビットです(対象アドレス:  $H'40000 \sim H'7FFFF$ )。 FLMCR2 の E2 ビットを 1 にセットする前に 1 にセットしてください (ESU2、EV2、PV2、E2、P2 ビットを同時に設定しないでください)。

| ビット4 | 説 明                          |
|------|------------------------------|
| PSU2 |                              |
| 0    | プログラムセットアップ解除 (初期値)          |
| 1    | プログラムセットアップ                  |
|      | [セット条件] FWE = 1、SWE2 = 1 のとき |

### ビット3: イレースベリファイ2(EV2)

イレースベリファイモードへの遷移、解除を選択するビットです(対象アドレス: H'40000~H'7FFFF) (ESU2、PSU2、PV2、E2、P2 ビットを同時に設定しないでください)。

| ビット3 | 説明                             |    |
|------|--------------------------------|----|
| EV2  |                                |    |
| 0    | イレースベリファイモードを解除 (初期            | 值) |
| 1    | イレースベリファイモードに遷移                |    |
|      | [ セット条件 ] FWE = 1、SWE2 = 1 のとき |    |

## ビット2: プログラムベリファイ2(PV2)

プログラムベリファイモードへの遷移、解除を選択するビットです(対象アドレス: H'40000~H'7FFFF) (ESU2、PSU2、EV2、E2、P2 ビットを同時に設定しないでください)。

| ビット2 | 説 明                          |
|------|------------------------------|
| PV2  |                              |
| 0    | プログラムベリファイモードを解除 (初期値)       |
| 1    | プログラムベリファイモードに遷移             |
|      | [セット条件] FWE = 1、SWE2 = 1 のとき |

### ビット1: イレース2(E2)

イレースモードへの遷移、解除を選択するビットです(対象アドレス: H'40000~H'7FFFF)(ESU2、PSU2、EV2、PV2、P2 ビットを同時に設定しないでください)。

| ビット1 | 説明                                     |   |
|------|----------------------------------------|---|
| E2   |                                        |   |
| 0    | イレースモードを解除 (初期値)                       | ) |
| 1    | イレースモードに遷移                             |   |
|      | [ セット条件 ] FWE = 1、SWE2 = 1、ESU = 1 のとき |   |

【注】 E2 ビットを 1 にセットしている間は、フラッシュメモリへアクセスしないでください。

### ビット0:プログラム2(P2)

プログラムモードへの遷移、解除を選択するビットです(対象アドレス: H'40000~H'7FFFF)(ESU2、PSU2、EV2、PV2、E2 ビットを同時に設定しないでください)。

| ビット0 | 説 明                                     |       |
|------|-----------------------------------------|-------|
| P2   |                                         |       |
| 0    | プログラムモードを解除                             | (初期値) |
| 1    | プログラムモードに遷移                             |       |
|      | [ セット条件 ] FWE = 1、SWE2 = 1、PSU2 = 1 のとき |       |

【注】 P2 ビットをセットしている間は、フラッシュメモリへのアクセスは行わないでください。

## 18.5.3 消去ブロック指定レジスタ1(EBR1)

| ビット:  | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|-------|-----|-----|-----|-----|-----|-----|-----|-----|
|       | EB7 | EB6 | EB5 | EB4 | EB3 | EB2 | EB1 | EB0 |
| 初期値:  | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |
| R/W : | R/W |

フラッシュメモリの消去エリアをブロックごとに設定する 8 ビットのレジスタです。EBR1 は、パワーオンリセット、ハードウェアスタンバイモード、ソフトウェアスタンバイモード、FWE 端子にローレベルが入力されているとき、および FWE 端子にハイレベルが入力されていても FLMCR1 の SWE1 ビットが設定されていないときは H'00 に初期化されます。EBR1 の各ビットに 1 をセットすると、対応するブロックが消去可能となります。それ以外のブロックは、消去プロテクト状態になります。EBR1 は EBR2 と合わせて 1 ビットのみ設定してください(2 ビット以上を設定しないでください。設定すると EBR1 と EBR2 はともに 0 にオートクリアされます)。内蔵フラッシュメモリが無効のときは読み出すと H'00 が読み出され、書き込みも無効となります。

フラッシュメモリのブロック分割方法は、表 18.3 を参照してください。

# 18.5.4 消去ブロック指定レジスタ 2 (EBR2)

| ビット:  | 7    | 6    | 5    | 4    | 3    | 2    | 1   | 0   |
|-------|------|------|------|------|------|------|-----|-----|
|       | EB15 | EB14 | EB13 | EB12 | EB11 | EB10 | EB9 | EB8 |
| 初期値:  | 0    | 0    | 0    | 0    | 0    | 0    | 0   | 0   |
| R/W : | R/W   R/W |

フラッシュメモリの消去エリアをブロックごとに設定する 8 ビットのレジスタです。EBR2 は、パワーオンリセット、ハードウェアスタンバイモード、ソフトウェアスタンバイモード、FWE 端子にローレベルが入力されているとき、H'00 に初期化されます。また FWE 端子にハイレベルが入力されていても、FLMCR1 の SWE1 ビットが設定されていないときは  $EB11 \sim 8$  が 0 に初期化されます。また、FLMCR2 の SWE2 ビットが設定されていないときは  $EB15 \sim 12$  が 0 に初期化されます。EBR2 の各ビットに 1 をセットすると、対応するブロックが消去可能となります(それ以外のブロックは、消去プロテクト状態になります)。EBR2 は EBR1 と合わせて 1 ビットのみ設定してください (2 ビット以上を設定しないでください。設定すると EBR1 と EBR2 はともに 0 にオートクリアされます)。内蔵フラッシュメモリが無効のときは読み出すと EBR1 が読み出され、書き込みも無効となります。

フラッシュメモリのブロック分割方法は、表 18.3 を参照してください。

| ブロック (サイズ)       | アドレス                |
|------------------|---------------------|
| EB0 ( 4k バイト )   | H'000000 ~ H'000FFF |
| EB1 ( 4k バイト )   | H'001000 ~ H'001FFF |
| EB2 ( 4k バイト )   | H'002000 ~ H'002FFF |
| EB3 ( 4k バイト )   | H'003000 ~ H'003FFF |
| EB4 ( 4k バイト )   | H'004000 ~ H'004FFF |
| EB5 ( 4k バイト )   | H'005000 ~ H'005FFF |
| EB6 ( 4k バイト )   | H'006000 ~ H'006FFF |
| EB7 ( 4k バイト )   | H'007000 ~ H'007FFF |
| EB8 ( 32k バイト )  | H'008000 ~ H'00FFFF |
| EB9 ( 64k バイト )  | H'010000 ~ H'01FFFF |
| EB10 ( 64k バイト ) | H'020000 ~ H'02FFFF |
| EB11 ( 64k バイト ) | H'030000 ~ H'03FFFF |
| EB12 ( 64k バイト ) | H'040000 ~ H'04FFFF |
| EB13 ( 64k バイト ) | H'050000 ~ H'05FFFF |
| EB14 ( 64k バイト ) | H'060000 ~ H'06FFFF |
| EB15 ( 64k バイト ) | H'070000 ~ H'07FFFF |

表 18.3 消去ブロックの分割

# 18.5.5 RAM コントロールレジスタ (RAMCR)

| ビット:  | 7 | 6 | 5 | 4 | 3    | 2    | 1    | 0    |  |
|-------|---|---|---|---|------|------|------|------|--|
|       | - | - | - | - | RAMS | RAM2 | RAM1 | RAM0 |  |
| 初期值:  | 1 | 1 | 1 | 1 | 0    | 0    | 0    | 0    |  |
| R/W : | R | R | R | R | R/W  | R/W  | R/W  | R/W  |  |

フラッシュメモリのリアルタイムな書き換えをエミュレートするときに、RAM の一部と重ね合わせるフラッシュメモリのエリアを設定するレジスタです。パワーオンリセット、またはハードウェアスタンバイモードのときに HFO に初期化されます。ソフトウェアスタンバイモードのときには、初期化されません。RAMCR の設定は、ユーザモード、ユーザプログラミングモードで行ってください。

フラッシュメモリエリアの分割法は、表 18.4 を参照してください。なお、エミュレーション機能を確実に動作させるために、本レジスタの書き換え直後に RAM エミュレーションの対象 ROM をアクセスしないでください。

直後にアクセスした場合には正常なアクセスは保証されません。

ビット7~4: リザーブビット

読み出すと常に1が読み出されます。

# ビット3: RAM セレクト (RAMS)

RAM によるフラッシュメモリのエミュレーション選択 / 非選択を設定するビットです。RAMS = 1 のときは、フラッシュメモリ全ブロックの書き込み / 消去プロテクト状態となります。

| ビット3 | 説 明                                 |
|------|-------------------------------------|
| RAMS |                                     |
| 0    | エミュレーション非選択                         |
|      | フラッシュメモリ全ブロック書き込み / 消去プロテクト無効 (初期値) |
| 1    | エミュレーション選択                          |
|      | フラッシュメモリ全ブロック書き込み / 消去プロテクト有効       |

### ビット 2、1、0: フラッシュメモリエリア選択

ビット 3 と共に使用し、RAM と重ね合わせるフラッシュメモリのエリアを選択します。 (表 18.4 参照)

表 18.4 フラッシュメモリエリアの分割

| RAM エリア             | ブロック名          | RAMS | RAM2 | RAM1 | RAM0 |
|---------------------|----------------|------|------|------|------|
| H'FFE000 ~ H'FFEFFF | RAM エリア 4k バイト | 0    | *    | *    | *    |
| H'000000 ~ H'000FFF | EB0 ( 4k バイト ) | 1    | 0    | 0    | 0    |
| H'001000 ~ H'001FFF | EB1 ( 4k バイト ) |      |      |      | 1    |
| H'002000 ~ H'002FFF | EB2 ( 4k バイト ) |      |      | 1    | 0    |
| H'003000 ~ H'003FFF | EB3 ( 4k バイト ) |      |      |      | 1    |
| H'004000 ~ H'004FFF | EB4 ( 4k バイト ) |      | 1    | 0    | 0    |
| H'005000 ~ H'005FFF | EB5 ( 4k バイト ) |      |      |      | 1    |
| H'006000 ~ H'006FFF | EB6 ( 4k バイト ) |      |      | 1    | 0    |
| H'007000 ~ H'007FFF | EB7 ( 4k バイト ) |      |      |      | 1    |

\* : Don't care

# 18.6 オンボードプログラミングモード

オンボードプログラミングモードに端子を設定しリセットスタートすると、内蔵フラッシュメモリへの書き込み / 消去 / ベリファイを行うことができるオンボードプログラミング状態へ遷移します。オンボードプログラミングモードにはブートモードとユーザプログラムモードの 2 種類の動作モードがあり、各モードへ遷移する端子の設定方法を表 18.5 に示します。また、フラッシュメモリに関する各モードへの状態遷移図は図 18.2 を参照してください。

| 表 10.0 カンホープログラミングと 100kkに対な |       |     |        |     |     |                     |  |
|------------------------------|-------|-----|--------|-----|-----|---------------------|--|
| モード名                         |       | FWE | $MD_2$ | MD₁ | MD₀ | 備考                  |  |
| ブートモード                       | モード 5 | 1*  | 0*     | 0   | 1   | 0 : V <sub>IL</sub> |  |
|                              | モード 6 |     |        | 1   | 0   | 1 : V <sub>IH</sub> |  |
|                              | モード 7 |     |        |     | 1   |                     |  |
| ユーザプログラムモード                  | モード 5 |     | 1*     | 0   | 1   |                     |  |
|                              | モード 6 |     |        | 1   | 0   |                     |  |
|                              | モード 7 |     |        |     | 1   |                     |  |

表 18.5 オンボードプログラミングモードの設定方法

- 【注】 \* (1) High レベルの印加タイミングについては、「ブートモード使用時の注意」の  $(6) \sim (7)$  を 参照ください。
  - (2) ブートモード時は MD,の設定を反転入力にしてください。
  - (3) プートモード時のモードコントロールレジスタ (MDCR) は、通常モードと同様にモード 5、 6、7 の状態をモニタすることができます。

## 18.6.1 ブートモード

プートモードを使用する場合は、フラッシュメモリへの書き込み制御プログラムをホストに準備しておく必要があります。また、使用する SCI のチャネルは調歩同期式モードに設定されています。

本 LSI の端子をブートモードに設定後リセットスタートすると、あらかじめマイコン内に組み込まれているブートプログラムを起動し、ホストに用意した書き込み制御プログラムを SCI を使って本 LSI へ順次送信します。本 LSI では、SCI で受信した書き込み制御プログラムを内蔵 RAM の書き込み制御プログラムエリアに書き込みます。転送終了後書き込み制御プログラムエリアの先頭アドレスに分岐し、書き込み制御プログラム実行状態となります(フラッシュメモリの書き込みを行います)。

したがって、転送する書き込み制御プログラムには、後述の書き込みアルゴリズムに沿ったプログラムを準備してください。

図 18.5 にブートモード時のシステム構成図、図 18.6 にブートモード実行手順を示します。



図 18.5 ブートモード時のシステム構成図



図 18.6 ブートモード実行手順

#### (1) SCI ビットレートの自動合わせ込み動作



ブートモードが起動すると、本 LSI はホストより連続送信される調歩同期式 SCI 通信のデータ (H'00)の Low 期間を測定します。このときの SCI 受信 / 送信フォーマットを「8 ビットデータ、1 ストップビット、パリティなし」に設定してください。本 LSI は、測定した Low 期間よりホストの 送信するビットレートを計算し、ビット調整終了合図としてホストへ H'00 を 1 バイト送信します。ホストは、この調整終了合図 (H'00)を正常に受信したことを確認し、本 LSI へ H'55 を 1 バイト送信してください。受信が正常に行われなかった場合は、再度ブートモードを起動し(リセット)、上述の操作を行ってください。ホストが送信するビットレート、および本 LSI のシステムクロックの周波数によってホストと本 LSI のビットレートに誤差が生じます。正常に SCI を動作させるために、ホストの転送ビットレートを (4800、9600、19200) bps に設定してください。

ホストの転送ビットレートと本 LSI のビットレートの自動合わせ込みが可能なシステムクロックの周波数を表 18.6 に示します。このシステムクロックの範囲内でブートプログラムを実行してください。

表 18.6 本 LSI のビットレートの自動合わせ込みが可能なシステムクロックの周波数

| ホストのビットレート | 本 LSI のビットレートの自動合わせ込みが可能な<br>システムクロックの周波数(MHz) |
|------------|------------------------------------------------|
| 4800       | 4 ~ 25                                         |
| 9600       | 8 ~ 25                                         |
| 19200      | 16 ~ 25                                        |

- 【注】 1. ホストのビットレートは 4800, 9600, 19200bps の設定のみとし、それ以外の設定は使用しないでください。
  - 2. 本 LSI は表 18.6 に示すビットレートとシステムクロックの組み合わせ以外でも、ビットレートの 自動合わせ込みを行う場合がありますが、ホストと本 LSI とのビットレートに誤差が生じ、その後 の転送が正常に行われません。このためプートモードの実行は必ず表 18.6 に示すビットレートと システムクロックの組み合わせの範囲内で行ってください。

### (2) ブートモード時の内蔵 RAM エリアの分割

ブートモードでは、RAM エリアは図 18.7 に示すようにブートプログラムで使用するエリアと SCI で書き込み制御プログラムを転送してくるエリアに分かれています。ブートプログラムエリアは、ブートモード中の実行状態が転送してきた書き込み制御プログラムへ遷移するまで使用できません。



図 18.7 ブートモード時の RAM エリア

- 【注】1. RAM 内に転送したユーザプログラム実行状態に遷移するまでブートプログラムエリア は使用できません。なお、ユーザプログラムに分岐後も RAM 内の本エリアにはブート プログラムがそのまま保持されていますので、注意してください。
  - 2. RAM によるフラッシュメモリのエミュレーションを行う場合、ユーザプログラム転送 エリアの一部 (H'FE000~H'FEFFF) はエミュレーションを行うエリアとして使用する ため、このエリアにユーザプログラムの転送は行わないでください。

#### (3) ブートモード使用時の注意

- (1) 本LSIは、プートモードでリセット解除すると、 $SCIORxD_1$ 端子のLow期間を測定します。 $RxD_1$ 端子がHighの状態でリセット解除してください。リセット解除後、 $RxD_1$ 端子へ入力しているLow期間を測定できるようになるまでは約100ステート必要です。
- (2) フラッシュメモリにすでに書き込まれているデータがある場合(全データがHFFでないとき)、本モードを実行するとフラッシュメモリの全ブロックを消去します。そのためブートモードは、オンボード状態での初期の書き込み、あるいは、ユーザプログラムモードで起動するプログラムを誤って消去し、ユーザプログラムモードが実行できなくなった場合の強制復帰等に使用してください。
- (3) フラッシュメモリの書き込み中、あるいは消去中に割込みを使用することはできません。
- (4) RxD,端子およびTxD,端子は、ボード上でプルアップして使用してください。

- (5) 本LSIは、ユーザプログラムに分岐するときに内蔵SCI(チャネル1)の送受信動作を終了(シリアルコントロールレジスタ(SCR)のRE=0、TE=0)しますが、ビットレートレジスタ(BRR)には、合わせ込んだビットレートの値を保持しています。また、このときTXD,端子は、Highレベル出力状態(P9DDRのP9,DDR=1、P9DRのP9,DR=1)となっています。さらにこのとき、CPU内蔵の汎用レジスタの値は不定です。このため、ユーザプログラムに分岐した直後に、必ず汎用レジスタのイニシャライズを行ってください。特にスタックポインタ(SP)はサブルーチンコール時などに、暗黙的に使用されますので、ユーザプログラムで使用するスタックエリアを必ず指定してください。上記以外の内蔵レジスタについては、初期値が変更されるものはありません。
- (6) ブートモードへの遷移は、表18.5のモード設定条件に従って、MD。~ MDュ端子とFWE端子を設定後にリセットスタートしてください。 この時、本LSIはリセット解除(Lowレベル Highレベル立上がり)のタイミング\*'でモード端子の状態をマイコン内部にラッチし、ブートモード状態を保持します。ブートモードを解除するためには、リセット中にFWE端子をLowレベルに設定し、その後にリセット解除\*'することが必要です。また以下の点について注意してください。
- (a) ブートモードから通常モードへ遷移する場合は、モード遷移する前にマイコン内部のブートモード状態をRES端子によるリセット入力によって解除する必要があります。この時、RES端子は最低20システムクロック以上の間、Lowレベルに保持する必要があります。\*<sup>3</sup>
- (b) ブートモードの途中で、モード端子(MD₂~MD₀)およびFWE端子の入力レベルを切り換えないでください。モードを遷移させる場合には、事前にRES端子にLowレベルを入力してリセット状態にしてください。また、ブートモード状態でウォッチドッグタイマリセットが発生した場合、マイコン内部のモード状態は解除されず、モード端子の状態にかかわらず内蔵のブートプログラムが再起動されます。
- (c) ブートプログラム実行中やフラッシュメモリへの書き込み / 消去中にFWE端子をLowレベルにしないでください\*<sup>2</sup>。
- (7) リセット中( $\overline{\text{RES}}$ 端子に $\overline{\text{Low}}$ レベルを入力している期間)にモード端子および $\overline{\text{FWE}}$ 端子の入力レベルを $\overline{\text{OV}}$ から $\overline{\text{V}}_{cc}$ 、または $\overline{\text{V}}_{cc}$ から $\overline{\text{OV}}$ に変化させる場合、マイコン動作モードが切り換わります。このためアドレス兼用ポートおよびバス制御出力信号( $\overline{\text{CSn}}$ 、 $\overline{\text{AS}}$ 、 $\overline{\text{RD}}$ 、 $\overline{\text{HWR}}$ 、 $\overline{\text{LWR}}$ )の状態が変化しますので、これらの端子はリセット中の出力信号として使用しないよう、マイコン外部で禁止する必要があります。



図 18.8 推奨システムブロック図

- 【注】\*1 モード端子と FWE 端子の入力は、リセット解除のタイミングに対し、モードプログラミングセットアップ時間  $(t_{mos})$  を満足する必要があります。
  - \*2 FWE 端子の印加 / 解除の注意については「18.11 フラッシュメモリの書き込み / 消去時の注意」を参照してください。
  - \*3 「4.2.2 リセットシーケンス」および「18.11 フラッシュメモリの書き込み/消去時の注意」を参照してください。本 LSI では最低 20 システムクロック必要です。

## 18.6.2 ユーザプログラムモード

本 LSI をユーザプログラムモードに設定すると、ユーザプログラムによるフラッシュメモリの書き込み / 消去が可能になります。したがって、あらかじめ基板上に FWE 制御手段、および書き換えデータ供給手段を設け、プログラムエリアの一部に書き換え用プログラムを内蔵させておくことにより、内蔵フラッシュメモリのオンボード書き換えを行うことができます。

本モードの設定は、内蔵 ROM の有効なモード 5、6、7 に設定し、FWE 端子に High レベルを印加します。このモードの動作では、フラッシュメモリ以外の周辺機能は、モード 5、6、7 と同じ動作をします。

なお、プログラム / 消去を行っている間、フラッシュメモリを読み出すことはできませんので、書き換えプログラムを外部メモリ上に置くか、または書き換えプログラムをいったん RAM エリアに転送し、RAM 内で実行してください。

RAM 内でプログラム実行中に、ユーザプログラムモードに遷移する場合の実行手順を図 18.9 に示します。なお、リセットスタート時にユーザプログラムモードから起動することも可能です。



図 18.9 ユーザプログラムモードの実行手順例

【注】 FWE 端子に常時 High レベルを印加しないでください。プログラム暴走等による誤書き込み、誤消去を防止するため、FWE 端子に High レベルを印加するのはフラッシュメモリに書き込み / 消去を行うときのみ (RAM によるフラッシュメモリのエミュレーション実行時も含む)としてください。プログラム暴走等によって過剰書き込み、過剰消去になるとメモリセルが正常に動作しないことがあります。また、FWE 端子に High レベルを印加中においても、過剰書き込み、過剰消去にならないように、ウォッチドッグタイマを起動し、プログラムの暴走等に対応できるようにしてください。

# 18.7 フラッシュメモリの書き込み/消去

オンボードプログラミングモードでのフラッシュメモリの書き込み / 消去は、CPU を用いてソフトウェア的に行う方式を採用しています。フラッシュメモリの動作モードとしては、プログラムモード / イレースモード / プログラムベリファイモード / イレースベリファイモードがあります。アドレス  $H'00000 \sim H'3FFFF$  に対しては、FLMCR1 の PSU1 ビット、ESU1 ビット、P1 ビット、E1 ビット、PV1 ビット、EV1 ビットをセットすることにより各動作モードに遷移し、アドレス  $H'40000 \sim H'7FFFF$  に対しては、FLMCR2 の PSU2 ビット、ESU2 ビット、P2 ビット、E2 ビット、PV2 ビット、EV2 ビットをセットすることにより各動作モードに遷移します。

フラッシュメモリは、書き込み / 消去を行っている間は読み出すことができません。したがって、フラッシュメモリの書き込み / 消去を制御するプログラム(書き込み制御プログラム)は、内蔵 RAM、外部メモリあるいは当該アドレスエリア外のフラッシュメモリ上に置き、実行するようにしてください。

書き込み/消去時の注意については、「18.11 フラッシュメモリの書き込み/消去時の注意」を 参照してください。また、以降の動作説明の中で、FLMCR1、FLMCR2 の各ビットのセット/クリ ア後のウェイト時間をパラメータ記載しています。各ウェイト時間の詳細は「21.2.5 フラッシュ メモリ特性」を参照してください。

- 【注】1. FLMCR1 の SWE1、ESU1、PSU1、EV1、PV1、E1、P1 ビット、FLMCR2 の SWE2、ESU2、PSU2、EV2、PV2、E2、P2 ビットのセット / リセットがそれぞれ、当該アドレスエリアのフラッシュメモリ上のプログラムで実行された場合の動作は保証されません。
  - 書き込み/消去する際は、FWE=1にしてください(FWE=0のときは、書き込み/消去されません)。
  - 3. 書き込みは消去状態で行ってください。既に書き込まれたアドレスへの追加書き込みは 行わないでください。
  - 4. アドレス H'00000 ~ H'3FFFF と H'40000 ~ H'7FFFF は同時に書き込まないでください。 同時に書き込んだ場合の動作は保証されません。



図 18.10 FLMCR1、FLMCR2 の各ビット設定による状態遷移

## 18.7.1 プログラムモード

フラッシュメモリへのデータ/プログラムの書き込みを行う場合は、図 18.11 に示すプログラム/プログラムベリファイフローチャートに従って行ってください。このフローチャートに沿って書き込み動作を行えば、デバイスへの電圧ストレスやプログラムデータの信頼性を損なうことなく、フラッシュメモリへデータ/プログラムの書き込みを行うことができます。また、1回の書き込みは、128 バイト単位で行ってください。

フラッシュメモリコントロールレジスタ (FLMCR1、FLMCR2) の各ビットのセット / クリア後のウェイト時間、最大書き込み回数 (N)を「21.2.5 フラッシュメモリ特性」表 21.10 に示します。フラッシュメモリコントロールレジスタ (FLMCR1、FLMCR2)の SWE1、SWE2 ビットを 1 にセットした後、(tsswe) μs 以上の時間が経過してから、書き込むアドレスに 128 バイトのデータを連続ライトします。ただし、ライトする先頭アドレスの下位 8 ビットは、H'00、H'80 でなければなりません。データ転送はバイト単位で 128 回連続して行います。フラッシュメモリは、プログラムアドレスとプログラムデータをそれぞれフラッシュメモリ内にラッチします。128 バイト以下の書き込みでも 128 バイトのデータ転送を行う必要があり、必要ないアドレスへの書き込みは、データを H'FF にして書き込みを行う必要があります。

次にプログラムの暴走等により過剰時間書き込みを行わないようにするために、ウォッチドッグタイマを設定します。WDT のオーバフロー周期は(tspsu+tsp+tcp+tcpsu) $\mu s$  より大きくしてください。その後、FLMCR1、FLMCR2 の PSU1、PSU2 ビットをセットすることで、プログラムモードへの準備(プログラムセットアップ)を行います。その後(tspsu) $\mu s$  以上の時間が経過してから、FLMCR1、FLMCR2 の PI、P2 ビットをセットすることで、動作モードはプログラムモードへ遷移します。P1、P2 ビットがセットされている時間がフラッシュメモリの書き込み時間となります。一回の書き込み時間を(tsp) $\mu s$  の範囲に納まるようにプログラムで設定してください。

また P1、P2 ビットセット後のウェイト時間は、再書き込みループ回数によって切り換える必要があります。詳細は「21.2.5 フラッシュメモリ特性」を参照してください。

## 18.7.2 プログラムベリファイモード

プログラムベリファイモードは、プログラムモードでデータを書き込んだ後、そのデータを読み出し、正しくデータがフラッシュメモリへ書き込まれているかを確認するモードです。

一定の書き込み時間経過後、FLMCR1、FLMCR2のP1、P2 ビットをクリアします。その後(tcp)以上の時間が経過してから、PSU1、PSU2 ビットをクリアすることでプログラムモードを解除します。プログラムモード解除の後は、ウォッチドッグタイマの設定も解除します。その後 FLMCR1、FLMCR2のPV1、PV2 ビットをセットすることで、動作モードはプログラムベリファイモードへ遷移します。プログラムベリファイモードでは、リードする前にリードするアドレスにデータ H'FFをダミーライトしてください。ダミーライトは(tspv)μs 以上の時間が経過してから行ってください。この状態でフラッシュメモリをリード(ベリファイデータは 16 ビットで読み出す)するとラッチしたアドレスのデータが読み出されます。このリード動作は、ダミーライト後、(tspvr)μs 以上おいてから行ってください。次に、書き込んだ元データとベリファイデータを比較し、再書き込みデータを演算(図 18.11 参照)し、RAM に転送します。128 バイト分のデータのベリファイが完了後、プログラムベリファイモードを解除し、(tcpv)μs 以上の待機時間を置いて、FLMCR1、FLMCR2の SWE1、SWE2 ビットをクリアしてください。再度書き込みが必要な場合は、再度プログラムモードに設定し、同様にプログラム/プログラムベリファイシーケンスを繰り返してください。プログラム/プログラムベリファイフローの繰り返しの最大値は最大書き込み回数(N)で表わされます。SWE1、SWE2 解除後、(tcswe)μs 以上の待機時間を置いてください。

# 18.7.3 プログラム / プログラムベリファイフローの注意点

- (1) 本LSIのプログラム / プログラムベリファイフローでは、128バイト単位での書き込みアル ゴリズムとなります。128バイト単位の書き込みのため、ライトする先頭アドレスの下位8 ビットは、H'00またはH'80でなければなりません。
- (2) フラッシュメモリに128バイトのデータを連続ライトする際には、バイト単位転送で行います。また128バイト以下のデータを書き込む際にも、128バイトのデータ転送が必要です。つまり、必要のないアドレスへの書き込みは、データをH'FFにして書き込みを行う必要があります。
- (3) ベリファイデータは、ワード単位で読み出します。
- (4) FLMCR1のPIビット、FLMCR2のP2ビットがセットされている期間、書き込みパルスが印加されてフラッシュメモリへの書き込みが実施されます。本LSIでは、デバイスへの電圧ストレスや書き込むデータの信頼性を損なうことがないように、プログラム/プログラムベリファイフローの過程で次のように書き込みパルスを印加してください。
- (a) 書き込みパルス印加後、プログラムベリファイモードでベリファイリードして1が読み出されたビットに対して、もう一度書き込みパルスを印加してください。(再書き込み処理) 128パイトの書き込みデータで、すべての0書き込みビットがベリファイリードして0が読み出されると、プログラム/プログラムベリファイフローが終了となります。本LSIでは、再書き込み処理によるループ回数が、最大書き込み回数(N)以下になることが保証されます。
- (b) 書き込みパルス印加後、プログラムベリファイモードでベリファイリードして0が読み出されたビットに対しては、書き込み完了と判定されます。書き込みが完了したビットに対しては、次の処理が必要です。

- プログラム / プログラムベリファイフロー中の早い段階で書き込み完了した場合 再書き込み処理ループ回数が1~6回目で書き込み完了した場合は、当該ビットへの追加書 き込みを実施してください。また、追加書き込みは、ある再書き込み処理のときに初めて ベリファイリードが0となったビットのみに実施してください。
- プログラム / プログラムベリファイフロー中の遅い段階で書き込み完了した場合 再書き込み処理ループ回数が7回目以降で書き込み完了した場合は、当該ビットへの追加 書き込みは必要ありません。
- (c) 128バイトの中で、他のビットが書き込み未完了の場合、再書き込み処理を実施します。 一度書き込みが完了したと判定されたビットでも、それ以降のベリファイリードで1が読み出された場合には、当該ビットに対してもう一度書き込みパルスを印加してください。
- (5) FLMCR1のPIビット、FLMCR2のP2ビットをセットする期間(書き込みパルス幅)は、プログラム/プログラムベリファイフローの過程で次のように切り替えてください。ウェイト時間の詳細な仕様は、「21.2.5 フラッシュメモリ特性」を参照してください。

表 18.7 Рビットセット後のウェイト時間

| 項目         | 記号              | 内容                       | 記号                  |
|------------|-----------------|--------------------------|---------------------|
| P ビットセット後の | t <sub>sp</sub> | 再書き込みループ回数(n)が1~6回目の場合   | t <sub>sp</sub> 30  |
| ウェイト時間     |                 | 再書き込みループ回数(n)が7回目以降回目の場合 | t <sub>sp</sub> 200 |
|            |                 | 追加書き込み処理の場合*             | t <sub>sp</sub> 10  |

【注】 \* 追加書き込み処理は、再書き込みループ回数(n)が1~6回目の場合のみ必要となります。

(6) 本LSIのプログラム / プログラムベリファイフローのフローチャートを図18.11に示します。 上記の注意点を網羅するためには、再書き込み処理を実施するビット、追加書き込み処理を 実施するビットは表18.8および表18.9の演算によって決定する必要があります。 書き込みの進行に応じて、再書き込みのデータおよび追加書き込みのデータは変化します ので、RAM上に次のデータ格納エリア(各128バイト)を準備することを推奨します。

表 18.8 再書き込みデータ演算表

| (D) | 書き込みパルス印加後のべ | (X)  | コメント                    |
|-----|--------------|------|-------------------------|
|     | リファイリード結果(V) | 演算結果 |                         |
| 0   | 0            | 1    | 書き込み完了のため、再書き込み処理は実施しない |
| 0   | 1            | 0    | 書き込み未完了のため、再書き込み処理を実施する |
| 1   | 0            | 1    |                         |
| 1   | 1            | 1    | 消去状態のままで、何も実施しない        |

〔記号説明〕(D):書き込みを実施するビットの元データ

(X):再書き込みを実施するビットのデータ

書き込みパルス印加後のべ コメント (X') (Y) リファイリード結果(V) 演算結果 0 0 0 書き込みパルス印加により書き込み完了したと判定 追加書き込み処理を実施する 0 1 1 書き込みパルス印加により書き込み未完了 追加書き込み処理は実施しない 既に書き込みは完了している 1 0 1 追加書き込み処理は実施しない 消去状態のままで、何も実施しない 1 1

表 18.9 追加書き込みデータ演算表

[記号説明] (Y):追加書き込みを実施するビットのデータ

(X'):ある再書き込みループで再書き込みを実施するビットのデータ

(7) 本LSIのプログラム / プログラムベリファイフローの過程では、追加書き込み処理を実施する必要があります。

しかし、128バイト単位の書き込みが一度終了した後、同一のアドレスエリアに追加で書き 込みを行わないでください。書き換えを実施する場合は、必ず一度消去を行ってから書き 込みを実施してください。一度プログラム/プログラムベリファイが終了したアドレスへ 追加書き込みを実施した場合、読み出しなど正常動作は保証されませんので注意してくだ さい。



図 18.11 プログラム / プログラムベリファイフロー (128 バイト書き込み)

## 18.7.4 イレースモード

フラッシュメモリの消去は 1 ブロック毎に、図 18.12 に示すイレース / イレースベリファイフロー (単一ブロック消去)チャートに沿って行ってください。

フラッシュメモリコントロールレジスタ (FLMCR1、FLMCR2) の各ビットのセット / クリア後のウェイト時間および最大消去回数 (N)を「21.2.5 フラッシュメモリ特性」の表 21.10 に示します。

フラッシュメモリ内容の消去は、FLMCR1、FLMCR2の SWE1、SWE2 ビットを 1 にセット後、 (tsswe)  $\mu$ s 以上の時間が経過してから、ブロック指定レジスタ 1、2 (EBR1、EBR2) で消去する フラッシュメモリのエリアを 1 ビット設定してください。次にプログラムの暴走などにより過剰時間消去を行わないようにするために、ウォッチドッグタイマを設定します。WDT のオーバフロー周期は (tse) ms + (tsesu + tce+ tcesu)  $\mu$ s より大きく設定してください。その後、FLMCR1、FLMCR2の ESU1、ESU2 ビットをセットすることで、イレースモードへの準備(イレースセットアップ)を 行います。その後、(tsesu)  $\mu$ s 以上の時間が経過後、FLMCR1、FLMCR2の E1、E2 ビットをセットすることで、動作モードはイレースモードへ遷移します。E1、E2 ビットが設定されている時間が 消去時間となり、消去時間は (tse) ms を超えないようにしてください。

【注】フラッシュメモリの消去において、消去を開始する前にプレライト(消去するメモリのデータをすべて0にする)を行う必要はありません。

# 18.7.5 イレースベリファイモード

イレースベリファイモードは、メモリを消去した後データを読み出し、正常に消去されているか どうかを確認するモードです。

一定の消去時間経過後、FLMCR1、FLMCR2の E1、E2 ビットをクリアします。その後、(tce)  $\mu$ s 以上の時間が経過してから ESU1、ESU2 ビットをクリアすることでイレースモードを解除します。イレースモード解除の後は、ウォッチドッグタイマの設定も解除します。その後、FLMCR1、FLMCR2の EV1、EV2 ビットをセットすることで、動作モードはイレースベリファイモードへ遷移します。イレースベリファイモードでは、リードする前にリードするアドレスにデータ HFFF をダミーライトしてください。ダミーライトは(tsev)  $\mu$ s 以上の時間が経過してから行ってください。この状態でフラッシュメモリをリード(ベリファイデータは 16 ビットで読み出す)するとラッチしたアドレスのデータが読み出されます。このリード動作は、ダミーライト後、(tsevr)  $\mu$ s おいてから行ってください。読み出したデータが消去(データがすべて 1)されていた場合、次のアドレスをダミーライトし、イレースベリファイを行います。読み出したデータが未消去の場合、再度イレースモードに設定し、同様にイレース / イレースベリファイシーケンスを繰り返します。イレース / イレースベリファイの繰り返しの最大値は、最大消去回数(N)によって表わされます。ベリファイ完了後、イレースベリファイモードを解除し、(tcev) $\mu$ s 以上の待機時間を置いてください。通常モードに遷移するには FLMCR1、FLMCR2の SWE1、SWE2 ビットを解除し、(tcswe) $\mu$ s 以上の待機時間を置いてください。

複数ブロックを消去する場合は、次に消去するブロックエリアを EBR1 / EBR2 によって 1 ビットのみ設定し、同様にイレース / イレースベリファイシーケンスを繰り返します。



図 18.12 イレース / イレースベリファイフロー (単一ブロック消去)

# 18.8 プロテクト

フラッシュメモリに対する書き込み・消去プロテクトは、ソフトウェアプロテクトとハードウェアプロテクトとエラープロテクトの3種類あります。

## 18.8.1 ハードウェアプロテクト

ハードウェアプロテクトとは、フラッシュメモリに対する書き込み / 消去が強制的に禁止、中断された状態のことで、フラッシュメモリコントロールレジスタ 1 (FLMCR1)、フラッシュメモリコントロールレジスタ 2 (FLMCR2)、消去ブロック指定レジスタ 1 (EBR1)、消去ブロック指定レジスタ 2 (EBR2)の設定はリセットされます。エラープロテクト状態では、FLMCR1、FLMCR2、EBR1、EBR2 の設定は保持し、P1、P2 ビットおよび E1、E2 ビットはセット可能ですがプログラムモードおよびイレースモードへは遷移しません。 (表 18.10 参照)

| 項目                      | 説 明                                                                                                                                                                                                                                                      |                  | 機能   |             |
|-------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------|------|-------------|
|                         |                                                                                                                                                                                                                                                          | 書き込み             | 消去   | ベリファイ<br>*1 |
| FWE 端子<br>プロテクト         | FWE 端子に Low レベルが入力されているときには、FLMCR1、FLMCR2 (FLER ビットは除く)、EBR1、EBR2 は初期化され、書き込み / 消去プロテクト状態になります。* <sup>5</sup>                                                                                                                                            | 不可* <sup>2</sup> | 不可*3 | -           |
| リセット、<br>スタンバイ<br>プロテクト | <ul> <li>パワーオンリセット(WDTによるパワーオンリセットも含む)およびスタンパイ時は、FLMCR1、FLMCR2、EBR1、EBR2は初期化され、書き込み/消去プロテクト状態になります。</li> <li>RES 端子によるリセットでは、電源投入後発振が安定するまで RES 端子を Low レベルに保持しないとリセット状態になりません。また、動作中のリセットは AC 特性に規定した RES パルス幅の間 RES 端子を Low レベルに保持してください。**</li> </ul> | 不可               | 不可*3 | -           |
| エラー<br>プロテクト            | フラッシュメモリへの書き込み / 消去中にマイコン動作の異常を検出(エラー発生(FLER = 1))した場合にエラープロテクトが有効となります。このとき FLMCR1、FLMCR2、EBR1、EBR2 の設定は保持しますがエラーが発生した時点で書き込み / 消去を強制的に中断します。エラープロテクトの解除は RES 端子によるリセットまたはハードウェアスタンバイのみです。                                                              | 不可               | 不可*3 | 可**         |

表 18.10 ハードウェアプロテクト

- 【注】 \*1 プログラムベリファイ、イレースベリファイの2つのモードです。
  - \*2 フラッシュメモリとオーバラップした RAM エリアは除きます。
  - \*3 全ブロックが消去不可となり、ブロック別の指定はできません。
  - \*4 書き込み中の 128 バイトのプログラムベリファイは可能です。消去中の 1 ブロックのイレースベリファイは可能です。
  - \*5 詳細については「18.11 フラッシュメモリの書き込み/消去時の注意」を参照してください。
  - \*6 「4.2.2 リセットシーケンス」および「18.11 フラッシュメモリの書き込み/消去時の注意」を 参照してください。本 LSI では、動作中のリセット時間は最低 20 システムクロック必要です。

## 18.8.2 ソフトウェアプロテクト

ソフトウェアプロテクトは、FLMCR1 の SWE1 ビット、FLMCR2 の SWE2 ビット、消去ブロック 指定レジスタ 1 (EBR1)、消去ブロック指定レジスタ 2 (EBR2)、RAM コントロールレジスタ (RAMCR)の RAMS ビットをセットすることで行います。ソフトウェアプロテクトでは、フラッ シュメモリコントロールレジスタ 1 (FLMCR1)の PI ビットまたは E1 ビットをセットしても、ま たフラッシュメモリコントロールレジスタ 2 (FLMCR2)の P2 ビットまたは E2 ビットをセットし ても、プログラムモードまたはイレースモードへは遷移しません。 (表 18.11 参照)

| 項目                    | 説明                                                                                                                                                                | 機 能  |      |                         |
|-----------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------|------|------|-------------------------|
|                       |                                                                                                                                                                   | 書き込み | 消去   | ベリファイ<br>* <sup>1</sup> |
| ブロック<br>指定<br>プロテクト   | <ul> <li>消去ブロック指定レジスタ1(EBR1)*²、消去ブロック指定レジスタ2(EBR2)*゚の設定により、ブロック毎に消去プロテクトが可能。ただし、書き込みに対するプロテクトは無効です。</li> <li>EBR1、EBR2をH'00に設定すると全ブロックが消去プロテクト状態になります。</li> </ul> | -    | 不可   | 可                       |
| エミュレー<br>ション<br>プロテクト | <ul> <li>RAM コントロールレジスタ(RAMCR)のRAMS<br/>ビットを1にセットすることにより、全ブロック<br/>の書き込み/消去プロテクト状態になります。</li> </ul>                                                               | 不可*3 | 不可*⁴ | 可                       |

表 18.11 ソフトウェアプロテクト

- 【注】 \*1 プログラムベリファイ、イレースベリファイの2つのモードです。
  - \*2 EBR1、EBR2のビットは消去時以外はH'00にしてください。
  - \*3 フラッシュメモリとオーバラップした RAM エリアへの書き込みは可能です。
  - \*4 全ブロックが消去不可となり、ブロック別の指定はできません。

### 18.8.3 エラープロテクト

エラープロテクトは、フラッシュメモリへの書き込み / 消去中\*<sup>1</sup>のマイコンの暴走や書き込み / 消去アルゴリズムに沿っていない動作をした場合に発生する異常を検出し、書き込み / 消去動作を強制的に中断するプロテクトです。書き込み / 消去動作を中断することで、過剰書き込みや過剰消去によるフラッシュメモリへのダメージを防止します。

フラッシュメモリへの書き込み / 消去中にマイコンが異常動作すると、FLMCR2 の FLER ビットが 1 にセットされ、エラープロテクト状態へ遷移します。このとき、FLMCR1、FLMCR2、EBR1、EBR2 の設定 $*^3$  は保持されますが、エラーが発生した時点でプログラムモードまたはイレースモードは強制的に中断されます。P1 ビット、P2 ビット、E1 ビット、E2 ビットの再設定を行ってもプログラムモードまたはイレースモードへ遷移することはできません。ただし、PV1 ビット、PV2 ビット、EV1 ビット、EV2 ビットの設定は有効なので、ベリファイモードへの遷移は可能です。 $*^2$ 

FLER ビットのセット条件は、

- (1) 書き込み / 消去中に当該アドレスエリアのフラッシュメモリを読み出したとき (ベクタリードおよび命令フェッチを含む)
- (2) 書き込み/消去中の例外処理(リセットは除く)開始直後
- (3) 書き込み/消去中にSLEEP命令(ソフトウェアスタンバイを含む)を実行したとき
- (4) 書き込み/消去中にCPUがDMACにバス権を開放したとき

エラープロテクト解除は、パワーオンリセットまたはハードウェアスタンバイのみで行われます。 図 18.13 にフラッシュメモリの状態遷移図を示します。

- 【注】\*1 FLMCR1 の P1 ビットまたは E1 ビット、FLMCR2 の P2 ビットまたは E2 ビットが 1 にセットされた状態です。この状態では NMI 入力が禁止されますので、注意してください。
  - \*2 書き込み中の 128 バイトのプログラムベリファイは可能です。また、消去中の 1 ブロックのイレースベリファイは可能です。
  - \*3 FLMCR1、FLMCR2、EBR1、EBR2へのライトは可能です。ただし、エラープロテクト状態でソフトウェアスタンバイモードに遷移した場合は、レジスタはイニシャライズされます。



図 18.13 フラッシュメモリの状態遷移図

(モード 5、6、7 (内蔵 ROM が有効)で FWE 端子に High レベル印加時)

## 18.8.4 NMI 入力の禁止条件

フラッシュメモリへの書き込み / 消去中およびブートモードでのブートプログラム実行中(ただし内蔵 RAM エリアに分岐するまでの期間)\* は、書き込み / 消去動作を最優先とするため NMI 入力が禁止されます。

これは以下のような動作状態を回避することを目的としています。

- (1) 書き込み / 消去中にNMI入力が発生することにより、書き込み / 消去アルゴリズムに違反し、正常な動作が保証できなくなる。
- (2) 書き込み / 消去中のNMI例外処理ではベクタリードが正常にできない\*<sup>2</sup>ため、結果としてマイコンが暴走してしまう。
- (3) ブートプログラム実行中にNMI入力が発生すると、正常なブートモードのシーケンスが実行できなくなる。

このため、本 LSI ではオンボードプログラミングモードにおいてのみ例外的に NMI 入力を禁止する条件が存在しますが、これによって正常な書き込み / 消去およびマイコン動作が保証されるものではありません。

このため、FWE 印加状態ではマイコンの内外部で NMI を含む全ての要求を制限する必要があります。また、エラープロテクト状態および RAM によるフラッシュメモリのエミュレーション中に FLMCR1 の P1 ビットまたは E1 ビット、FLMCR2 の P2 ビットまたは E2 ビットが保持された状態でも NMI 入力は禁止状態となります。\*3

- 【注】\*1 内蔵 RAM のブートプログラムエリア(H'FFDF10)に分岐するまでの期間を示します(この分岐はユーザプログラムの転送が完了した直後に発生します)。このため、RAM エリアに分岐した後は、書き込み / 消去以外の状態では NMI 入力が可能となります。したがって、ユーザプログラムによる初期書き込み(ベクタテーブルおよび NMI 処理プログラム等の書き込み)が完了するまでは、マイコン内外部で割込み要求を禁止する必要があります。
  - \*2 この場合、以下の二つの理由によってベクタリードが正常に行われません。
    - (1)書き込み/消去中にフラッシュメモリのリードを行っても正しい値を読み出すこと はできません(値は不定)。
    - (2) NMI ベクタテーブルに値がまだ書き込まれていない場合、NMI 例外処理が正しく実行されません。
  - \*3 エミュレーション機能を使用しているときも、通常の書き込み / 消去と同様に、FLMCR1 の P1 ビット、E1 ビット、FLMCR2 の P2 ビット、E2 ビットを 1 にセットしている状態では NMI 入力が禁止されます。

なお、P1 ビットおよび E1 ビット、P2 ビットおよび E2 ビットはリセット時(ウォッチドッグタイマのリセットを含む)、スタンバイモード時、FWE 端子に High レベルが入力されていないとき、FWE 端子に High レベル印加状態で FLMCR1 の SWE1 が 0 のとき、または FLMCR2 の SWE2 が 0 のときにクリアされます。

# 18.9 RAM によるフラッシュメモリのエミュレーション

RAM でフラッシュメモリに書き換えるデータをリアルタイムにエミュレートするために、RAM コントロールレジスタ(RAMCR)で設定したフラッシュメモリのエリアに RAM の一部を重ね合わせて使うことができます。RAMCR の設定後はフラッシュメモリのエリアとフラッシュメモリに重ね合わせた RAM エリアの 2 エリアからアクセスできます。エミュレーション可能なモードは、ユーザモード、およびユーザプログラムモードです。図 18.14 にフラッシュメモリのリアルタイムな書き換えをエミュレートする例を示します。



図 18.14 RAM によるエミュレーションフロー



図 18.15 RAM のオーバラップ動作例

フラッシュメモリのブロックエリア (EBO) をオーバラップさせる例

- 1. リアルタイムな書き換えを必要とするエリア (EBO) にRAMの一部をオーバラップさせるには、RAMCRのRAMSビット、RAM2~0ビットを1、0、0、0に設定してください。
- 2. リアルタイムな書き換えは、オーバラップさせたRAMを使って行います。
- 3. 書き換えデータ確定後、RAMSビットをクリアしてRAMのオーバラップを解除します。
- 4. オーバラップさせたRAMに書き込まれたデータをフラッシュメモリ空間(EBO)に書き込みます。
- 【注】1. RAMS ビットを 1 にセットすると RAM2 ~ 0 の値にかかわらず、フラッシュメモリの全ブロックに対して書き込み / 消去プロテクトが有効となります(エミュレーションプロテクト)。この状態では FLMCR1 の P1 ビットまたは E1 ビット、FLMCR2 の P2 ビットまたは E2 ビットをセットしてもプログラムモード、イレースモードへは遷移しません。フラッシュメモリエリアに実際に書き込み / 消去を行う場合は RAMS ビットを 0 にクリアしてください。
  - 2. RAM によるフラッシュメモリのエミュレーション機能を使用中に、消去アルゴリズムに沿ったソフトウェアを実行しても RAM エリアを消去することはできません。
  - 3. ブロックエリア (EBO) はベクタテーブルを含みます。RAM エミュレーションする場合、 オーバラップ RAM にはベクタテーブルが必要です。

- 4. フラッシュライトイネーブル (FWE) の印加 / 解除時の注意 オンボードプログラミングモードと同様に、FWE の印加 / 解除時は誤書き込み / 誤消 去を防止するための注意が必要です。特に FWE の印加中のプログラム暴走等による誤 書き込み / 誤消去を防止するため、エミュレーション機能を使用中でも FLMCR1 の P1 ビットまたは E1 ビット、FLMCR2 の P2 ビットまたは E2 ビットを 1 にセットしているときはウォッチドッグタイマを設定してください。詳細は「18.11 フラッシュメモリの書き込み / 消去時の注意」を参照してください。
- 5. エミュレーション機能を使用しているときも、通常の書き込み / 消去と同様に、FLMCR1、FLMCR2 の P1、P2 ビット、E1、E2 ビットを 1 にセットしている状態では NMI 入力が禁止されます。なお、P1、P2 ビット、E1、E2 ビットはリセット時 (ウォッチドックタイマのリセットを含む)、スタンバイモード時、FWE 端子に High レベルが入力されていないとき、または FWE 端子に High レベル印加状態で FLMCR1、FLMCR2 の SWE1、SWE2 が 0 のときにクリアされます。

# 18.10 フラッシュメモリの PROM モード

本 LSI では、フラッシュメモリの書き込み / 消去可能なモードとして、オンボードプログラミングモード以外に PROM モードがあります。PROM モードでは、日立  $512\,\mathrm{k}$  バイトフラッシュメモリ内蔵マイコンのデバイスタイプをサポートしている汎用 PROM ライタを用いて、内蔵 ROM に自由にプログラムを書き込むことができます。

### 18.10.1 ソケットアダプタとメモリマップ

PROM ライタを用いた PROM モードでは、メモリ読み出し(ベリファイ)、書き込み、フラッシュメモリ初期化(全画消去)が可能です。その際には、汎用 PROM ライタに専用の変換ソケットアダプタを取り付けて行います。表 18.12 にソケットアダプタの型名を示します。本 LSI の PROM モードでは、表 18.12 のソケットアダプタを必ず使用してください。

| 製品型名          | パッケージ名      | ソケットアダプタ型名      | メーカー           |
|---------------|-------------|-----------------|----------------|
| HD64F3052F    | 100 ピン QFP  | ME3064ESHF1H    | ミナトエレクトロニクス(株) |
| HD64F3052BF   | (FP-100B)   |                 |                |
| HD64F3052BVF  |             |                 |                |
| HD64F3052TE   | 100 ピン TQFP | ME3064ESNF1H    |                |
| HD64F3052BTE  | (TFP-100B)  |                 |                |
| HD64F3052BVTE |             |                 |                |
| HD64F3052F    | 100 ピン QFP  | HF306BQ100D4001 | データ・アイ・オー・ジャパン |
| HD64F3052BF   | (FP-100B)   |                 | (株)            |
| HD64F3052BVF  |             |                 |                |
| HD64F3052TE   | 100 ピン TQFP | HF306BT100D4001 |                |
| HD64F3052BTE  | (TFP-100B)  |                 |                |
| HD64F3052BVTE |             |                 |                |

表 18.12 本 LSI ソケットアダプタ型名

また、図18.16にPROMモード時のメモリマップを示します。



図 18.16 PROM モード時のメモリマップ

## 18.10.2 PROM モード使用時の注意事項

- (1) PROMモード時の128バイト書き込み単位への書き込みは、1回のみとします。既に書き込まれたアドレスへの書き換えは、消去を行った後に書き込みを実施してください。
- (2) オンボード書き込み / 消去を行ったデバイスに対して、それをライターを用いて書き換え を行う場合は、一度消去を行った後に書き込みを実施することを推奨します。
- (3) 日立出荷品の初期状態は、消去状態です。消去来歴不明サンプルに対しては、初期化(消去) レベルをチェック・補正するために消去実施を推奨します。
- (4) 本LSIでは、汎用EPROMのような製品識別モードをサポートしていませんので、PROMライタにデバイス名を自動設定することができません。
- (5) 本LSIのPROMモードに適合するPROMライタおよびそのプログラムバージョンに関しては、ソケットアダプタの取り扱い説明書等を参照ください。

# 18.11 フラッシュメモリの書き込み / 消去時の注意

オンボードプログラミングモード、RAM エミュレーション機能および PROM モード使用時の注意事項を示します。

(1) 規定された電圧、タイミングで書き込み/消去を行ってください。

定格以上の電圧を印加した場合、製品の永久破壊にいたることがあります。

PROM ライタは、日立製 512k バイトフラッシュメモリ内蔵マイコンデバイスタイプをサポートしているものを使用してください。

誤ってセットした場合、FWE 端子に High レベルが入力され破壊にいたることがあります。

(2) 電源投入/切断時の注意(図18.17~図18.19参照)

FWE 端子への High レベル印加は  $V_{cc}$ 確定後に行ってください。また  $V_{cc}$ を切断する前に FWE 端子を Low レベルにしてください。

 $V_{cc}$ 電源の印加 / 切断時は FWE 端子を Low レベルに固定し、フラッシュメモリをハードウェアプロテクト状態にしてください。

この電源投入 / 切断のタイミングは、停電等による電源の切断、再投入時にも満足するようにしてください。このタイミングが守られない場合は、マイコンの暴走等によって過剰書き込み、過剰消去となりメモリセルが正常に動作しなくなることがありますので充分注意してください。

(3) FWE 端子の印加 / 解除の注意(図 18.17~図 18.19 参照)

FWE 端子の印加は、マイコン動作が確定した状態で行ってください。マイコンが動作確定状態を満足しない場合は、FWE 端子を Low レベルに固定し、プロテクト状態としてください。

FWE 端子印加 / 解除では、フラッシュメモリへの誤書き込み / 誤消去を防止するため、以下に示すような注意が必要です。

(a) V<sub>cc</sub>電圧が定格電圧の範囲で安定している状態で FWE 端子に印加してください。

マイコンの  $V_{cc}$ 電圧が定格電圧を満足しない状態で FWE 端子に印加すると、マイコン動作が不確定の状態であることから、フラッシュメモリに誤って書き込み / 消去を行ってしまう可能性があります。

(b) 発振が安定している状態(発振安定時間経過後)で FWE 端子に印加してください。

 $V_{cc}$ 電源投入時では、発振安定時間( $t_{osci}$  = 20ms)の間、 $\overline{RES}$  端子を Low レベルに保持した後に、FWE 端子に印加してください。発振が停止した状態や不安定な状態で、FWE 端子の印加は行わないでください。

(c) ブートモードでは、FWE 端子の印加 / 解除はリセット中に行ってください。

ブートモードへの遷移では、FWE = 1 入力と  $MD_2 \sim MD_0$ の設定は  $\overline{RES}$  入力が Low 期間中に行ってください。このとき FWE と  $MD_2 \sim MD_0$ 入力は、リセット解除タイミングに対してモードプログラミングセットアップ時間( $t_{MDS}$ )を満足する必要があります。ブートモードから他のモードへ遷移する場合も  $\overline{RES}$  解除タイミングに対して、モードプログラミングセットアップ時間が必要です。

動作中のリセットでは、最低 20 システムクロックの間、RES 端子を Low レベルにする必要があります。

(d) ユーザプログラムモードでは、RES 入力にかかわらず、FWE = High/Low の切り換えが可能です。

また、フラッシュメモリ上でプログラム実行中でも、FWE 入力の切り換えが可能です。

(e) プログラムが暴走していない状態で FWE を印加してください。

FWE 端子の印加時は、ウォッチドッグタイマ等でプログラム実行状態を監視することが必要です。

(f) FWE 端子の解除は FLMCR1 の SWE1、ESU1、PSU1、EV1、PV1、E1、P1 ビット、FLMCR2 の SWE2、ESU2、PSU2、EV2、PV2、E2、P2 ビットをクリアした状態で行ってください。

FWE 端子の印加 / 解除時に、誤って SWE1、ESU1、PSU1、EV1、PV1、E1、P1、SWE2、ESU2、PSU2、EV2、PV2、E2、P2 ビットをセットしないでください。

(4) FWE 端子に常時 High レベルを印加しないでください。

プログラム暴走等による誤書き込み/誤消去を防止するため、FWE 端子に High レベルを印加するのは、フラッシュメモリに書き込み/消去を行うときのみ(RAM によるフラッシュメモリのエミュレーション実行時も含む)としてください。また、FWE 端子に常時 High レベルを印加するようなシステム構成は避けてください。High レベル印加中においても、過剰書き込み/過剰消去にならないように、ウォッチドッグタイマを起動し、プログラムの暴走等に対応できるようにしてください。

(5) フラッシュメモリへの書き込み / 消去は推奨するアルゴリズムにしたがって行ってください。

推奨アルゴリズムでは、デバイスへの電圧ストレスあるいはプログラムデータの信頼性を損なうことなく書き込み / 消去を行うことができます。

FLMCR1 の PSU1 ビットおよび ESU1 ビット、または FLMCR2 の PSU2 ビットおよび ESU2 ビットをセットするときは、プログラムの暴走等に備えてあらかじめウォッチドッグタイマを設定して

ください。

また、P1、P2 ビット、E1、E2 ビットをセットしている間に、MOV 命令等でフラッシュメモリ空間へのアクセスを行うことは禁止されています。

(6) SWE ビットのセット / クリアは、フラッシュメモリ上のプログラム実行中に行わないでください。

フラッシュメモリ上のプログラム実行とデータの読み出しは、SWE ビットをクリアした後に行ってください。

SWE ビットをセットするとフラッシュメモリのデータを書き換えできますが、ベリファイ(プログラム / イレース中のベリファイ)以外の目的で、フラッシュメモリをアクセスしないでください。 FWE 端子に High レベルを入力した状態で、RAM によるエミュレーション機能を使用する場合も同様に、フラッシュメモリ上のプログラム実行とデータの読み出しは、SWE ビットをクリアした後に行ってください。 ただし、フラッシュメモリ空間とオーバラップした RAM エリアについては、SWE

- (7) フラッシュメモリのプログラム中または消去中に割込みを使用しないでください。 FWE 端子に印加している状態では、書き込み / 消去動作 (RAM によるエミュレーションを含む) を最優先とするため、NMI を含む全ての割込み要求を禁止してください。
- (8) 追加書き込みは行わないでください。書き換えは消去後に行ってください。 オンボードプログラミングでは、128 バイトの書き込み単位ブロックへの書き込みは、1 回のみと してください。ライタモードでも 128 バイトの書き込み単位ブロックへの書き込みは、1 回のみと してください。書き換えは、この書き込み単位ブロックが全て消去された状態で行ってください。
- (9) 書き込み前に、正しく PROM ライタに装着されていることを必ず確認してください。 PROM ライタのソケット、ソケットアダプタおよび製品それぞれのインデックスが正しく一致していないと、過剰電流が流れ、製品が破壊されることがあります。
- (10) 書き込み中はソケットアダプタや製品に手を触れないでください。 接触不良などにより、書き込み不良になることがあります。

ビットのセット / クリアに関わらずリード / ライト可能です。



図 18.17 電源投入 / 切断タイミング (ブートモード)



図 18.18 電源投入 / 切断タイミング (ユーザプログラムモード)



図 18.19 モート度をタイミノク (例:プートモード ユーザモード ユーザプログラムモード)

# 19. クロック発振器

# 19.1 概要

本 LSI は、クロック発振器 (CPG: Clock Pulse Generator)を内蔵しており、クロック発振器はシステムクロック()、および内部クロック(/2~/4096)を生成します。

分周器は、デューティ補正されたクロックを分周してシステムクロック( )を生成します。は 端子に出力される\*<sup>1</sup>とともに内部モジュールへクロックを供給するプリスケーラの基本クロックとなります。なお、分周器の分周比は分周比コントロールレジスタ(DIVCR)により1/1、1/2、1/4、1/8の中から選択できます\*<sup>2</sup>。チップ内の消費電流は分周比にほぼ比例して低減します。

- 【注】\*1 端子の状態はチップの動作モードおよびモジュールスタンバイコントロールレジスタ (MSTCR)の PSTOP の設定により異なります。詳細は「20.7 クロック出力禁止機能」を参照してください。
  - \*2 分周比の変更は動作中ダイナミックに変更することができます。 端子のクロック出力 も分周比を変更することにより変化します。このとき 端子から出力される周波数は、 以下のようになります。

= EXTAL×n EXTAL : 水晶発振子または外部クロックの周波数

n : 分周比 (n=1/1、1/2、1/4、1/8)

### 19.1.1 ブロック図

図 19.1 にクロック発振器のブロック図を示します。



図 19.1 クロック発振器のブロック図

# 19.2 発振器

クロックを供給する方法には、水晶発振子を接続する方法と外部クロックを入力する方法の 2 とおりがあります。

### 19.2.1 水晶発振子を接続する方法

#### (1) 回路構成

水晶発振子を接続する場合の接続例を図 19.2 に示します。ダンピング抵抗 Rd は、表 19.1 (1) に示すものを使用してください。外付け容量  $CL_1$ 、 $CL_2$  は表 19.1 (2) に示すものを使用してください。また、水晶発振子は、AT カット並列共振形を使用してください。



図 19.2 水晶発振子を接続する場合の接続例

20MHz より高周波の水晶発振子を接続する場合は、表 20.1(2)のとおり外付け負荷容量を 10[pf] 以下としてください。また実装状態での発振周波数精度の向上のため、回路定数の決定については、発振のマッチング評価などを十分にご検討くださいますようお願い申し上げます。

|    |       | K 10:1 (1) // ZZ CZ Z JWJ/LIE |               |         |          |           |           |           |           |           |
|----|-------|-------------------------------|---------------|---------|----------|-----------|-----------|-----------|-----------|-----------|
|    | ンピング  |                               | 周波数 f ( MHz ) |         |          |           |           |           |           |           |
|    | 抵抗値   | 2                             | 2 < f 4       | 4 < f 8 | 8 < f 10 | 10 < f 13 | 13 < f 16 | 16 < f 18 | 18 < f 25 | 20 < f 25 |
| Ro | d ( ) | 1k                            | 1k            | 500     | 200      | 100       | 0         | 0         | 0         | 0         |

表 19 1 (1) ダンピング抵抗値

【注】 水晶発振子は、2MHz~25MHz が使用できます。2MHz 未満で動作させる場合は、内蔵の分周器を使用 してください(2MHz 未満の水晶発振子は使用できません)。

| 表 19.1 ( | (2) | 外付け容量値 |
|----------|-----|--------|
|          |     |        |

| 外付け容量値             | 5V 動      | 作品       | 3V 動作品   |           |  |
|--------------------|-----------|----------|----------|-----------|--|
| 周波数 f ( MHz )      | 20 < f 25 | 2 < f 20 | 2 < f 13 | 13 < f 25 |  |
| $CL_1 = CL_2 (pF)$ | 10        | 10 -     | ~ 22     | 10        |  |

#### (2) 水晶発振子

図 19.3 に水晶発振子の等価回路を示します。水晶発振子は表 19.2 に示す特性のものを使用してください。



図 19.3 水晶発振子の等価回路

表 19.2 水晶発振子のパラメータ

| 周波数(MHz)            | 2       | 4   | 8  | 10 | 12 | 16 | 18 | 20 | 25 |
|---------------------|---------|-----|----|----|----|----|----|----|----|
| Rs max ( )          | 500     | 120 | 80 | 70 | 60 | 50 | 40 | 40 | 40 |
| C <sub>o</sub> (pF) | 7pF max |     |    |    |    |    |    |    |    |

水晶発振子は、と同一の周波数のものを使用してください。

### (3) ボード設計上の注意

水晶発振子を接続して発振させる場合、次の点に注意してください。

発振回路部の近くで信号線を通過させないでください。誘導により正しい発振ができなくなる場合があります(図 19.4)。また、ボード設計に際しては、水晶発振子および負荷容量はできるだけXTAL、EXTAL 端子の近くに配置してください。



図 19.4 発振回路部のボード設計に関する注意事項

# 19.2.2 外部クロックを入力する方法

#### (1) 回路構成

外部クロック入力の接続例を図 19.5 に示します。XTAL 端子をオープン状態にする場合は、XTAL 端子の寄生容量は 10pF 以下としてください。XTAL 端子の寄生容量が 10pF を越える場合は b のように接続し、スタンバイモード時には外部クロックが High レベルとなるようにしてください。



図 19.5 外部クロックを入力する場合の接続例

#### (2) 外部クロック

外部クロックの周波数は、分周器によって分周しないときの周波数と同一にしてください。表 19.3 にクロックタイミング、図 19.6 に外部クロック入力タイミングを示します。

図 19.7 に外部クロック出力安定遅延時間タイミングを示します。発振器とデューティ補正回路は、 EXTAL 端子に入力した外部クロック入力の波形を調整する機能を持っています。

EXTAL 端子に規定のクロック信号を入力すると、外部クロック出力安定遅延時間( $t_{\text{dext}}$ )経過後に内部のクロック信号出力が確定します。 $t_{\text{dext}}$ 期間中はクロック信号出力が確定していないので、リセット信号を Low にし、リセット状態に保持してください。

| 表 19.3 グロックダイミング      |                     |     |                                              |                  |        |        |
|-----------------------|---------------------|-----|----------------------------------------------|------------------|--------|--------|
| 項目                    | 記号                  |     | $V_{cc}$ =5.0V ± 10%<br>$V_{cc}$ =3.0 ~ 3.6V |                  | 測定条件   |        |
|                       |                     | min | max                                          |                  |        |        |
| 外部クロック入力パルス幅 Low レベル  | t <sub>EXL</sub>    | 15  | -                                            | ns               | 図 19.6 |        |
| 外部クロック入力パルス幅 High レベル | t <sub>EXH</sub>    | 15  | -                                            | ns               |        |        |
| 外部クロック立上がり時間          | t <sub>EXr</sub>    | -   | 5                                            | ns               |        |        |
| 外部クロック立下がり時間          | $t_{EXf}$           | -   | 5                                            | ns               |        |        |
| クロックパルス幅 Low レベル      | t <sub>cl</sub>     | 0.4 | 0.6                                          | t <sub>cyc</sub> | 5MHz   | 図 21.4 |
|                       |                     | 80  | -                                            | ns               | < 5MHz |        |
| クロックパルス幅 High レベル     | t <sub>ch</sub>     | 0.4 | 0.6                                          | t <sub>cyc</sub> | 5MHz   |        |
|                       |                     | 80  | -                                            | ns               | < 5MHz |        |
| 外部クロック出力安定遅延時間        | t <sub>DEXT</sub> * | 500 | -                                            | μs               | 図 19.7 |        |

表 19.3 クロックタイミング

【注】 \* : t<sub>dext</sub>は、RES パルス幅 (t<sub>resw</sub>)を 10t<sub>cyc</sub>含みます。



図 19.6 外部クロック入力タイミング



図 19.7 外部クロック出力安定遅延時間タイミング

# 19.3 デューティ補正回路

デューティ補正回路は、周波数 5MHz 以上の発振に対し発振器からのクロックのデューティを補正し、 を生成します。

# 19.4 プリスケーラ

プリスケーラは、 を分周し内部クロック( /2~ /4096)を生成します。

# 19.5 分周器

分周器はデューティ補正されたクロックを分周して を生成します。分周比は以下に説明する DIVCR の値を書き換えることにより動作中ダイナミックに変更できます。チップ内の消費電流は分 周比にほぼ比例して低減します。また分周器で生成した は 端子より出力することができます。

## 19.5.1 レジスタ構成

表 19.4 に分周器のレジスタ構成を示します。

表 19.4 分周器のレジスタ構成

| アドレス*  | 名 称           | 略称    | R/W | 初期値  |
|--------|---------------|-------|-----|------|
| H'FF5D | 分周比コントロールレジスタ | DIVCR | R/W | H'FC |

【注】\* アドレスの下位 16 ビットを示しています。

# 19.5.2 分周比コントロールレジスタ (DIVCR)

DIVCR は8ビットのリード/ライト可能なレジスタで分周器の分周比を選択します。



DIVCR はリセットまたはハードウェアスタンバイモード時に HFC にイニシャライズされます。 ソフトウェアスタンバイモード時にはイニシャライズされません。

ビット7~2:リザーブビット

リザーブビットです。リードすると常に1が読み出されます。 ライトは無効です。

ビット 1、0:分周比(DIV1、0)

分周比を選択します。DIV1、0ビットと分周比の関係は以下のとおりです。

| ビット1 | ビット0 | 分周比       |
|------|------|-----------|
| DIV1 | DIV0 |           |
| 0    | 0    | 1/1 (初期値) |
|      | 1    | 1/2       |
| 1    | 0    | 1/4       |
|      | 1    | 1/8       |

## 19.5.3 使用上の注意

DIVCR の設定により の周波数が変わりますので、以下の点に注意してください。

- (1) 分周比は電気的特性のACタイミングのクロックサイクル時間 $t_{cx}$ の動作保証範囲内におさまるように選択してください。すなわち  $_{min}$  = 2MHzとし、 < 2MHzとならないように注意してください。
- (2) 内部モジュールは、全て を基準に動作します。このため、分周比変更の前後でタイマやSCI などの時間処理が変わりますので注意してください。またソフトウェアスタンバイ解除時の 待機時間も分周比を変更することで変わります。詳細は「20.4.3 ソフトウェアスタンバイモード解除後の発振安定待機時間の設定」を参照してください。

# 20. 低消費電力状態

# 20.1 概要

本 LSI には、CPU 機能を停止して消費電力を著しく低下させる低消費電力状態および、内蔵モジュールの機能を選択的に停止させることにより消費電力を低減させるモジュールスタンバイ機能があります。

低消費電力状態には、次の3種類のモードがあります。

- (1) スリープモード
- (2) ソフトウェアスタンバイモード
- (3) ハードウェアスタンバイモード

モジュールスタンバイ機能は低消費電力状態とは独立に内蔵モジュールのうち、ITU、SCIO、SCII、DMAC、リフレッシュコントローラ、A/D 変換器を停止させることができます。

各モードへ遷移する条件と CPU や周辺機能などの状態、および各モードの解除方法を表 20.1 に示します。

低消費電力状態 表 20.1

|   | 解除方法        |            | 割込み<br>RES端子<br>STBY端子                   | · NMI 端子<br>· IRQ <sub>0</sub> ~<br>IRQ <sub>2</sub> 端子<br>· RES端子<br>· STBY端子 | ·STBY端子·RES端子·                                               | STBY編子<br>RES端子<br>MSTCRの<br>戦当ピット<br>やOIC                     |
|---|-------------|------------|------------------------------------------|--------------------------------------------------------------------------------|--------------------------------------------------------------|----------------------------------------------------------------|
|   |             | ۱<br>۱     | 保持 ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ | *************************************                                          | <b>~</b> カベ<br>□ ☆ □                                         | 10) ILL 2 1111 Ko 1.                                           |
|   |             |            |                                          | 硃                                                                              | デング<br>イング<br>インペンタ                                          |                                                                |
|   | 7           | ンロック<br>出力 | 出力                                       | High<br>HIJ                                                                    | ハイ ハイ<br>インピーインピー<br>ダンス ダンス                                 | メント<br>インパー<br>インソン                                            |
|   | RAM         |            | 保持                                       | 保持                                                                             | 保持*3                                                         |                                                                |
|   | その他の国語      | 周心機部       | 動作                                       | 停止 停止 停止 停止 停止 りたット リセット リセット リセット リセット リセット リセット リセット リセ                      | 停止 停止 停止 停止 停止 停止 停止 りたット リセット リセット リセット リセット リセット リセット リセット | 動作                                                             |
|   | AVD         |            | 動作                                       | 停止<br>リセット                                                                     | 停止<br>リたット                                                   | 停止*2<br>リセット                                                   |
| 颛 | SC11        |            | 動作                                       | 停止りたット                                                                         | 停止<br>リセット                                                   | 停止*2 停止*2 停止*2 停止*2 りたット リセット リセット リセット リセット リセット リセット リセット リセ |
| 共 | SCI0        |            | 動作                                       | 停止リセット                                                                         | 停止<br>リセット                                                   | 停止*2<br>リセット                                                   |
|   | ITU         |            | 動作                                       | イ ふみん                                                                          | 停止<br>リセット                                                   | 停止*2<br>リセット                                                   |
|   | エグペリフレッシュ   | コントローフ     | 動作                                       | 停止*1<br>保持                                                                     | 停止<br>リセット                                                   | 停止*2<br>保持*1                                                   |
|   | DMAC        |            | 動作                                       | イ <sup>、</sup>                                                                 | 停止<br>リセット                                                   | 停止*2<br>リセット                                                   |
|   |             | レジスタ       | 保持                                       | 保持                                                                             | 不完                                                           | 1                                                              |
|   | CPU         |            | 中                                        | 计争                                                                             | 停止                                                           | 動作                                                             |
|   | クでロク        |            | 動作                                       | 打)                                                                             | 停止                                                           | 動作                                                             |
|   | 遷移条件        |            | SYSCRのSSBY=0<br>の状態でSLEEP<br>命令を実行       | ソフトウェア SYSCRのSSBY=1<br>スタンパイ の状態でSLEEP<br>モード 命令を実行                            | ハードウェア STBY端子をLow<br>スタンバイ レベル<br>モード                        | MSTCR の該当ビット<br>を1 にセット                                        |
|   | ሕ<br> <br>፲ |            | スリープ<br>モード                              | ソフトウェア<br>ス <i>タンパイ</i><br>モード                                                 | ハードウェア<br>スタンバイ<br>モード                                       | モジュール<br>スタンバイ<br>機能                                           |

【卅】

\*1 RTCNT、RTMCSRのビット7、6はイニシャライズされ、その他は保持となります。 \*2 MSTCRの該当するピットを1にセットした状態です。詳細は「20.2.2 モジュールスタンパイコントロールレジスタ(MSTCR)」を参照してください。 \*3 プログラム実効状態からハードウェアスタンパイ状態に遷移する場合には、事前にSYSCRのRAMEピットを"0"にクリアする必要があります。 \*4 MSTCRの各ピットを1にセットすると該当する周辺モジュールのレジスタは初期化されます。したがって周辺 モジュールを再起動する場合はMSTCRの該当ビットを1にセットすの再設証を行ってください。

《記号説明》

: システムコントロールレジスタ : ソフトウェアスタンパイピット : モジュールスタンパイコントロールレジスタ SYSCR SSBY MSTCR

# 20.2 レジスタ構成

本 LSI には低消費電力状態の制御を行うシステムコントロールレジスタ (SYSCR) とモジュールスタンバイ機能の制御を行うモジュールスタンバイコントロールレジスタ (MSTCR) があります。レジスタ構成を表 20.2 に示します。

| 衣 20.2 レンス 7 構成 |                      |       |     |      |  |  |
|-----------------|----------------------|-------|-----|------|--|--|
| アドレス*           | 名 称                  | 略 称   | R/W | 初期値  |  |  |
| H'FFF2          | システムコントロールレジスタ       | SYSCR | R/W | H'0B |  |  |
| H'FF5E          | モジュールスタンバイコントロールレジスタ | MSTCR | R/W | H'40 |  |  |

表 20.2 レジスタ構成

# 20.2.1 システムコントロールレジスタ (SYSCR)



SYSCR は 8 ビットのリード / ライト可能なレジスタで、ビット 7 の SSBY ビットとビット  $6\sim4$  の STS2  $\sim$  STS0 ビットにより低消費電力状態の制御を行います。なお、SYSCR のその他のビットについての詳細は「3.3 システムコントロールレジスタ」を参照してください。

<sup>【</sup>注】 \* アドレスの下位 16 ビットを示しています。

### ビット7: ソフトウェアスタンバイ(SSBY)

ソフトウェアスタンバイモードへの遷移を指定します。

なお、外部割込みによりソフトウェアスタンバイモードが解除され、通常動作に遷移したときこのビットは1にセットされたままです。クリアする場合は、0をライトしてください。

| ビット7 | 説明                            |       |
|------|-------------------------------|-------|
| SSBY |                               |       |
| 0    | SLEEP 命令実行後、スリープモードに遷移        | (初期値) |
| 1    | SLEEP 命令実行後、ソフトウェアスタンバイモードに遷移 |       |

## ビット6~4: スタンバイタイマセレクト2~0(STS2~0)

外部割込みによって、ソフトウェアスタンバイモードを解除する場合に、クロックが安定するまで CPU と周辺機能が待機する時間を選択します。水晶発振の場合、表 20.3 を参照し動作周波数に応じて待機時間が 7ms (発振安定時間)以上となるように選択してください。外部クロックの場合、動作周波数に応じて、待機時間が  $100 \mu s$  以上となるよう選択してください。

| ビット6 | ビット5 | ビット4 | 説明                     |
|------|------|------|------------------------|
| STS2 | STS1 | STS0 |                        |
| 0    | 0    | 0    | 待機時間 = 8192 ステート (初期値) |
|      |      | 1    | 待機時間 = 16384 ステート      |
|      | 1    | 0    | 待機時間= 32768 ステート       |
|      |      | 1    | 待機時間 = 65536 ステート      |
| 1    | 0    | 0    | 待機時間 = 131072 ステート     |
|      |      | 1    | 待機時間 = 1024 ステート       |
|      | 1    |      | 使用禁止                   |

# 20.2.2 モジュールスタンバイコントロールレジスタ (MSTCR)

MSTCR は、8 ビットのリード / ライト可能なレジスタです。 クロック出力の制御を行い、また、内蔵モジュールをモジュールごとにスタンバイ状態にするモジュールスタンバイ機能を設定します。モジュールスタンバイ機能を設定できるモジュールは、ITU、SCIO、SCII、DMAC、リフレッシュコントローラ、A/D 変換器です。



MSTCR はリセット、またはハードウェアスタンバイモード時に、H'40 にイニシャライズされます。ソフトウェアスタンバイモードではイニシャライズされません。

ビット7: クロックストップ(PSTOP) クロックの出力を許可または禁止します。

| ビット7  | 説明         |       |
|-------|------------|-------|
| PSTOP |            |       |
| 0     | クロックの出力を許可 | (初期値) |
| 1     | クロックの出力を禁止 |       |

ビット6: リザーブビット

リザーブビットです。リードすると常に1が読み出されます。ライトは無効です。

ビット5:モジュールスタンバイ5(MSTOP5) ITU をスタンバイ状態にするかを選択します。

| ビット5   | 説明           |       |
|--------|--------------|-------|
| MSTOP5 |              |       |
| 0      | ITU は通常動作    | (初期値) |
| 1      | ITU はスタンバイ状態 |       |

### ビット4:モジュールスタンバイ4(MSTOP4)

SCIO をスタンバイ状態にするかを選択します。

| ビット4   | 説明            |       |
|--------|---------------|-------|
| MSTOP4 |               |       |
| 0      | SCI0 は通常動作    | (初期値) |
| 1      | SCI0 はスタンバイ状態 |       |

### ビット3:モジュールスタンバイ3(MSTOP3)

SCII をスタンバイ状態にするかを選択します。

| ビット3   | 説明            |       |
|--------|---------------|-------|
| MSTOP3 |               |       |
| 0      | SCI1 は通常動作    | (初期値) |
| 1      | SCI1 はスタンバイ状態 |       |

### ビット2: モジュールスタンバイ2(MSTOP2)

DMAC をスタンバイ状態にするかを選択します。

| ビット2   | 説明            |       |
|--------|---------------|-------|
| MSTOP2 |               |       |
| 0      | DMAC は通常動作    | (初期値) |
| 1      | DMAC はスタンバイ状態 |       |

### ビット1: モジュールスタンバイ1(MSTOP1)

リフレッシュコントローラをスタンバイ状態にするかを選択します。

| ビット1   | 説明                   |       |
|--------|----------------------|-------|
| MSTOP1 |                      |       |
| 0      | リフレッシュコントローラは通常動作    | (初期値) |
| 1      | リフレッシュコントローラはスタンバイ状態 |       |

### ビット 0: モジュールスタンバイ 0 (MSTOP0)

A/D 変換器をスタンバイ状態にするかを選択します。

| ビット0   | 説明              |       |
|--------|-----------------|-------|
| MSTOP0 |                 |       |
| 0      | A/D 変換器は通常動作    | (初期値) |
| 1      | A/D 変換器はスタンバイ状態 |       |

# 20.3 スリープモード

# 20.3.1 スリープモードへの遷移

SYSCR の SSBY ビットを 0 にクリアした状態で SLEEP 命令を実行すると、プログラム実行状態からスリープモードに遷移します。CPU の動作は、SLEEP 命令実行直後に停止します。CPU の動作は停止しますが、CPU のレジスタの内容は保持されます。スリープモードでは DMA コントローラ (DMAC)、リフレッシュコントローラ、および内蔵周辺モジュールの機能は停止しません。ただし、モジュールスタンバイ機能により、スタンバイ状態となっている内蔵モジュールの機能は動作しません。

### 20.3.2 スリープモードの解除

スリープモードの解除は、割込み、RES 端子、STBY 端子によって行われます。

#### (1) 割込みによる解除

割込み要求が発生すると、割込み例外処理状態に遷移し、スリープモードは解除されます。なお、内蔵周辺モジュールによる割込みがモジュール側で禁止されている場合、また、NMI 以外の割込みが CCR の I、UI ビット、IPR によってマスクされている場合にはスリープモードは解除されません。

#### (2) RES 端子による解除

RES 端子を Low レベルにするとリセット状態に遷移し、スリープモードは解除されます。

#### (3) STBY 端子による解除

STBY 端子を Low レベルにすると、ハードウェアスタンバイモードに遷移します。

# 20.4 ソフトウェアスタンバイモード

## 20.4.1 ソフトウェアスタンバイモードへの遷移

ソフトウェアスタンバイモードに遷移するには SYSCR の SSBY ビットを 1 にセットした状態で、SLEEP 命令を実行します。

ソフトウェアスタンバイモードでは、CPU だけでなくクロックをはじめ内蔵周辺モジュールの機能が停止するため、消費電力は著しく低減されます。DMAC、内蔵周辺モジュールはリセット状態になり、停止します。規定の電圧が与えられている限り、CPU のレジスタ、および内蔵 RAM のデータは保持されます。I/O ポートおよびリフレッシュコントローラ\*の状態も保持されています。

【注】\* RTCNT、RTMCSR のビット 7、6 はイニシャライズされ、その他は保持となります。

# 20.4.2 ソフトウェアスタンバイモードの解除

ソフトウェアスタンバイモードの解除は、外部割込み(NMI 端子、 $\overline{IRQ}_0 \sim \overline{IRQ}_2$ 端子)、 $\overline{RES}$ 端子または  $\overline{STBY}$  端子によって行われます。

#### (1) 割込みによる解除

NMI、 $IRQ_0 \sim IRQ_2$ 割込み要求信号が入力されると、クロックの発振が開始され、SYSCR の STS2  $\sim$  STS0 ビットによって設定された時間が経過した後、安定したクロックが本 LSI 全体に供給されて、ソフトウェアスタンバイモードは解除され、割込み例外処理を開始します。なお、 $IRQ_0 \sim IRQ_2$ 割込みは、対応するイネーブルビットが 0 にクリアされている場合、または CPU でマスクされている場合には、ソフトウェアスタンバイモードは解除されません。

#### (2) RES 端子による解除

RES 端子を Low レベルにすると、クロックの発振が開始されます。クロックの発振開始と同時に、本 LSI 全体にクロックが供給されます。このとき RES 端子は必ずクロックの発振が安定するまで Low レベルに保持してください。 RES 端子を High レベルにすると、CPU はリセット例外処理を開始します。

#### (3) STBY 端子による解除

STBY 端子を Low レベルにすると、ハードウェアスタンバイモードに遷移します。

# 20.4.3 ソフトウェアスタンバイモード解除後の発振安定待機時間の設定

SYSCR の STS2~STS0 ビットおよび DIVCR の DIV1、0 ビットの設定は、以下のようにしてください。

#### (1) 水晶発振の場合

待機時間が 7ms (発振安定時間)以上となるように  $STS2 \sim STS0$ 、DIV1、0 を設定してください。表 20.3 は動作周波数と  $STS2 \sim STS0$ 、DIV1、0 ビットの設定値に対する待機時間を示します。

### (2) 外部クロックの場合

待機時間が 100 μs 以上となるように、STS2~STS0、DIV0、DIV1 ビットを設定してください。

|      |      |      |      |      | 农 20:0 勤 下 内 放 |       |       |       |       |       |       |       |       |        |    |
|------|------|------|------|------|----------------|-------|-------|-------|-------|-------|-------|-------|-------|--------|----|
| DIV1 | DIV0 | STS2 | STS1 | STS0 | 待機時間           | 18MHz | 16MHz | 12MHz | 10MHz | 8MHz  | 6MHz  | 4MHz  | 2MHz  | 1MHz   | 単位 |
| 0    | 0    | 0    | 0    | 0    | 8192 ステート      | 0.46  | 0.51  | 0.65  | 0.8   | 1.0   | 1.3   | 2.0   | 4.1   | 8.2    | ms |
|      |      |      |      | 1    | 16384 ステート     | 0.91  | 1.0   | 1.3   | 1.6   | 2.0   | 2.7   | 4.1   | 8.2   | 16.4   |    |
|      |      |      | 1    | 0    | 32768 ステート     | 1.8   | 2.0   | 2.7   | 3.3   | 4.1   | 5.5   | 8.2   | 16.4  | 32.8   |    |
|      |      |      |      | 1    | 65536 ステート     | 3.6   | 4.1   | 5.5   | 6.6   | 8.2   | 10.9  | 16.4  | 32.8  | 65.5   |    |
|      |      | 1    | 0    | 0    | 131072 ステート    | 7.3   | 8.2   | 10.9  | 13.1  | 16.4  | 21.8  | 32.8  | 65.5  | 131.1  |    |
|      |      |      |      | 1    | 1024 ステート      | 0.057 | 0.064 | 0.085 | 0.10  | 0.13  | 0.17  | 0.26  | 0.51  | 1.0    |    |
|      |      |      | 1    | -    | 使用禁止           |       |       |       |       |       |       |       |       |        |    |
| 0    | 1    | 0    | 0    | 0    | 8192 ステート      | 0.91  | 1.02  | 1.4   | 1.6   | 2.0   | 2.7   | 4.1   | 8.2   | 16.4   | ms |
|      |      |      |      | 1    | 16384 ステート     | 1.8   | 2.0   | 2.7   | 3.3   | 4.1   | 5.5   | 8.2   | 16.4  | 32.8   |    |
|      |      |      | 1    | 0    | 32768 ステート     | 3.6   | 4.1   | 5.5   | 6.6   | 8.2   | 10.9  | 16.4  | 32.8  | 65.5   |    |
|      |      |      |      | 1    | 65536 ステート     | 7.3   | 8.2   | 10.9  | 13.1  | 16.4  | 21.8  | 32.8  | 65.5  | 131.1  |    |
|      |      | 1    | 0    | 0    | 131072 ステート    | 14.6  | 16.4  | 21.8  | 26.2  | 32.8  | 43.7  | 65.5  | 131.1 | 262.1  |    |
|      |      |      |      | 1    | 1024 ステート      | 0.11  | 0.13  | 0.17  | 0.20  | 0.26  | 0.34  | 0.51  | 1.0   | 2.0    |    |
|      |      |      | 1    | -    |                |       |       |       | 使用禁   | 止     |       |       |       |        |    |
| 1    | 0    | 0    | 0    | 0    | 8192 ステート      | 1.8   | 2.0   | 2.7   | 3.3   | 4.1   | 5.5   | 8.2   | 16.4  | 32.8   | ms |
|      |      |      |      | 1    | 16384 ステート     | 3.6   | 4.1   | 5.5   | 6.6   | 8.2   | 10.9  | 16.4  | 32.8  | 65.5   |    |
|      |      |      | 1    | 0    | 32768 ステート     | 7.3   | 8.2   | 10.9  | 13.1  | 16.4  | 21.8  | 32.8  | 65.5  | 131.1  |    |
|      |      |      |      | 1    | 65536 ステート     | 14.6  | 16.4  | 21.8  | 26.2  | 32.8  | 43.7  | 65.5  | 131.1 | 262.1  |    |
|      |      | 1    | 0    | 0    | 131072 ステート    | 29.1  | 32.8  | 43.7  | 52.4  | 65.5  | 87.4  | 131.1 | 262.1 | 524.3  |    |
|      |      |      |      | 1    | 1024 ステート      | 0.23  | 0.26  | 0.34  | 0.41  | 0.51  | 0.68  | 1.02  | 2.0   | 4.1    |    |
|      |      |      | 1    | -    |                |       |       |       | 使用禁   | 止     |       |       |       |        |    |
| 1    | 1    | 0    | 0    | 0    | 8192 ステート      | 3.6   | 4.1   | 5.5   | 6.6   | 8.2   | 10.9  | 16.4  | 32.8  | 65.5   | ms |
|      |      |      |      | 1    | 16384 ステート     | 7.3   | 8.2   | 10.9  | 13.1  | 16.4  | 21.8  | 32.8  | 65.5  | 131.1  |    |
|      |      |      | 1    | 0    | 32768 ステート     | 14.6  | 16.4  | 21.8  | 26.2  | 32.8  | 43.7  | 65.5  | 131.1 | 262.1  |    |
|      |      |      |      | 1    | 65536 ステート     | 29.1  | 32.8  | 43.7  | 52.4  | 65.5  | 87.4  | 131.1 | 262.1 | 524.3  |    |
|      |      | 1    | 0    | 0    | 131072 ステート    | 58.3  | 65.5  | 87.4  | 104.9 | 131.1 | 174.8 | 262.1 | 524.3 | 1048.6 |    |
|      |      |      |      | 1    | 1024 ステート      | 0.46  | 0.51  | 0.68  | 0.82  | 1.0   | 1.4   | 2.0   | 4.1   | 8.2    |    |
|      |      |      | 1    | -    | 使用禁止           |       |       |       |       |       |       |       |       |        |    |

表 20.3 動作周波数と発振安定待機時間

:推奨設定時間

## 20.4.4 ソフトウェアスタンバイモードの応用例

ここでは、NMI 端子の立下がりでソフトウェアスタンバイモードに遷移し、NMI 端子の立上がりで解除を行う例を、図 20.1 に示します。

SYSCR の NMI エッジ (NMIEG) ビットが 0 にクリアされている (立下がりエッジ指定) 状態で NMI 割込みを受け付けた後、NMIEG ビットを 1 にセットします (立上がりエッジ指定)。 SSBY ビットを 1 にセットした後、SLEEP 命令を実行してソフトウェアスタンバイモードに遷移します。

その後、NMI 端子の立上がりエッジで、ソフトウェアスタンバイモードが解除されます。



図 20.1 ソフトウェアスタンバイモード時の NMI タイミング (例)

## 20.4.5 使用上の注意

ソフトウェアスタンバイモードでは、I/O ポートの状態が保持されます。したがって、High レベルを出力している場合、出力電流分の消費電流は低減されません。

# 20.5 ハードウェアスタンバイモード

## 20.5.1 ハードウェアスタンバイモードへの遷移

STBY 端子を Low レベルにすると、どの処理状態からでもハードウェアスタンバイモードに遷移します。

ハードウェアスタンバイモードでは、CPU、DMAC、リフレッシュコントローラ、および内蔵周辺モジュールの機能が停止するため、消費電力は著しく低減します。内蔵 RAM 以外のすべてのモジュールはリセット状態になりますが、規定の電圧が与えられている限り、内蔵 RAM のデータは保持されます。I/O ポートは、ハイインピーダンス状態になります。

内蔵 RAM のデータを保持するためには、 $\overline{\text{STBY}}$  端子を Low レベルにする前に、SYSCR の RAME ビットを 0 にクリアしてください。

ハードウェアスタンバイモード中には、モード端子 ( $\mathrm{MD_2} \sim \mathrm{MD_0}$ ) の状態を変化させないでください。

# 20.5.2 ハードウェアスタンバイモードの解除

ハードウェアスタンバイモードの解除は、 $\overline{STBY}$  端子と  $\overline{RES}$  端子とで行われます。 $\overline{RES}$  端子を Low レベルにした状態で、 $\overline{STBY}$  端子を High レベルにすると、クロックは発振を開始します。このとき、RES 端子は必ずクロックの発振が安定するまで Low レベルに保持してください。 $\overline{RES}$  端子を High レベルにするとリセット例外処理を経て、プログラム実行状態に遷移します。

# 20.5.3 ハードウェアスタンバイモードのタイミング

ハードウェアスタンバイモードの各端子のタイミング例を図20.2に示します。

RES 端子を Low レベルにした後、 $\overline{STBY}$  端子を Low レベルにすると、ハードウェアスタンバイモードに遷移します。解除は、 $\overline{STBY}$  端子を High レベルにし、クロックの発振安定時間経過後、 $\overline{RES}$  端子を Low レベルから High レベルにすることにより行われます。



図 20.2 ハードウェアスタンバイモードのタイミング

# 20.6 モジュールスタンバイ機能

### 20.6.1 モジュールスタンバイタイミング

モジュールスタンバイ機能は、MSTCR の MSTOP5~0 ビットにより、内蔵モジュールのうち ITU、SCIO、SCII、DMAC、リフレッシュコントローラ、A/D 変換器を低消費電力状態とは独立に停止させることができます。MSTOP5~0 ビットを 1 にセットすると、MSTCR のライトサイクルの次のバスサイクルの先頭で上記周辺モジュールはスタンバイ状態となり動作が停止します。

## 20.6.2 モジュールスタンバイ中のリード/ライト

モジュールスタンバイ中の周辺モジュールのレジスタに対するリード / ライトはできません。リードすると常に HFF が読み出されます。ライトは無効です。

### 20.6.3 使用上の注意

モジュールスタンバイ機能を使用するうえで以下のことに注意してください。

#### (1) DMAC およびリフレッシュコントローラの処置

モジュールスタンバイ機能を使用する場合、DMAC およびリフレッシュコントローラはバス権要求が発生しない状態で MSTOP2、1 ビットを 1 にセットしてください。バス権要求が発生した状態で MSTOP2、1 ビットが 1 にセットされると、バスアービタの動作が不確定となり誤動作の原因となります。

#### (2) 内蔵周辺モジュール割込み

MSTCR のビットを 1 にセットする場合、事前に当該モジュールの割込みを禁止してください。 モジュールスタンバイ機能によって、スタンバイ状態となった周辺モジュールはレジスタがすべて 初期化されます。

#### (3) 端子の状態

モジュールスタンバイ機能によって、停止したモジュールが使用していた端子は、モジュールの機能が失われます。その後の端子状態については端子ごとに異なりますので、詳細は「第9章 I/Oポート」を参照してください。端子の状態が入力から出力に変化する場合には、特に注意が必要です。例えば、SCIIをモジュールスタンバイにした場合、受信端子はモジュールスタンバイと同時に受信端子としての機能が無くなりポートとなりますが、ポートの DDR が 1 にセットされていると、端子はデータ出力となり外部 SCI 送信データと衝突する可能性があります。この場合、ポートの DDR を 0 にクリアするなどの対策をとってください。

#### (4) レジスタの再設定

モジュールスタンバイ機能によって、停止した周辺モジュールのレジスタはすべて初期化されます。このため再動作させる際には、MSTOP ビットを 0 にクリアした後、レジスタの再設定が必要です。なお MSTOP ビットが 1 にセットされた状態ではレジスタへのライトはできません。

#### (5) DMAC による MSTCR のライト禁止

MSTCR は誤動作の防止のため CPU 以外のライトはできません。 したがって DMAC によるリードはできますがライトはできません。

# 20.7 クロック出力禁止機能

MSTCR の PSTOP ビットにより、 クロックの出力を制御することができます。PSTOP ビットを 1 にセットすると、 クロックは停止し、 端子はハイインピーダンスになります。図 20.3 に クロックの発振開始、発振停止のタイミングを示します。PSTOP ビットを 0 にクリアした状態では、クロックの出力は許可されます。表 20.4 に各処理状態における 端子の状態を示します。



図 20.3 クロック発振開始、発振停止タイミング

| では、         |           |           |  |  |  |  |  |  |  |  |
|-------------|-----------|-----------|--|--|--|--|--|--|--|--|
| 処理状態        | PSTOP = 0 | PSTOP = 1 |  |  |  |  |  |  |  |  |
| ハードウェアスタンバイ | ハイインピーダンス | ハイインピーダンス |  |  |  |  |  |  |  |  |
| ソフトウェアスタンバイ | H 固定      | ハイインピーダンス |  |  |  |  |  |  |  |  |
| スリープモード     | 出力        | ハイインピーダンス |  |  |  |  |  |  |  |  |
| 通常動作状態      | 出力        | ハイインピーダンス |  |  |  |  |  |  |  |  |

表 20.4 各処理状態における 端子の状態

# 21. 電気的特性

# 21.1 絶対最大定格

絶対最大定格を表 21.1 に示します。

表 21.1 絶対最大定格

|                  |           | ~~ ~ · · · · //  | に カゴ 中文 ノ くんこ 1 ロ                            |    |
|------------------|-----------|------------------|----------------------------------------------|----|
| 項                |           | 記号               | 定格値                                          | 単位 |
| 電源電圧             |           | V <sub>cc</sub>  | 5V 動作品: - 0.3~ + 7.0<br>3V 動作品: - 0.3~ + 4.3 | V  |
| プログラム電圧<br>(FWE) | HD64F3052 | V <sub>in</sub>  | - 0.3 ~ V <sub>cc</sub> + 0.3                | V  |
| 入力電圧             |           | V <sub>in</sub>  | - 0.3 ~ V <sub>cc</sub> + 0.3                | V  |
| (ポート7以外)         |           |                  |                                              |    |
| 入力電圧(ポート7)       | 1         | $V_{in}$         | - 0.3 ~ AV <sub>cc</sub> + 0.3               | V  |
| リファレンス電源電点       | Ξ         | $V_{REF}$        | - 0.3 ~ AV <sub>cc</sub> + 0.3               | V  |
| アナログ電源電圧         |           | AV <sub>cc</sub> | 5V 動作品: - 0.3~ + 7.0<br>3V 動作品: - 0.3~ + 4.3 | V  |
| アナログ入力電圧         |           | $V_{AN}$         | - 0.3 ~ AV <sub>cc</sub> + 0.3               | V  |
| 動作温度             |           | T <sub>opr</sub> | - 20~ + 75*                                  |    |
| 保存温度             |           | T <sub>sta</sub> | - 55 ~ + 125                                 |    |

<sup>【</sup>注】 5V 動作品の V<sub>CL</sub> ピンには電源電圧を印加しないでください。GND との間に外付けコンデンサを接続してください。

3V 動作品の  $V_{cc}$  ピンは  $V_{cc}$  ピンとなりますので電源電圧を印加してください。

#### 【使用上の注意】

絶対最大定格を超えて LSI を使用した場合、LSI の永久破壊となることがあります。

<sup>\*</sup> フラッシュメモリの書き込み/消去時の動作温度範囲は、T<sub>a</sub>=0~+75 です。

# 21.2 電気的特性

# 21.2.1 DC 特性

DC 特性を表 21.2 に示します。また、出力許容電流値を表 21.3 に示します。

表 21.2 DC 特性(1)

条件:  $V_{cc} = 5.0V \pm 10\%$ 、 $AV_{cc} = 5.0V \pm 10\%$ 、 $V_{REF} = 4.5V \sim AV_{cc}$ 、 $V_{ss} = AV_{ss} = 0V^{*1}$ 、 $T_a = -20 \sim +75$ 

| 項                          | 目                                                                                                               | 記号                                | min                             | typ | max                   | 単位 | 測定条件                               |
|----------------------------|-----------------------------------------------------------------------------------------------------------------|-----------------------------------|---------------------------------|-----|-----------------------|----|------------------------------------|
| シュミットトリガ                   | ポート A、                                                                                                          | V <sub>T</sub>                    | 1.0                             | -   | -                     | V  |                                    |
| 入力電圧                       | P8 <sub>0</sub> ~ P8 <sub>2</sub> ,                                                                             | $V_{\scriptscriptstyle T}^{^{*}}$ | -                               | -   | $V_{cc} \times 0.7$   | V  |                                    |
|                            | PB <sub>0</sub> ~ PB <sub>3</sub>                                                                               | V <sub>T</sub> - V <sub>T</sub>   | 0.4                             | -   | -                     | V  |                                    |
| 入力 High レベル<br>電圧          | RES, STBY,<br>FWE, NMI,<br>MD <sub>2</sub> ~MD <sub>0</sub>                                                     | V <sub>IH</sub>                   | V <sub>cc</sub> - 0.7           | -   | V <sub>cc</sub> + 0.3 | V  |                                    |
|                            | EXTAL                                                                                                           |                                   | V <sub>cc</sub> <b>×</b><br>0.7 | -   | V <sub>cc</sub> + 0.3 | V  |                                    |
|                            | ポート 7                                                                                                           |                                   | 2.0                             | -   | AV <sub>cc</sub> +0.3 | V  |                                    |
|                            | ポート 1、2、3、<br>4、5、6、9、P8 <sub>3</sub> 、<br>P8 <sub>4</sub> 、PB <sub>4</sub> ~PB <sub>7</sub>                    |                                   | 2.0                             | -   | V <sub>cc</sub> + 0.3 | V  |                                    |
| 入力 Low レベル<br>電圧           | RES, STBY, MD <sub>2</sub> ~ MD <sub>0</sub> , FWE                                                              | V <sub>IL</sub>                   | - 0.3                           | -   | 0.5                   | V  |                                    |
|                            | NMI、EXTAL、<br>ポート1、2、3、<br>4、5、6、7、9、<br>P8 <sub>3</sub> 、P8 <sub>4</sub> 、PB <sub>4</sub> ~<br>PB <sub>7</sub> |                                   | - 0.3                           | -   | 0.8                   | V  |                                    |
| 出力 High レベル<br>電圧          | 全出力端子                                                                                                           | V <sub>oH</sub>                   | V <sub>cc</sub> - 0.5           | -   | -                     | V  | I <sub>OH</sub> = - 200 μ A        |
|                            |                                                                                                                 |                                   | 3.5                             | -   | -                     | V  | I <sub>OH</sub> = - 1mA            |
| 出力 Low レベル                 | 全出力端子                                                                                                           | V <sub>oL</sub>                   | 1                               | -   | 0.4                   | V  | I <sub>oL</sub> = 1.6mA            |
| 電圧                         | ポート 1、2、5、<br>B                                                                                                 |                                   | 1                               | -   | 1.0                   | V  | I <sub>OL</sub> = 10mA             |
| 入力リーク電流                    | STBY, NMI, RES, FWE, MD <sub>2</sub> ~ MD <sub>0</sub>                                                          | I <sub>in</sub>                   | 1                               | -   | 1.0                   | μA | $V_{in} = 0.5 \sim V_{cc} - 0.5V$  |
|                            | ポート7                                                                                                            |                                   | ı                               | -   | 1.0                   | μA | $V_{in} = 0.5 \sim AV_{cc} - 0.5V$ |
| スリーステート<br>リーク電流<br>(オフ状態) | ポート 1、2、3、<br>4、5、6、8~B                                                                                         | I <sub>TSI</sub>                  | -                               | -   | 1.0                   | μА | $V_{in} = 0.5 \sim V_{cc} - 0.5V$  |
| 入力プルアップ<br>MOS 電流          | ポート 2、4、5                                                                                                       | - I <sub>P</sub>                  | 50                              | -   | 300                   | μA | V <sub>in</sub> = 0V               |

| 項           | 目                    | 記号               | min | typ  | max | 単位 | 測定条件                    |
|-------------|----------------------|------------------|-----|------|-----|----|-------------------------|
| 入力容量        | FWE                  | C <sub>in</sub>  | -   | -    | 60  | pF | $V_{in} = 0V$           |
|             | NMI                  |                  | -   | -    | 60  | pF | f = 1MHz                |
|             | FWE、NMI 以外<br>の全入力端子 |                  | -   | -    | 15  | pF | T <sub>a</sub> = 25     |
| 消費電流*2      | 通常動作時                | I <sub>cc</sub>  | 1   | 25   | 48  | mA | f = 18MHz               |
|             |                      |                  | 1   | 35   | 60  |    | f = 25MHz               |
|             | スリープ時                |                  | -   | 23   | 38  |    | f = 18MHz               |
|             |                      |                  | -   | 33   | 50  |    | f = 25MHz               |
|             | モジュール                |                  | 1   | 18   | 25  |    | f = 18MHz               |
|             | スタンバイ時*⁴             |                  | 1   | 25   | 40  |    | f = 25MHz               |
|             | スタンバイ時*³             |                  | 1   | 1.0  | 10  | μΑ | T <sub>a</sub> 50       |
|             |                      |                  | 1   | -    | 80  |    | 50 < T <sub>a</sub>     |
|             | フラッシュ                |                  | 1   | 35   | 58  | mA | f = 18MHz               |
|             | 書き込み/消去時             |                  | -   | 45   | 70  |    | f = 25MHz               |
| アナログ電源電流    | A/D 変換中              | Al <sub>cc</sub> | -   | 0.5  | 1.5 | mA |                         |
|             | A/D、D/A 変換中          |                  | -   | 0.5  | 1.5 |    |                         |
|             | A/D、D/A 変換待<br>機時    |                  | -   | 0.01 | 5   | μA | DASTE=0 時               |
| リファレンス電源    | A/D 変換中              | Al <sub>cc</sub> | -   | 0.4  | 0.8 | mA | V <sub>REF</sub> = 5.0V |
| 電流          | A/D、D/A 変換中          |                  | -   | 1.5  | 3.0 |    |                         |
|             | A/D、D/A 変換待<br>機時    |                  | -   | 0.01 | 5   | μА | DASTE = 0 時             |
| RAM スタンバイ電圧 |                      | $V_{\text{RAM}}$ | 2.0 | -    | -   | V  |                         |

- 【注】 \*1 A/D 変換器と D/A 変換器を未使用時に、 $AV_{cc}$ 、 $V_{REF}$ 、 $AV_{ss}$ 端子を開放しないでください。  $AV_{cc}$ 、 $V_{REF}$ 端子は  $V_{cc}$ に、 $AV_{ss}$ 端子は  $V_{ss}$ にそれぞれ接続してください。
  - \*2 消費電流値は、 $V_{\rm H}$ min =  $V_{\rm cc}$  0.5V、 $V_{\rm L}$ max = 0.5V の条件下で、すべての出力端子を無負荷状態にして、さらに内蔵プルアップ MOS をオフ状態にした場合の値です。

I<sub>cc</sub>max. ( 通常動作時 ) = 3.0 [mA] + 0.45 [mA/(MHz × V)] × V<sub>cc</sub> × f

 $I_{cc}$ max.(スリープ時) = 3.0 [mA] + 0.35 [mA/(MHz imes V)] imes  $V_{cc}$  imes f

 $I_{cc}$ max.(スリープ + モジュールスタンバイ時) = 3.0 [mA] + 0.26 [mA/(MHz × V)] ×  $V_{cc}$  × f また、消費電流の typ 値は参考値です。

- \*3  $V_{\text{RAM}}$   $V_{\text{CC}}$  < 4.5V のとき、 $V_{\text{IHMIN}}$  =  $V_{\text{CC}}$  × 0.9、 $V_{\text{ILMAX}}$  = 0.3V とした場合の値です。
- \*4 モジュールスタンバイ時の電流値は、全モジュールを停止しスリープ状態とした場合の値です。

# 表 21.2 DC 特性 (2)

暫定仕樣

条件:  $V_{cc} = 3.0 \sim 3.6 \text{V}$ 、 $AV_{cc} = 3.6 \sim 5.5 \text{V}$ 、 $V_{REF} = 3.0 \text{V} \sim AV_{cc}$ 、 $V_{ss} = AV_{ss} = 0 \text{V}*^1$ 、 $T_a = -20 \sim +75$ 

| 項目                         |                                                                                                                  | 記号                              | min                             | typ | max                   | 単位 | 測定条件                               |
|----------------------------|------------------------------------------------------------------------------------------------------------------|---------------------------------|---------------------------------|-----|-----------------------|----|------------------------------------|
| シュミットトリガ<br>入力電圧           | ポート A、<br>P8。~ P8。                                                                                               | V <sub>T</sub>                  | V <sub>cc</sub> <b>x</b><br>0.2 | -   | -                     | V  |                                    |
|                            | PB <sub>0</sub> ~ PB <sub>3</sub>                                                                                | V <sub>T</sub> *                | -                               | -   | V <sub>cc</sub> × 0.7 | V  | -                                  |
|                            | 1 20 1 23                                                                                                        | V <sub>T</sub> - V <sub>T</sub> | V <sub>cc</sub> <b>x</b><br>0.5 | -   | -                     | V  |                                    |
| 入力 High レベル<br>電圧          | RES, STBY,<br>FWE, NMI,<br>MD <sub>2</sub> ~MD <sub>0</sub>                                                      | V <sub>IH</sub>                 | V <sub>cc</sub> <b>×</b><br>0.9 | -   | V <sub>cc</sub> + 0.3 | V  |                                    |
|                            | EXTAL                                                                                                            |                                 | V <sub>cc</sub> <b>x</b><br>0.7 | -   | V <sub>cc</sub> + 0.3 | V  |                                    |
|                            | ポート 7                                                                                                            |                                 | V <sub>cc</sub> × 0.7           | -   | AV <sub>cc</sub> +0.3 | V  |                                    |
|                            | ポート 1、2、3、<br>4、5、6、9、P8 <sub>3</sub> 、<br>P8 <sub>4</sub> 、PB <sub>4</sub> ~PB <sub>7</sub>                     |                                 | V <sub>cc</sub> <b>×</b><br>0.7 | -   | V <sub>cc</sub> + 0.3 | V  |                                    |
| 入力 Low レベル<br>電圧           | $\overline{RES}$ , $\overline{STBY}$ , $MD_2 \sim MD_0$ , $FWE$                                                  | V <sub>IL</sub>                 | - 0.3                           | -   | V <sub>cc</sub> × 0.1 | V  |                                    |
|                            | NMI、EXTAL、<br>ポート 1、2、3、<br>4、5、6、7、9、<br>P8 <sub>3</sub> 、P8 <sub>4</sub> 、PB <sub>4</sub> ~<br>PB <sub>7</sub> |                                 | - 0.3                           | -   | V <sub>cc</sub> × 0.2 | V  |                                    |
| 出力 High レベル<br>電圧          | 全出力端子                                                                                                            | V <sub>oh</sub>                 | V <sub>cc</sub> - 0.5           | -   | -                     | V  | I <sub>OH</sub> = - 200 μ A        |
|                            |                                                                                                                  |                                 | V <sub>cc</sub> - 1.0           | -   | -                     | V  | I <sub>OH</sub> = - 1mA            |
| 出力 Low レベル                 | 全出力端子                                                                                                            | V <sub>oL</sub>                 | -                               | -   | 0.4                   | V  | I <sub>oL</sub> = 1.6mA            |
| 電圧                         | ポート 1、2、5、<br>B                                                                                                  |                                 | -                               | -   | 1.0                   | V  | I <sub>oL</sub> = 5mA              |
| 入力リーク電流                    | STBY, NMI,<br>RES, FWE,<br>MD <sub>2</sub> ~ MD <sub>0</sub>                                                     | I <sub>in</sub>                 | -                               | -   | 1.0                   | μA | $V_{in} = 0.5 \sim V_{cc} - 0.5V$  |
|                            | ポート 7                                                                                                            |                                 | -                               | -   | 1.0                   | μА | $V_{in} = 0.5 \sim AV_{cc} - 0.5V$ |
| スリーステート<br>リーク電流<br>(オフ状態) | ポート 1、2、3、<br>4、5、6、8~B                                                                                          | I <sub>TSI</sub>                | -                               | -   | 1.0                   | μA | $V_{in} = 0.5 \sim V_{cc} - 0.5V$  |
| 入力プルアップ<br>MOS 電流          | ポート 2、4、5                                                                                                        | - I <sub>P</sub>                | 10                              | -   | 300                   | μA | V <sub>in</sub> = 0V               |

| 項目          |                               | 記号               | min | typ  | max | 単位 | 測定条件                    |
|-------------|-------------------------------|------------------|-----|------|-----|----|-------------------------|
| 入力容量        | FWE                           | $C_{in}$         | -   | -    | 60  | pF | V <sub>in</sub> = 0V    |
|             | NMI                           |                  | 1   | -    | 50  | pF | f = 1MHz                |
|             | FWE、NMI 以外<br>の全入力端子          |                  | -   | -    | 15  | pF | T <sub>a</sub> = 25     |
| 消費電流*2      | 通常動作時                         | I <sub>cc</sub>  | -   | 33   | 45  | mA | f = 25MHz               |
|             | スリープ時                         |                  | -   | 31   | 35  |    | f = 25MHz               |
|             | モジュール<br>スタンバイ時* <sup>4</sup> |                  | -   | 23   | 27  |    | f = 25MHz               |
|             | スタンバイ時* <sup>3</sup>          |                  | -   | 1.0  | 10  | μА | T <sub>a</sub> 50       |
|             |                               |                  | -   | -    | 80  |    | 50 < T <sub>a</sub>     |
|             | フラッシュ<br>書き込み / 消去時           |                  | -   | TBD  | TBD | mA | f = 25MHz               |
| アナログ電源電流    | A/D 変換中                       | Al <sub>cc</sub> | -   | 0.6  | 1.5 | mA |                         |
|             | A/D、D/A 変換中                   |                  | -   | 0.6  | 1.5 |    |                         |
|             | A/D、D/A 変換待<br>機時             |                  | -   | 0.01 | 5   | μА | DASTE=0 時               |
| リファレンス電源    | A/D 変換中                       | Al <sub>cc</sub> | -   | 0.45 | 0.8 | mA | V <sub>REF</sub> = 5.0V |
| 電流          | A/D、D/A 変換中                   |                  | -   | 2.0  | 3.0 |    |                         |
|             | A/D、D/A 変換待<br>機時             |                  | -   | 0.01 | 5   | μА | DASTE = 0 時             |
| RAM スタンバイ電圧 |                               | V <sub>RAM</sub> | 2.0 | -    | -   | V  |                         |

- 【注】 \*1 A/D 変換器と D/A 変換器を未使用時に、 $AV_{cc}$ 、 $V_{REF}$ 、 $AV_{ss}$ 端子を開放しないでください。  $AV_{cc}$ 、 $V_{REF}$ 端子は  $V_{cc}$ に、 $AV_{ss}$ 端子は  $V_{ss}$ にそれぞれ接続してください。
  - \*2 消費電流値は、 $V_{IM}$ min =  $V_{cc}$  0.5V、 $V_{L}$ max = 0.5V の条件下で、すべての出力端子を無負荷状態にして、さらに内蔵プルアップ MOS をオフ状態にした場合の値です。

I<sub>cc</sub>max.(通常動作時) = 3.0 [mA] + 0.45 [mA/(MHz × V)] × V<sub>cc</sub> × f

I<sub>cc</sub>max. ( スリープ時 ) = 3.0 [mA] + 0.35 [mA/(MHz × V)] × V<sub>cc</sub> × f

 $I_{cc}$ max.(スリープ + モジュールスタンバイ時) = 3.0 [mA] + 0.26 [mA/(MHz × V)] ×  $V_{cc}$  × f また、消費電流の typ 値は参考値です。

- \*3  $V_{\text{RAM}}$   $V_{\text{CC}}$  < 4.5V のとき、 $V_{\text{IHMIN}}$  =  $V_{\text{CC}}$  × 0.9、 $V_{\text{ILMAX}}$  = 0.3V とした場合の値です。
- \*4 モジュールスタンバイ時の電流値は、全モジュールを停止しスリープ状態とした場合の値です。

表 21.3 出力許容電流値

条件:  $V_{cc} = 3.0 \sim 5.5 \text{V}$ 、  $AV_{cc} = 3.6 \sim 5.5 \text{V}$ 、  $V_{REF} = 3.0 \text{V} \sim AV_{cc}$ 、  $V_{ss} = AV_{ss} = 0 \text{V}$ 、  $T_a = -20 \sim +75$ 

| 項                            | 記号                       | min             | typ | max | 単位  |    |
|------------------------------|--------------------------|-----------------|-----|-----|-----|----|
| 出力 Low レベル許容電流               | ポート 1、2、5、B              | I <sub>oL</sub> | -   | -   | 10  | mA |
| (1端子あたり)                     | 上記以外の出力端子                |                 | -   | -   | 2.0 | mA |
| 出力 Low レベル許容電流 総<br>和)       | ポート 1、2、5、B、<br>28 端子の総和 | I <sub>OL</sub> | -   | -   | 80  | mA |
|                              | 上記を含む、全出力端子<br>の総和       |                 | -   | -   | 120 | mA |
| 出力 High レベル許容電流<br>(1 端子あたり) | 全出力端子                    | I <sub>OH</sub> | -   | -   | 2.0 | mA |
| 出力 High レベル許容電流<br>(総和)      | 全出力端子の総和                 | I <sub>OH</sub> | -   | -   | 40  | mA |

- 【注】 1. LSI の信頼性を確保するため、出力電流値は表 21.3 の値を超えないようにしてください。
  - 2. ダーリントントランジスタや、LED を直接駆動する場合には、図 21.1、図 21.2 に示すように、出力に必ず電流制限抵抗を挿入してください。



図 21.1 ダーリントントランジスタ駆動回路例



図 21.2 LED 駆動回路例

### 21.2.2 AC 特性

表 21.4 にバスタイミング、表 21.5 にリフレッシュコントローラバスタイミング、表 21.6 に制御信号タイミングを示します。また、表 21.7 に内蔵周辺モジュールタイミングを示します。

#### 表 21.4 バスタイミング

条件 A:  $V_{cc} = 3.0 \sim 3.6 \text{V}$ 、 $AV_{cc} = 3.6 \sim 5.5 \text{V}$ 、 $V_{REF} = 3.0 \sim AV_{cc}$ 、 $V_{ss} = AV_{ss} = 0 \text{V}$ 、 $= 2 \sim 25 \text{MHz}$ 、

T<sub>a</sub> = - 20~ + 75 - 暫定仕様 -

条件 B:  $V_{cc}$  = 5.0V ± 10%、 $AV_{cc}$  = 5.0V ± 10%、 $V_{REF}$  = 4.5V ~  $AV_{cc}$ 、 $V_{ss}$  =  $AV_{ss}$  = 0V、 = 2 ~ 18MHz、

 $T_a = -20 \sim +75$ 

条件 C:  $V_{cc} = 5.0V \pm 10\%$ 、 $AV_{cc} = 5.0V \pm 10\%$ 、 $V_{REF} = 4.5V \sim AV_{cc}$ 、 $V_{ss} = AV_{ss} = 0V$ 、 = 2 ~ 25MHz、

 $T_a = -20 \sim +75$ 

| 項目                  | 記号                  | 条件                      | # A                     | 条件   | <b>‡</b> В | 条件                      | # C                     | 測定      |
|---------------------|---------------------|-------------------------|-------------------------|------|------------|-------------------------|-------------------------|---------|
|                     |                     | min                     | max                     | min  | max        | min                     | max                     | 条件      |
| クロックサイクル時間          | t <sub>cyc</sub>    | 40                      | 500                     | 55.5 | 500        | 40                      | 500                     | 図 21.4、 |
| クロックパルス幅 Low レベル時間  | t <sub>CL</sub>     | 10                      |                         | 17   |            | 10                      |                         | 図 21.5  |
| クロックパルス幅 High レベル時間 | t <sub>ch</sub>     | 10                      |                         | 17   |            | 10                      |                         |         |
| クロック立上がり時間          | t <sub>CR</sub>     |                         | 10                      |      | 10         |                         | 10                      |         |
| クロック立下がり時間          | t <sub>CF</sub>     |                         | 10                      |      | 10         |                         | 10                      |         |
| アドレス遅延時間            | t <sub>AD</sub>     |                         | 30                      |      | 25         |                         | 25                      |         |
| アドレスホールド時間          | t <sub>AH</sub>     | 0.5t <sub>cyc</sub> -20 |                         | 10   |            | 0.5t <sub>cyc</sub> -20 |                         |         |
| アドレスストローブ遅延時間       | t <sub>ASD</sub>    |                         | 25                      |      | 25         |                         | 25                      |         |
| ライトストローブ遅延時間        | t <sub>wsp</sub>    |                         | 25                      |      | 25         |                         | 25                      |         |
| ストローブ遅延時間           | t <sub>SD</sub>     |                         | 25                      |      | 25         |                         | 25                      |         |
| ライトデータストローブパルス幅 1   | t <sub>wsw1</sub> * | 1.0t <sub>cyc</sub> -25 |                         | 32   |            | 1.0t <sub>cyc</sub> -25 |                         |         |
| ライトデータストローブパルス幅 2   | t <sub>wsw2</sub> * | 1.5t <sub>cyc</sub> -25 |                         | 62   |            | 1.5t <sub>cyc</sub> -25 |                         |         |
| アドレスセットアップ時間 1      | t <sub>AS1</sub>    | 0.5t <sub>cyc</sub> -25 |                         | 10   |            | 0.5t <sub>cyc</sub> -20 |                         |         |
| アドレスセットアップ時間 2      | t <sub>AS2</sub>    | 1.0t <sub>cyc</sub> -25 |                         | 38   |            | 1.0t <sub>cyc</sub> -20 |                         |         |
| リードデータセットアップ時間      | t <sub>RDS</sub>    | 15                      |                         | 15   |            | 15                      |                         |         |
| リードデータホールド時間        | t <sub>RDH</sub>    | 0                       |                         | 0    |            | 0                       |                         |         |
| ライトデータ遅延時間          | t <sub>wdd</sub>    |                         | 40                      |      | 55         |                         | 35                      |         |
| ライトデータセットアップ時間 1    | t <sub>wDS1</sub>   | 1.0t <sub>cyc</sub> -30 |                         | 10   |            | 1.0t <sub>cyc</sub> -30 |                         |         |
| ライトデータセットアップ時間 2    | t <sub>wds2</sub>   | -10                     |                         | -10  |            | -10                     |                         |         |
| ライトデータホールド時間        | $\mathbf{t}_{WDH}$  | 0.5t <sub>cyc</sub> -15 |                         | 20   |            | 0.5t <sub>cyc</sub> -15 |                         |         |
| リードデータアクセス時間 1      | t <sub>ACC1</sub> * |                         | 1.5t <sub>cyc</sub> -40 |      | 50         |                         | 1.5t <sub>cyc</sub> -40 |         |
| リードデータアクセス時間 2      | t <sub>ACC2</sub> * |                         | 2.5t <sub>cyc</sub> -40 |      | 105        |                         | 2.5t <sub>cyc</sub> -40 |         |
| リードデータアクセス時間 3      | t <sub>ACC3</sub> * |                         | 1.0t <sub>cyc</sub> -28 |      | 20         |                         | 1.0t <sub>cyc</sub> -28 |         |
| リードデータアクセス時間 4      | t <sub>ACC4</sub> * |                         | 2.0t <sub>cyc</sub> -32 |      | 80         |                         | 2.0t <sub>cyc</sub> -32 |         |
| プリチャージ時間            | t <sub>PCH</sub> *  | 1.0t <sub>cyc</sub> -20 |                         | 40   |            | 1.0t <sub>cyc</sub> -20 |                         |         |
| ウェイトセットアップ時間        | t <sub>wrs</sub>    | 25                      |                         | 25   |            | 25                      |                         | 図 21.6  |
| ウェイトセットホールド時間       | t <sub>wth</sub>    | 5                       |                         | 5    |            | 5                       |                         |         |
| バスリクエストセットアップ時間     | t <sub>BRQS</sub>   | 25                      |                         | 40   |            | 25                      |                         | 図 21.17 |
| バスアクノリッジ遅延時間 1      | t <sub>BACD1</sub>  |                         | 30                      |      | 30         |                         | 30                      |         |
| バスアクノリッジ遅延時間 2      | t <sub>BACD2</sub>  |                         | 30                      |      | 30         |                         | 30                      |         |
| バスフローティング時間         | t <sub>BZD</sub>    |                         | 47                      |      | 40         |                         | 40                      |         |

単位:ns

【注】 \* 18MHz 版使用時、下記の時間は以下に示すようにクロックサイクル時間に依存します。

$$\begin{split} t_{_{ACC1}} &= 1.5 \times t_{_{cyc}} - 34 \quad (\text{ns}) & t_{_{WSW1}} = 1.0 \times t_{_{cyc}} - 24 \quad (\text{ns}) \\ t_{_{ACC2}} &= 2.5 \times t_{_{cyc}} - 34 \quad (\text{ns}) & t_{_{WSW2}} = 1.5 \times t_{_{cyc}} - 22 \quad (\text{ns}) \\ t_{_{ACC3}} &= 1.0 \times t_{_{cyc}} - 36 \quad (\text{ns}) & t_{_{PCH}} = 1.0 \times t_{_{cyc}} - 21 \quad (\text{ns}) \\ t_{_{ACC4}} &= 2.0 \times t_{_{cyc}} - 31 \quad (\text{ns}) \end{split}$$

#### 表 21.5 リフレッシュコントローラバスタイミング

条件 A:  $V_{cc} = 3.0 \sim 3.6 \text{V}$ 、 $AV_{cc} = 3.6 \sim 5.5 \text{V}$ 、 $V_{REF} = 3.0 \sim AV_{cc}$ 、 $V_{ss} = AV_{ss} = 0 \text{V}$ 、 $= 2 \sim 25 \text{MHz}$ 

T<sub>a</sub> = -20~+75 暫定仕様

条件 B:  $V_{cc} = 5.0V \pm 10\%$ 、 $AV_{cc} = 5.0V \pm 10\%$ 、 $V_{REF} = 4.5V \sim AV_{cc}$ 、 $V_{ss} = AV_{ss} = 0V$ 、 $= 2 \sim 18 MHz$ 、 $T_{a} = -20 \sim +75$ 

条件 C:  $V_{cc} = 5.0V \pm 10\%$ 、 $AV_{cc} = 5.0V \pm 10\%$ 、 $V_{REF} = 4.5V \sim AV_{cc}$ 、 $V_{ss} = AV_{ss} = 0V$ 、  $= 2 \sim 25 MHz$ 、 $T_a = -20 \sim +75$ 

| 項目                   | 記号                | 条件                      | ‡ A                     | 条   | 牛 B | 条例                      | <b>‡</b> С              | 測定         |
|----------------------|-------------------|-------------------------|-------------------------|-----|-----|-------------------------|-------------------------|------------|
|                      |                   | min                     | max                     | min | max | min                     | max                     | 条件         |
| RAS 遅延時間 1           | t <sub>RAD1</sub> |                         | 25                      |     | 30  |                         | 18                      | 図 21.7     |
| RAS 遅延時間 2           | t <sub>RAD2</sub> |                         | 25                      |     | 30  |                         | 18                      | ~          |
| RAS 遅延時間 3           | t <sub>RAD3</sub> |                         | 25                      |     | 30  |                         | 18                      | 図<br>21.14 |
| ロウアドレスホールド時間*        | t <sub>RAH</sub>  | 0.5t <sub>cyc</sub> -5  |                         | 15  |     | 0.5t <sub>cyc</sub> -5  |                         | 21.14      |
| RAS プリチャージ時間*        | t <sub>RP</sub>   | 1.0t <sub>cyc</sub> -15 |                         | 45  |     | 1.0t <sub>cyc</sub> -15 |                         |            |
| CAS to RAS プリチャージ時間* | t <sub>CRP</sub>  | 1.0t <sub>cyc</sub> -15 |                         | 45  |     | 1.0t <sub>cyc</sub> -15 |                         |            |
| CAS パルス幅             | t <sub>CAS</sub>  | 1.0t <sub>cyc</sub> -18 |                         | 40  |     | 1.0t <sub>cyc</sub> -18 |                         |            |
| RAS アクセス時間*          | t <sub>RAC</sub>  |                         | 2.0t <sub>cyc</sub> -35 |     | 85  |                         | 2.0t <sub>cyc</sub> -35 |            |
| アドレスアクセス時間           | t <sub>AA</sub>   |                         | 1.5t <sub>cyc</sub> -40 |     | 55  |                         | 1.5t <sub>cyc</sub> -40 |            |
| CAS アクセス時間*          | t <sub>cac</sub>  |                         | 1.0t <sub>cyc</sub> -30 |     | 30  |                         | 1.0t <sub>cyc</sub> -30 |            |
| ライトデータセットアップ時間 3     | t <sub>wds3</sub> | 15                      |                         | 15  |     | 15                      |                         |            |
| CAS セットアップ時間*        | t <sub>CSR</sub>  | 0.5t <sub>cyc</sub> -15 |                         | 15  |     | 0.5t <sub>cyc</sub> -15 |                         |            |
| リードストローブ遅延時間         | t <sub>RSD</sub>  |                         | 25                      |     | 30  |                         | 25                      |            |

単位:ns

【注】 \* 18MHz 版使用時、下記の時間は以下に示すようにクロックサイクル時間に依存します。

$$\begin{split} t_{\text{RAH}} &= 0.5 \times t_{\text{cyc}} - 17 \quad (\text{ ns}) \quad t_{\text{CAC}} = 1.0 \times t_{\text{cyc}} - 33 \text{ (ns)} \\ t_{\text{RAC}} &= 2.0 \times t_{\text{cyc}} - 40 \quad (\text{ ns}) \quad t_{\text{CSR}} = 0.5 \times t_{\text{cyc}} - 17 \text{ (ns)} \\ t_{\text{RP}} &= t_{\text{CRP}} = 1.0 \times t_{\text{cyc}} - 18 \quad (\text{ ns}) \end{split}$$

#### 表 21.6 制御信号タイミング

条件 A:  $V_{cc} = 3.0 \sim 3.6 \text{V}$ 、  $AV_{cc} = 3.6 \sim 5.5 \text{V}$ 、  $V_{\text{REF}} = 3.0 \sim AV_{cc}$ 、  $V_{ss} = AV_{ss} = 0 \text{V}$ 、  $= 2 \sim 25 \text{MHz}$ 、

T<sub>a</sub> = -20~+75 暫定仕様

条件 B:  $V_{cc} = 5.0V \pm 10\%$ 、 $AV_{cc} = 5.0V \pm 10\%$ 、 $V_{REF} = 4.5V \sim AV_{cc}$ 、 $V_{ss} = AV_{ss} = 0V$ 、 = 2 ~ 18MHz、

 $T_a = -20 \sim +75$ 

条件 C:  $V_{cc} = 5.0V \pm 10\%$ 、 $AV_{cc} = 5.0V \pm 10\%$ 、 $V_{REF} = 4.5V \sim AV_{cc}$ 、 $V_{ss} = AV_{ss} = 0V$ 、  $= 2 \sim 25 MHz$ 、 $T_a = -20 \sim +75$ 

| 項目                                                                                      | 記号                | 条件  | # A | 条件  | - B | 条件  | # C | 単位               | 測定条件    |
|-----------------------------------------------------------------------------------------|-------------------|-----|-----|-----|-----|-----|-----|------------------|---------|
|                                                                                         |                   | min | max | min | max | min | max |                  |         |
| RES セットアップ時間                                                                            | t <sub>RESS</sub> | 200 |     | 200 |     | 200 |     | ns               | 図 21.15 |
| RES パルス幅                                                                                | t <sub>RESW</sub> | 20  |     | 20  |     | 20  |     | t <sub>cyc</sub> |         |
| モードプログラミングセット<br>アップ時間                                                                  | t <sub>MDS</sub>  | 200 |     | 200 |     | 200 |     | ns               |         |
| NMI セットアップ時間<br>(NMI、ĪRQ¸~ĪRQ。)                                                         | t <sub>NMIS</sub> | 150 |     | 150 |     | 150 |     | ns               | 図 21.16 |
| NMI ホールド時間<br>(NMI、ĪRQ。~ĪRQ。)                                                           | t <sub>nmih</sub> | 10  |     | 10  |     | 10  |     | ns               |         |
| 割込みパルス幅<br>(NMI、 $\overline{IRQ}_2 \sim \overline{IRQ}_0$ )<br>ソフトウェアスタンバイモード<br>からの復帰時 | t <sub>nmiw</sub> | 200 |     | 200 |     | 200 |     | ns               |         |
| リセット発振安定時間(水晶)                                                                          | t <sub>osc1</sub> | 20  |     | 20  |     | 20  |     | ms               | 図 21.18 |
| ソフトウェアスタンパイ発振安定<br>時間(水晶)                                                               | t <sub>osc2</sub> | 7   |     | 7   |     | 7   |     | ns               | 図 20.1  |

#### 表 21.7 内蔵周辺モジュールタイミング

条件 A:  $V_{cc} = 3.0 \sim 3.6 \text{V}$ 、 $AV_{cc} = 3.6 \sim 5.5 \text{V}$ 、 $V_{REF} = 3.0 \sim AV_{cc}$ 、 $V_{ss} = AV_{ss} = 0 \text{V}$ 、  $= 2 \sim 25 \text{MHz}$ 、

T<sub>a</sub> = -20~+75 暫定仕様

条件 B:  $V_{cc} = 5.0V \pm 10\%$ 、 $AV_{cc} = 5.0V \pm 10\%$ 、 $V_{REF} = 4.5V \sim AV_{cc}$ 、 $V_{ss} = AV_{ss} = 0V$ 、 = 2 ~ 18MHz、

 $T_a = -20 \sim +75$ 

条件 C:  $V_{cc} = 5.0V \pm 10\%$ 、 $AV_{cc} = 5.0V \pm 10\%$ 、 $V_{REF} = 4.5V \sim AV_{cc}$ 、 $V_{ss} = AV_{ss} = 0V$ 、 = 2 ~ 25MHz、

 $T_a = -20 \sim +75$ 

| モジュ  | 項 [                   | <b>=</b>        | 記号                 | 条件  | <del>‡</del> А | 条件  | <b>‡</b> В | 条件  | <b>‡</b> С | 単位                | 測定      |
|------|-----------------------|-----------------|--------------------|-----|----------------|-----|------------|-----|------------|-------------------|---------|
| ール   |                       |                 |                    | min | max            | min | max        | min | max        |                   | 条件      |
| DMAC | DREQ セットアッフ           | <sup>"</sup> 時間 | t <sub>DRQS</sub>  | 20  |                | 30  |            | 20  |            | ns                | 図 21.16 |
|      | DREQ ホールド時間           | l               | t <sub>DRQH</sub>  | 10  |                | 10  |            | 10  |            | ns                |         |
|      | TEND 遅延時間 1           |                 | t <sub>TED1</sub>  |     | 50             |     | 50         |     | 50         | ns                | 図 21.24 |
|      | TEND 遅延時間 2           |                 | t <sub>TED2</sub>  |     | 50             |     | 50         |     | 50         | ns                | 図 21.25 |
| ITU  | タイマ出力遅延時間             |                 | t <sub>TOCD</sub>  |     | 100            |     | 100        |     | 50         | ns                | 図 21.20 |
|      | タイマ入力セットア             | ップ時間            | t <sub>TICS</sub>  | 40  |                | 50  |            | 40  |            | ns                |         |
|      | タイマクロック入力<br>時間       | セットアップ          | t <sub>TCKS</sub>  | 40  |                | 50  |            | 40  |            | ns                | 図 21.21 |
|      | タイマクロックパ              | 単エッジ指定          | t <sub>тскwн</sub> | 1.5 |                | 1.5 |            | 1.5 |            | t <sub>cyc</sub>  |         |
|      | ルス幅                   | 両エッジ指定          | t <sub>TCKWL</sub> | 2.5 |                | 2.5 |            | 2.5 |            | t <sub>scyc</sub> |         |
| SCI  | 入力クロックサイ              | 調歩同期            | t <sub>scyc</sub>  | 4   |                | 4   |            | 4   |            | t <sub>cyc</sub>  | 図 21.22 |
|      | クル                    | クロック同期          |                    | 6   |                | 6   |            | 6   |            | t <sub>cyc</sub>  |         |
|      | 入力クロック立上が             | り時間             | t <sub>sckr</sub>  |     | 1.5            |     | 1.5        |     | 1.5        | t <sub>cyc</sub>  |         |
|      | 入力クロック立下が             | り時間             | t <sub>sckf</sub>  |     | 1.5            |     | 1.5        |     | 1.5        | t <sub>cyc</sub>  |         |
|      | 入力クロックパルス             | 幅               | t <sub>sckw</sub>  | 0.4 | 0.6            | 0.4 | 0.6        | 0.4 | 0.6        | t <sub>scyc</sub> |         |
|      | 送信データ遅延時間             |                 | t <sub>TXD</sub>   |     | 100            |     | 100        |     | 100        | ns                | 図 21.23 |
|      | 受信データセットア<br>(クロック同期) | ップ時間            | t <sub>RXS</sub>   | 100 |                | 100 |            | 100 |            | ns                |         |
|      | 受信データホール              | クロック入力          | t <sub>rxh</sub>   | 100 |                | 100 |            | 100 |            | ns                |         |
|      | ド時間<br>(クロック同期)       | クロック出力          |                    | 0   |                | 0   |            | 0   |            | ns                |         |
| ポート  | 出力データ遅延時間             |                 | t <sub>PWD</sub>   |     | 100            |     | 100        |     | 50         | ns                | 図 21.19 |
| TPC  | 入力データセットア             | ップ時間            | t <sub>PRS</sub>   | 50  |                | 50  |            | 50  |            | ns                |         |
|      | 入力データホールド             | 時間              | t <sub>PRH</sub>   | 50  |                | 50  |            | 50  |            | ns                |         |



図 21.3 出力負荷回路

#### 21.2.3 A/D 変換特性

A/D 変換特性を表 21.8 に示します。

#### 表 21.8 A/D 変換特性

条件 A:  $V_{cc} = 3.0 \sim 3.6 \text{V}$ 、 $AV_{cc} = 3.6 \sim 5.5 \text{V}$ 、 $V_{REF} = 3.0 \sim AV_{cc}$ 、 $V_{ss} = AV_{ss} = 0 \text{V}$ 、 $= 2 \sim 25 \text{MHz}$ 、

T<sub>a</sub> = -20~+75 暫定仕様

条件 B:  $V_{cc} = 5.0V \pm 10\%$ 、 $AV_{cc} = 5.0V \pm 10\%$ 、 $V_{REF} = 4.5V \sim AV_{cc}$ 、 $V_{ss} = AV_{ss} = 0V$ 、 = 2 ~ 18MHz、

 $T_a = -20 \sim +75$ 

条件 C:  $V_{cc} = 5.0V \pm 10\%$ 、 $AV_{cc} = 5.0V \pm 10\%$ 、 $V_{REF} = 4.5V \sim AV_{cc}$ 、 $V_{ss} = AV_{ss} = 0V$ 、 $= 2 \sim 25 MHz$ 、 $T = -20 \sim +75$ 

| I <sub>a</sub> 20 · 10 |     |      |                     |     |      |                  |     |      |                     |     |
|------------------------|-----|------|---------------------|-----|------|------------------|-----|------|---------------------|-----|
| 項目                     |     | 条件 A | ١                   |     | 条件 E | 3                |     | 条件 C | ;                   | 単位  |
|                        | min | typ  | max                 | min | typ  | max              | min | typ  | max                 |     |
| 分解能                    | 10  | 10   | 10                  | 10  | 10   | 10               | 10  | 10   | 10                  | ビット |
| 変換時間                   |     |      | 134t <sub>cyc</sub> |     |      | 7.5              |     |      | 134t <sub>cyc</sub> | μs  |
| アナログ入力容量               |     |      | 20                  |     |      | 20               |     |      | 20                  | pF  |
| 許容信号源インピーダンス           |     |      | 10 *3               |     |      | 10 *1            |     |      | 10 *1               | k   |
|                        |     |      | 5 * <sup>4</sup>    |     |      | 5 * <sup>2</sup> |     |      | 5 * <sup>2</sup>    |     |
| 非直線性誤差                 |     |      | ± 7.5               |     |      | ± 3.5            |     |      | ± 3.5               | LSB |
| オフセット誤差                |     |      | ± 7.5               |     |      | ± 3.5            |     |      | ± 3.5               | LSB |
| フルスケール誤差               |     |      | ± 7.5               |     |      | ± 3.5            |     |      | ± 3.5               | LSB |
| 量子化誤差                  |     |      | ± 0.5               |     |      | ± 0.5            |     |      | ± 0.5               | LSB |
| 絶対精度                   |     |      | ± 8.0               |     |      | ± 4.0            |     |      | ± 4.0               | LSB |

【注】 \*1 12MHz の場合です。

\*2 > 12MHz の場合です。

\*3 12MHz かつ AV<sub>cc</sub> = 4.0 ~ 5.5V の場合

\*4 > 12MHz の場合と AV<sub>cc</sub> = 3.3 ~ 4.0V の場合

## 21.2.4 D/A 変換特性

D/A 変換特性を表 21.9 に示します。

#### 表 21.9 D/A 变換特性

条件 A:  $V_{cc} = 3.0 \sim 3.6 \text{V}$ 、 $AV_{cc} = 3.6 \sim 5.5 \text{V}$ 、 $V_{REF} = 3.0 \sim AV_{cc}$ 、 $V_{ss} = AV_{ss} = 0 \text{V}$ 、 $= 2 \sim 25 \text{MHz}$ 、

 $T_a = -20 \sim +75$ 

条件 B:  $V_{cc} = 5.0V \pm 10\%$ 、 $AV_{cc} = 5.0V \pm 10\%$ 、 $V_{REF} = 4.5V \sim AV_{cc}$ 、 $V_{ss} = AV_{ss} = 0V$ 、 = 2 ~ 18MHz、

 $T_a = -20 \sim +75$ 

条件 C :  $V_{cc} = 5.0V \pm 10\%$ 、 $AV_{cc} = 5.0V \pm 10\%$ 、 $V_{REF} = 4.5V \sim AV_{cc}$ 、 $V_{ss} = AV_{ss} = 0V$ 、 = 2 ~ 25MHz、

 $T_a = -20 \sim +75$ 

| 項目   |     | 条件A   |       |     | 条件 B  |       |     | 条件C   |       | 単位  | 測定条件      |
|------|-----|-------|-------|-----|-------|-------|-----|-------|-------|-----|-----------|
|      | min | typ   | max   | min | typ   | max   | min | typ   | max   |     |           |
| 分解能  | 8   | 8     | 8     | 8   | 8     | 8     | 8   | 8     | 8     | ビット |           |
| 変換時間 |     |       | 10    |     |       | 10    |     |       | 10    | μs  | 負荷容量 20pF |
| 絶対精度 |     | ± 2.0 | ± 3.0 |     | ± 1.0 | ± 1.5 |     | ± 1.5 | ± 2.0 | LSB | 負荷抵抗 2M   |
|      |     |       | ± 2.0 |     |       | ± 1.0 |     |       | ± 1.5 | LSB | 負荷抵抗 4M   |

#### 21.2.5 フラッシュメモリ特性

表 21.10 フラッシュメモリ特性

条件 A:  $V_{cc}$  = 3.0 ~ 3.6V、 $AV_{cc}$  = 3.6 ~ 5.5V、 $V_{ss}$  =  $AV_{ss}$  = 0V

T<sub>a</sub>=0~+75 (書き込み/消去時の動作温度範囲)

条件 B:  $V_{cc}$  = 4.5 ~ 5.5V、 $AV_{cc}$  = 4.5 ~ 5.5V、 $V_{ss}$  =  $AV_{ss}$  = 0V

T<sub>a</sub>=0~+75 (書き込み/消去時の動作温度範囲)

|                                                  | 項目                                            | 記号               | 条   | 件 A、条件 | ⊧ B  | 単位         | 特記                   |
|--------------------------------------------------|-----------------------------------------------|------------------|-----|--------|------|------------|----------------------|
|                                                  |                                               |                  | min | typ    | max  |            |                      |
| 書き込み時間                                           |                                               | t <sub>p</sub>   | -   | 10     | 200  | ms/128 バイト |                      |
| 消去時間* <sup>1</sup> * <sup>3</sup> * <sup>5</sup> | 5                                             | t <sub>e</sub>   | -   | 100    | 1200 | ms/ブロック    |                      |
| 書き換え回数                                           |                                               | N <sub>wec</sub> | -   | -      | 100  |            |                      |
| 書き込み時                                            | SWE ビットセット後のウェイト時間* <sup>1</sup>              | tsswe            | 1   | 1      | -    | μs         |                      |
|                                                  | PSU ビットセット後のウェイト時間*¹                          | tspsu            | 50  | 50     | -    | μs         |                      |
|                                                  | P ビットセット後のウェイト時間* <sup>1</sup> * <sup>4</sup> | tsp30            | 28  | 30     | 32   | μs         | 書き込み<br>時間ウェ<br>イト   |
|                                                  |                                               | tsp200           | 198 | 200    | 202  | μs         | 書き込み<br>時間ウェ<br>イト   |
|                                                  |                                               | tsp10            | 8   | 10     | 12   | μs         | 追加書き<br>込み時間<br>ウェイト |
|                                                  | P ビットクリア後のウェイト時間*¹                            | tcp              | 5   | 5      | -    | μs         |                      |
|                                                  | PSU ビットクリア後のウェイト時間* <sup>1</sup>              | tcpsu            | 5   | 5      | -    | μs         |                      |
|                                                  | PV ビットセット後のウェイト時間*¹                           | tspv             | 4   | 4      | -    | μs         |                      |
|                                                  | H'FF ダミーライト後のウェイト時間* <sup>1</sup>             | tspvr            | 2   | 2      | -    | μs         |                      |
|                                                  | PV ビットクリア後のウェイト時間* <sup>1</sup>               | tcpv             | 2   | 2      | -    | μs         |                      |
|                                                  | SWE ビットクリア後のウェイト時間* <sup>1</sup>              | tcswe            | 100 | 100    | -    | μs         |                      |
|                                                  | 最大書き込み回数* <sup>1</sup> * <sup>4</sup>         | N                | 1   | -      | 1000 |            |                      |
| 消去時                                              | SWE ビットセット後のウェイト時間* <sup>1</sup>              | tsswe            | 1   | 1      | -    | μs         |                      |
|                                                  | ESU ビットセット後のウェイト時間*¹                          | tsesu            | 100 | 100    | -    | μs         |                      |
|                                                  | E ビットセット後のウェイト時間* <sup>1</sup> * <sup>5</sup> | tse              | 10  | 10     | 100  | ms         | 消去時間<br>ウェイト         |
|                                                  | E ビットクリア後のウェイト時間* <sup>1</sup>                | tce              | 10  | 10     | -    | μs         |                      |
|                                                  | ESU ビットクリア後のウェイト時間* <sup>1</sup>              | tcesu            | 10  | 10     | -    | μs         |                      |
|                                                  | EV ビットセット後のウェイト時間* <sup>1</sup>               | tsev             | 20  | 20     | -    | μs         |                      |
|                                                  | H'FF ダミーライト後のウェイト時間* <sup>1</sup>             | tsevr            | 2   | 2      | -    | μs         |                      |
|                                                  | EV ビットクリア後のウェイト時間* <sup>1</sup>               | tcev             | 4   | 4      | -    | μs         |                      |
|                                                  | SWE ビットクリア後のウェイト時間* <sup>1</sup>              | tcswe            | 100 | 100    | -    | μs         |                      |
|                                                  | 最大消去回数* <sup>1</sup> * <sup>5</sup>           | N                | 12  | -      | 120  | 回          |                      |

- 【注】 \*1 各時間の設定は、書き込み/消去のアルゴリズムに従い、行ってください。
  - \*2 128 バイト単位の書き込み時間(フラッシュメモリコントロールレジスタ(FLMCR1、FLMCR2)の P1 ビット、P2 ビットをセットしているトータル期間を示します。プログラムベリファイ時間は含まれません。)
  - \*3 1 ブロックを消去する時間 (FLMCR1 の E1 ビット、FLMCR2 の E2 ビットをセットしているトータル期間を示します。イレースベリファイ時間は含まれません。)

\*4 128 バイト書き込みアルゴリズムにおいて書き込み時間の最大値  $(t_p(max))$  を規定するために、最大書き込み回数 (N) の値は max 値 (1000) を設定してください。

また P ビットセット後のウェイト時間は、下記のように書き込み回数カウンタ (n) の回数によって切り替えてください。

書き込み回数カウンタ(n) 1~6回の場合 tsp30 = 30 μ s 書き込み回数カウンタ(n) 7~1000回の場合 tsp200 = 200 μ s [追加書き込み時]書き込み回数カウンタ(n) 1~6回の場合 tsp10 = 10 μ s

\*5 消去時間の最大値(tE(max))に対して、Eビットセット後のウェイト時間(tse)と最大消去回数(N)は以下の関係にあります。

tE(max) = E ビットセット後のウェイト時間 (tse) x 最大消去回数 (N) 消去時間の最大値を規定するために、tse および N の値は上記計算式を満たすように設定してください。

(例) tse = 100[ms]の場合、N = 12回

(例) tse = 10[ms]の場合、N = 120回

## 21.3 動作タイミング

動作タイミングを以下に示します。

#### 21.3.1 バスタイミング

バスタイミングを以下に示します。

- (1) 基本バスタイミング / 2 ステートアクセス 図 21.4 に外部 2 ステートアクセス時の動作タイミングを示します。
- (2) 基本バスタイミング / 3 ステートアクセス 図 21.5 に外部 3 ステートアクセス時の動作タイミングを示します。
- (3) 基本バスタイミング / 3 ステートアクセス 1 ウェイト 図 21.6 に外部 3 ステートアクセスで 1 ウェイトを挿入したときの動作タイミングを示します。



図 21.4 基本バスタイミング / 2 ステートアクセス



図 21.5 基本バスタイミング / 3 ステートアクセス



図 21.6 基本バスタイミング / 3 ステートアクセス 1 ウェイト

## 21.3.2 リフレッシュコントローラバスタイミング

リフレッシュコントローラのバスタイミングを以下に示します。

#### (1) DRAM バスタイミング

図 21.7~図 21.12 に DRAM バスタイミングを動作モード別に示します。

#### (2) PSRAM バスタイミング

図 21.13、図 21.14 に PSRAM バスタイミングを動作モード別に示します。



図 21.7 DRAM バスタイミング(リード / ライト時) / 3 ステートアクセス 2WE 方式



図 21.8 DRAM バスタイミング(リフレッシュサイクル時) / 3 ステートアクセス 2WE 方式



図 21.9 DRAM バスタイミング (セルフリフレッシュモード) 2WE 方式



図 21.10 DRAM バスタイミング(リード / ライト時) / 3 ステートアクセス 2CAS 方式



図 21.11 DRAM バスタイミング(リフレッシュサイクル時) / 3 ステートアクセス 2CAS 方式



図 21.12 DRAM バスタイミング(セルフリフレッシュモード) 2CAS 方式



図 21.13 PSRAM バスタイミング (リード / ライト時) /3 ステートアクセス



図 21.14 PSRAM バスタイミング (リフレッシュサイクル時) /3 ステートアクセス

## 21.3.3 制御信号タイミング

制御信号タイミングを以下に示します。

- (1) リセット入力タイミング 図 21.15 にリセット入力タイミングを示します。
- (2) 割込み入力タイミング図 21.16 に NMI、 IRQ、~ IRQ。 割込み入力タイミングを示します。
- (3) バスリリースモードタイミング図 21.17 にバスリリースモードタイミングを示します。



図 21.15 リセット入力タイミング



図 21.16 割込み入力タイミング



図 21.17 バスリリースモードタイミング

## 21.3.4 クロックタイミング

クロックタイミングを以下に示します。

#### (1) 発振安定時間タイミング

図 21.18 に発振安定時間タイミングを示します。



図 21.18 発振安定時間タイミング

## 21.3.5 TPC、I/O ポートタイミング

図 21.19 に TPC、I/O ポートの入出力タイミングを示します。



図 21.19 TPC、I/O ポート入出力タイミング

## 21.3.6 ITU タイミング

ITU の各タイミングを以下に示します。

- (1) ITU 入出力タイミング図 21.20 に ITU 入出力タイミングを示します。
- (2) ITU 外部クロック入力タイミング 図 21.21 に ITU 外部クロック入力タイミングを示します。



図 21.20 ITU 入出力タイミング



図 21.21 ITU 外部クロック入力タイミング

## 21.3.7 SCI 入出力タイミング

SCI の各タイミングを以下に示します。

- (1) SCI 入力クロックタイミング 図 21.22 に SCK 入力クロックタイミングを示します。
- (2) SCI 入出力タイミング (クロック同期式モード) 図 21.23 にクロック同期式モード時の SCI 入出力タイミングを示します。



図 21.22 SCK 入力クロックタイミング



図 21.23 クロック同期式モード時の SCI 入出力タイミング

### 21.3.8 DMAC タイミング

DMAC の各タイミングを以下に示します。

- (1) DMAC TEND 出力タイミング / 2 ステートアクセス DMAC TEND 出力タイミング / 2 ステートアクセスを図 21.24 に示します。
- (2) DMAC TEND 出力タイミング / 3 ステートアクセス DMAC TEND 出力タイミング / 3 ステートアクセスを図 21.25 に示します。
- (3) DMAC DREQ 入力タイミング DMAC DREQ 入力タイミングを図 21.26 に示します。



図 21.24 DMAC TEND 出力タイミング / 2 ステートアクセス



図 21.25 DMAC TEND 出力タイミング / 3 ステートアクセス



図 21.26 DMAC DREQ 入力タイミング

# 付録

# A. 命令

## A.1 命令一覧

## 《オペレーションの記号》

| 記号       | 内 容                                            |
|----------|------------------------------------------------|
| Rd       | デスティネーション側の汎用レジスタ                              |
| Rs       | ソース側の汎用レジスタ                                    |
| Rn       | 汎用レジスタ                                         |
| ERd      | デスティネーション側の汎用レジスタ                              |
|          | (アドレスレジスタまたは 32 ビットレジスタ)                       |
| ERs      | ソース側の汎用レジスタ ( アドレスレジスタまたは 32 ビットレジスタ )         |
| ERn      | 汎用レジスタ (32 ビットレジスタ )                           |
| (EAd)    | デスティネーションオペランド                                 |
| (EAs)    | ソースオペランド                                       |
| PC       | プログラムカウンタ                                      |
| SP       | スタックポインタ                                       |
| CCR      | コンディションコードレジスタ                                 |
| N        | CCR の N ( ネガティブ ) フラグ                          |
| Z        | CCR の Z (ゼロ) フラグ                               |
| V        | CCR の V (オーバフロー ) フラグ                          |
| С        | CCR の C (キャリ ) フラグ                             |
| disp     | ディスプレースメント                                     |
|          | 左辺のオペランドから右辺のオペランドへの転送、または左辺の状態から右辺の状態へ<br>の遷移 |
| +        | 両辺のオペランドを加算                                    |
| -        | 左辺のオペランドから右辺のオペランドを減算                          |
| ×        | 両辺のオペランドを乗算                                    |
| ÷        | 左辺のオペランドを右辺のオペランドで除算                           |
|          | 両辺のオペランドの論理積                                   |
|          | 両辺のオペランドの論理和                                   |
| $\oplus$ | 両辺のオペランドの排他的論理和                                |
| ~        | 反転論理(論理的補数)                                    |
| ( ) <>   | オペランドの内容                                       |

【注】 汎用レジスタは、8 ビット (R0H~R7H、R0L~R7L) または 16 ビット (R0~R7、E0~E7) です。

#### 《コンディションコードの記号》

| 記 号      | 内 容                        |
|----------|----------------------------|
| <b>‡</b> | 実行結果にしたがって変化することを表します。     |
| *        | 不確定であることを表します(値を保証しません)。   |
| 0        | 常に"0"にクリアされることを表します。       |
| 1        | 常に"1"にセットされることを表します。       |
| -        | 実行結果に影響を受けないことを表します。       |
|          | 条件によって異なります。注意事項を参照してください。 |

表 A.1 命令セット一覧

## (1) データ転送命令

|     | =-                        | サイ |     |    | F    | レッシンク     | アドレッシングモード/命令長(バイト) | ()<br>() | 77        |        | ハーバーバイヤ                                 | リルル | コンディションコード | w<br>V     |            |      | 実行ステート数*1     |
|-----|---------------------------|----|-----|----|------|-----------|---------------------|----------|-----------|--------|-----------------------------------------|-----|------------|------------|------------|------|---------------|
|     |                           | -K | XX# | Rn | @ERn | @(d, ERn) | @-ERn/@ERn+         | @aa      | @ (d, PC) | @ @ aa | \m\ \\ \\ \\ \\ \\ \\ \\ \\ \\ \\ \\ \\ | _   | z          | Z          | )<br> <br> | C /- | / <b>-</b> ሚ/ |
| MOV | MOV.B #xx:8, Rd           | В  | 7   |    |      |           |                     |          |           |        | #xx:8 Rd8                               |     |            | ++         | 0          |      | 2             |
|     | MOV.B Rs, Rd              | В  |     | 2  |      |           |                     |          |           |        | Rs8 Rd8                                 |     | <b>*</b>   | <b>+</b> + | 0          |      | 2             |
|     | MOV.B @ERs, Rd            | В  |     |    | 2    |           |                     |          |           |        | @ERs Rd8                                |     | <b>+</b>   | <b>+</b>   | 0          |      | 4             |
|     | MOV.B @(d:16, ERs), Rd    | В  |     |    |      | 4         |                     |          |           |        | @(d:16, ERs) Rd8                        |     | <b>+</b> + | <b>+</b> + | 0          |      | 9             |
|     | MOV.B @(d:24, ERs), Rd    | В  |     |    |      | 8         |                     |          |           |        | @(d:24, ERs) Rd8                        |     | <b>+</b> + | <b>+</b> + | 0          |      | 10            |
|     | MOV.B @ERs+, Rd           | В  |     |    |      |           | 2                   |          |           |        | @ERs Rd8, ERs32+1 ERs32                 |     | <b>+</b> + |            | 0          |      | 9             |
|     | MOV.B @aa:8, Rd           | В  |     |    |      |           |                     | 2        |           |        | @aa:8 Rd8                               |     | **         | **         | 0          |      | 4             |
|     | MOV.B @aa:16, Rd          | В  |     |    |      |           |                     | 4        |           |        | @aa:16 Rd8                              |     | <b>+</b>   | <b>+</b> + | 0          |      | 9             |
|     | MOV.B @aa:24, Rd          | В  |     |    |      |           |                     | 9        |           |        | @aa:24 Rd8                              |     | **         | <b>*</b>   | 0          |      | 80            |
|     | MOV.B Rs, @ERd            | В  |     |    | 2    |           |                     |          |           |        | Rs8 @ERd                                |     | <b>*</b>   | <b>+</b> + | 0          |      | 4             |
|     | MOV.B Rs, @(d:16, ERd)    | В  |     |    |      | 4         |                     |          |           |        | Rs8 @(d:16, ERd)                        |     | <b>+</b>   | <b>+</b>   | 0          |      | 9             |
|     | MOV.B Rs, @(d:24, ERd)    | В  |     |    |      | 8         |                     |          |           |        | Rs8 @(d:24, ERd)                        |     | <b>+</b>   | <b>+</b> + | 0          |      | 10            |
|     | MOV.B Rs, @-ERd           | В  |     |    |      |           | 2                   |          |           |        | ERd32-1 ERd32, Rs8 @ERd                 |     | <b>+</b>   | <b>+</b> + | 0          |      | 9             |
|     | MOV.B Rs, @aa:8           | В  |     |    |      |           |                     | 2        |           |        | Rs8 @aa:8                               |     | <b>+</b>   | <b>+</b>   | 0          |      | 4             |
|     | MOV.B Rs, @aa:16          | В  |     |    |      |           |                     | 4        |           |        | Rs8 @aa:16                              |     | <b>+</b>   | <b>+</b> + | 0          |      | 9             |
|     | MOV.B Rs, @aa:24          | В  |     |    |      |           |                     | 9        |           |        | Rs8 @aa:24                              |     | ++         | <b>+</b>   | 0          |      | 8             |
|     | MOV.W #xx:16, Rd          | W  | 4   |    |      |           |                     |          |           |        | #xx:16 Rd16                             |     | <b></b>    | <b>+</b>   | 0          |      | 4             |
|     | MOV.W Rs, Rd              | >  |     | 2  |      |           |                     |          |           |        | Rs16 Rd16                               |     | <b>+</b> + | <b>++</b>  | 0          |      | 2             |
|     | MOV.W @ERs, Rd            | Χ  |     |    | 2    |           |                     |          |           |        | @ERs Rd16                               |     | +          | <b>+</b>   | 0          |      | 4             |
|     | MOV.W @ (d:16, ERs), Rd W | >  |     |    |      | 4         |                     |          |           |        | @(d:16, ERs) Rd16                       |     | <b>+</b> + | <b>~</b>   | 0          |      | 9             |
|     | MOV.W @ (d:24, ERs), Rd W | >  |     |    |      | 8         |                     |          |           |        | @(d:24, ERs) Rd16                       |     | <b>+</b>   | <b>+</b> + | 0          |      | 10            |
|     | MOV.W @ERs+, Rd           | 8  |     |    |      |           | 2                   |          |           |        | @ERs Rd16, ERs32+2 @ERd32               |     | <b>+</b>   | <b>+</b> + | 0          |      | 9             |
|     | MOV.W @aa:16, Rd          | ≥  |     |    |      |           |                     | 4        |           |        | @aa:16 Rd16                             |     | **         | <b>~</b>   | 0          |      | 9             |
|     | MOV.W @aa:24, Rd          | 8  |     |    |      |           |                     | 9        |           |        | @aa:24 Rd16                             |     | <b></b>    | **         | 0          |      | 8             |

|        | =-                       | <b>⊅</b> ⁄ |     |   | F    | アッシング       | アドレッシングモード/命令長(バイト) | 長(八 | イト       |       |        | <b>、                                    </b> | Π̈.   | jř<br>7 | \mathcal{V}   | ۲<br>ب | <u>1</u> | コンディションコード 実行が数*1 |
|--------|--------------------------|------------|-----|---|------|-------------|---------------------|-----|----------|-------|--------|----------------------------------------------|-------|---------|---------------|--------|----------|-------------------|
|        |                          | <u>'</u> K | XX# | R | @ERn | 1 @(d, ERn) | @-ERn/@ERn+         | @aa | @(d, PC) | @ @aa |        | \n \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \       | _     | I       | N<br>N        | >      | ပ        | 1-31 7F 11" XX    |
| MOV    | MOV.W Rs, @ERd           | ≥          |     |   | 2    |             |                     |     |          |       | Rs16   | 6 @ERd                                       |       |         |               | 0      |          | 4                 |
|        | MOV.W Rs, @(d:16, ERd) W | ≥          |     |   |      | 4           |                     |     |          |       | Rs16   | 16 @(d:16, ERd)                              |       |         | **            | 0      |          | 9                 |
|        | MOV.W Rs, @(d:24, ERd)   | ≥          |     |   |      | 8           |                     |     |          |       | Rs1    | Rs16 @(d:24, ERd)                            |       |         | **            | 0      |          | 10                |
|        | MOV.W Rs, @-ERd          | ≥          |     |   |      |             | 2                   |     |          |       | ER     | ERd32-2 ERd32, Rs16 @ERd                     | Rd    | -       | **            | 0      |          | 9                 |
|        | MOV.W Rs, @aa:16         | ≥          |     |   |      |             |                     | 4   |          |       | Rs16   | 6 @aa:16                                     |       |         |               | 0      |          | 9                 |
|        | MOV.W Rs, @aa:24         | ≥          |     |   |      |             |                     | 9   |          |       | Rs1    | Rs16 @aa:24                                  |       | -       | **            | 0      |          | 8                 |
|        | MOV.L #xx:32, Rd         | _          | 9   |   |      |             |                     |     |          |       | XX#    | #xx:32 Rd32                                  |       | -       |               | 0      |          | 9                 |
|        | MOV.L ERS, ERd           | _          |     | 7 |      |             |                     |     |          |       | ER     | ERs32 ERd32                                  |       | -       | **            | 0      |          | 2                 |
|        | MOV.L @ERS, ERd          | _          |     |   | 4    |             |                     |     |          |       | @<br>E | @ERs ERd32                                   |       | -       |               | 0      |          | 8                 |
|        | MOV.L @(d:16, ERs), ERd  | 7          |     |   |      | 9           |                     |     |          |       | )@<br> | @(d:16, ERs) ERd32                           |       | -       | <b>+</b>      | 0      |          | 10                |
|        | MOV.L @(d:24, ERs), ERd  | _          |     |   |      | 10          |                     |     |          |       | (E)    | @(d:24, ERs) ERd32                           |       | -       | **            | 0      |          | 14                |
|        | MOV.L @ERs+, ERd         | _          |     |   |      |             | 4                   |     |          |       | @<br>E | @ERs ERd32, ERs32+4 EI                       | ERs32 |         |               | 0      |          | 10                |
|        | MOV.L @aa:16, ERd        | ٦          |     |   |      |             |                     | 9   |          |       | @a     | @aa:16 ERd32                                 |       |         | <b>+</b>      | 0      |          | 10                |
|        | MOV.L @aa:24, ERd        | Г          |     |   |      |             |                     | 8   |          |       | @a     | @aa:24 ERd32                                 |       | _       | <b>+</b>      | 0      |          | 12                |
|        | MOV.L ERS, @ERd          | _          |     |   | 4    |             |                     |     |          |       | ER     | ERs32 @ERd                                   |       |         | **            | 0      |          | 8                 |
|        | MOV.L ERs, @(d:16, ERd)  | _          |     |   |      | 9           |                     |     |          |       | ER     | ERs32 @(d:16, ERd)                           |       | -       | <b>↔</b>      | 0      |          | 10                |
|        | MOV.L ERS, @(d:24, ERd)  | _          |     |   |      | 10          |                     |     |          |       | ER     | ERs32 @(d:24, ERd)                           |       |         | #             | 0      |          | 14                |
|        | MOV.L ERS, @-ERd         | _          |     |   |      |             | 4                   |     |          |       | ER     | ERd32-4 ERd32, ERs32 @                       | @ERd  |         | <b>↔</b>      | 0      |          | 10                |
|        | MOV.L ERs, @aa:16        | _          |     |   |      |             |                     | 9   |          |       | ER     | ERs32 @aa:16                                 |       |         | <b>↔</b>      | 0      |          | 10                |
|        | MOV.L ERs, @aa:24        | _          |     |   |      |             |                     | 8   |          |       | ER     | ERs32 @aa:24                                 |       |         | <b>↔</b>      | 0      |          | 12                |
| POP    | POP.W Rn                 | 8          |     |   |      |             |                     |     |          |       | 2 @S   | @SP Rn16, SP+2 SP                            |       | -       | #             | 0      |          | 9                 |
|        | POP.L ERn                | _          |     |   |      |             |                     |     |          |       | 4 @SP  | P ERn32, SP+4 SP                             |       |         | <b>↔</b>      | 0      |          | 10                |
| PUSH   | PUSH.W Rn                | >          |     |   |      |             |                     |     |          |       | 2 SP-2 | .2 SP, Rn16 @SP                              |       | -       | <b>++</b>     | 0      |          | 9                 |
|        | PUSH.L ERn               | _          |     |   |      |             |                     |     |          |       | 4 SP-4 | 4 SP, ERn32 @SP                              |       |         | <del>**</del> | 0      |          | 10                |
| MOVFPE | MOVFPE @aa:16, Rd        | В          |     |   |      |             |                     | 4   |          |       | ₩      | 本LSIでは使用できません                                |       |         |               |        |          |                   |
| MOVTPE | MOVTPE MOVTPE Rs, @aa:16 | М          |     |   |      |             |                     | 4   |          |       | ₩      | 本LSIでは使用できません                                |       |         |               |        |          |                   |

## (2) 算術演算命令

|      | - H - ". A        | サ/  |     |   | Į.   | ・アッツン       | アドレッシングモード/命令長 (バイト) | /命令長                         | 1         | 1F) |      | \\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\ | J<br>V   | ĵ⊦<br>H      | w<br>m | ',       | Ī          | <u>*</u> | コンディションコード 実行环数 *1 |
|------|-------------------|-----|-----|---|------|-------------|----------------------|------------------------------|-----------|-----|------|----------------------------------------|----------|--------------|--------|----------|------------|----------|--------------------|
|      |                   | -ĬY | #xx | R | @ERn | n @(d, ERn) | -                    | @-ERn/@ERn+   @aa   @(d, PC) | @aa       |     | @@aa | \n \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ |          | Z<br>H       |        | Z        | ^          | C /-:    | 1-21 PF 11 YXF     |
| ADD  | ADD.B #xx:8, Rd   | В   | 2   |   |      |             |                      |                              |           |     |      | Rd8+#xx:8 Rd8                          |          | <b>+</b>     | -      |          | <b>→</b>   |          | 2                  |
|      | ADD.B Rs, Rd      | В   |     | 2 |      |             |                      |                              |           |     |      | Rd8+Rs8 Rd8                            |          | <b>→</b>     |        |          | <b>→</b>   | <b>+</b> | 2                  |
|      | ADD.W #xx:16, Rd  | ≥   | 4   |   |      |             |                      |                              |           |     |      | Rd16+#xx:16 Rd16                       |          | <del>-</del> | _      |          |            | _        | 4                  |
|      | ADD.W Rs, Rd      | ≥   |     | 2 |      |             |                      |                              |           |     |      | Rd16+Rs16 Rd16                         |          | -            |        |          | <b>-</b> - |          | 2                  |
|      | ADD.L #xx:32, ERd | _   | 9   |   |      |             |                      |                              |           |     |      | ERd32+#xx:32 ERd32                     | _::<br>  | 2) (         |        |          | <b>-</b> - | _        | 9                  |
|      | ADD.L ERs, ERd    | _   |     | 7 |      |             |                      |                              |           |     |      | ERd32+ERs32 ERd32                      |          | 2)           | **     |          | <b>→</b>   |          | 2                  |
| ADDX | ADDX.B #xx:8, Rd  | Ф   | 2   |   |      |             |                      |                              |           |     |      | Rd8+#xx:8+C Rd8                        |          | <b>→</b>     | 0      | 3)       | <b>→</b>   |          | 2                  |
|      | ADDX.B Rs, Rd     | В   |     | 2 |      |             |                      |                              |           |     |      | Rd8+Rs8+C Rd8                          |          | <b>→</b>     | (3     | 3)       | <b>→</b>   | <b>+</b> | 2                  |
| ADDS | ADDS.L #1, ERd    | _   |     | 7 |      |             |                      |                              |           |     |      | ERd32+1 ERd32                          |          |              |        |          |            |          | 2                  |
|      | ADDS.L #2, ERd    | _   |     | 7 |      |             |                      |                              |           |     |      | ERd32+2 ERd32                          |          |              |        |          |            |          | 2                  |
|      | ADDS.L #4, ERd    | _   |     | 7 |      |             |                      |                              |           |     |      | ERd32+4 ERd32                          |          |              |        |          |            |          | 2                  |
| NC   | INC.B Rd          | ш   |     | 7 |      |             |                      |                              |           |     |      | Rd8+1 Rd8                              |          | -            |        |          | -          |          | 2                  |
|      | INC.W #1, Rd      | 8   |     | 2 |      |             |                      |                              |           |     |      | Rd16+1 Rd16                            |          | _            | #      | _        | <b>+</b>   |          | 2                  |
|      | INC.W #2, Rd      | ≥   |     | 2 |      |             |                      |                              |           |     |      | Rd16+2 Rd16                            |          |              |        |          | *          |          | 2                  |
|      | INC.L #1, ERd     | _   |     | 2 |      |             |                      |                              |           |     |      | ERd32+1 ERd32                          |          |              |        |          | -          |          | 2                  |
|      | INC.L #2, ERd     | _   |     | 7 |      |             |                      |                              |           |     |      | ERd32+2 ERd32                          |          | _            |        |          | <b>+</b> + |          | 2                  |
| DAA  | DAA Rd            | В   |     | 7 |      |             |                      |                              |           |     |      | Rd8 10進補正 Rd8                          |          | *            | _      |          | *          |          | 2                  |
| SUB  | SUB.B Rs, Rd      | Ф   |     | 7 |      |             |                      |                              |           |     |      | Rd8-Rs8 Rd8                            |          | <b>→</b>     | _      |          | <b>→</b>   | _        | 2                  |
|      | SUB.W #xx:16, Rd  | 8   | 4   |   |      |             |                      |                              |           |     |      | Rd16-#xx:16 Rd16                       |          | 1)           | _      | _        | <b>+</b>   | _        | 4                  |
|      | SUB.W Rs, Rd      | ≥   |     | 2 |      |             |                      |                              |           |     |      | Rd16-Rs16 Rd16                         | ٠        | 7            | _      |          | ↔          | _        | 2                  |
|      | SUB.L #xx:32, ERd | _   | 9   |   |      |             |                      |                              |           |     |      | ERd32-#xx:32 ERd32                     | <u> </u> | (2)          |        |          | <b>↔</b>   |          | 9                  |
|      | SUB.L ERs, ERd    | _   |     | 7 |      |             |                      |                              |           |     |      | ERd32-ERs32 ERd32                      |          | 2)           |        |          | <b>··</b>  | _        | 2                  |
| SUBX | SUBX.B #xx:8,Rd   | В   | 2   |   |      |             |                      |                              |           |     |      | Rd8-#xx:8-C Rd8                        |          | <b>↔</b>     | 3      | (3)      | <b>→</b>   | _        | 2                  |
|      | SUBX.B Rs, Rd     | В   |     | 7 |      |             |                      |                              | $\exists$ |     |      | Rd8-Rs8-C Rd8                          |          | ++           | (3)    | <u>~</u> | <b>-</b> - | _        | 2                  |

|       |                  | <b>⊅</b> ⁄ |     |    | F    | アッツン        | アドレッシングモード/命令長(バイト)         | ()    | デ      |          |        | \ \ \ \ \ \ \ \ \ \ \ \                     | П | Ĭ.<br>  1,<br>  1, | \<br>\<br>\<br>\ | '             | <u>1</u>   | コンディションコード 実行ステート数 *1 | ************************************** |
|-------|------------------|------------|-----|----|------|-------------|-----------------------------|-------|--------|----------|--------|---------------------------------------------|---|--------------------|------------------|---------------|------------|-----------------------|----------------------------------------|
| -     |                  | ٦.         | xx# | Rn | @ERn | η @(d, ERn) | 1) @-ERn/@ERn+ @aa @(d, PC) | + @аа | @(d, F | -        | @ @ aa | 7.7.7                                       | _ | H N Z V C          | Z                | >             | ပ          | 1-31 PF 11" XA        | 17. 7A.F                               |
| SUBS  | SUBS.L #1, ERd   | _          |     | 7  |      |             |                             |       |        |          |        | ERd32-1 ERd32                               |   |                    |                  |               |            | 2                     |                                        |
|       | SUBS.L #2, ERd   | L          |     | 2  |      |             |                             |       |        |          |        | ERd32-2 ERd32                               |   |                    |                  |               |            | 2                     |                                        |
|       | SUBS.L #4, ERd   | ٦          |     | 2  |      |             |                             |       |        |          |        | ERd32-4 ERd32                               |   | H                  |                  |               |            | 2                     |                                        |
| DEC   | DEC.B Rd         | В          |     | 7  |      |             |                             |       |        |          |        | Rd8-1 Rd8                                   |   | **                 | **               | **            |            | 2                     |                                        |
|       | DEC.W #1, Rd     | 8          |     | 7  |      |             |                             |       |        |          |        | Rd16-1 Rd16                                 |   | **                 | **               | **            |            | 2                     |                                        |
|       | DEC.W #2, Rd     | 8          |     | 2  |      |             |                             |       |        |          |        | Rd16-2 Rd16                                 |   | **                 | **               | **            |            | 2                     |                                        |
|       | DEC.L #1, ERd    | ٦          |     | 7  |      |             |                             |       |        |          |        | ERd32-1 ERd32                               |   | **                 | **               |               |            | 2                     |                                        |
|       | DEC.L #2, ERd    | ٦          |     | 2  |      |             |                             |       |        |          |        | ERd32-2 ERd32                               |   | **                 |                  | <b>*</b>      |            | 2                     |                                        |
| DAS   | DAS Rd           | В          |     | 2  |      |             |                             |       |        |          |        | Rd8 10進補正 Rd8                               |   | *                  | <b>↔</b>         | *             |            | 2                     |                                        |
| MULXU | MULXU.B Rs, Rd   | В          |     | 2  |      |             |                             |       |        | $\vdash$ |        | Rd8×Rs8 Rd16(符号なし乗算)                        |   | Н                  |                  | Щ             |            | 14                    |                                        |
|       | MULXU.W Rs, ERd  | W          |     | 2  |      |             |                             |       |        |          |        | Rd16×Rs16 ERd32(符号なし乗算)                     |   |                    |                  |               |            | 22                    |                                        |
| MULXS | MULXS.B Rs, Rd   | В          |     | 4  |      |             |                             |       |        |          |        | Rd8×Rs8 Rd16(符号付乗算)                         |   | <b>+</b>           | <b>↔</b>         |               |            | 16                    |                                        |
|       | MULXS.W Rs, ERd  | W          |     | 4  |      |             |                             |       |        |          |        | Rd16 x Rs16 ERd32 (符号付乗算)                   |   | **                 | **               |               |            | 24                    |                                        |
| DIVXU | DIVXU.B Rs, Rd   | В          |     | 7  |      |             |                             |       |        |          |        | Rd16÷Rs8 Rd16 (RdH:余り, RdL:商)               |   | 9)                 | (6)(7)           |               |            | 14                    |                                        |
|       |                  |            |     |    |      |             |                             |       |        |          |        | (符号なし除算)                                    |   |                    |                  |               |            |                       |                                        |
|       | DIVXU.W Rs, ERd  | ≷          |     | 7  |      |             |                             |       |        |          |        | ERd32÷Rs16 ERd32(Ed:余1), Rd:商)              |   | 9)                 | (6)(7)           | $\overline{}$ |            | 22                    |                                        |
|       |                  |            |     |    |      |             |                             |       |        | -        |        | (符号なし除算)                                    |   | -                  | _                |               |            |                       |                                        |
| DIVXS | DIVXS.B Rs, Rd   | В          |     | 4  |      |             |                             |       |        |          |        | Rd16÷Rs8 Rd16 (RdH:余リ, RdL:商)               |   | 8)                 | (8)X7)           | $\overline{}$ |            | 16                    |                                        |
|       |                  |            |     |    |      |             |                             |       |        |          |        | (符号付除算)                                     |   |                    |                  |               |            |                       |                                        |
|       | DIVXS.W Rs, ERd  | ≥          |     | 4  |      |             |                             |       |        |          |        | ERd32;Rs16 ERd32(Ed:余 <sup>1</sup> J, Rd:商) |   | 8)                 | (8)(7)           | $\overline{}$ |            | 24                    |                                        |
|       |                  |            |     |    |      |             |                             |       |        | -        |        | (符号付除算)                                     |   | -                  |                  |               |            |                       |                                        |
| CMP   | CMP.B #xx:8, Rd  | В          | 7   |    |      |             |                             |       |        |          |        | Rd8-#xx:8                                   |   | <b>↔</b>           | **               | <b>+</b> +    | <b>+</b> + | 2                     |                                        |
|       | CMP.B Rs, Rd     | В          |     | 2  |      |             |                             |       |        |          |        | Rd8-Rs8                                     |   | <b>↔</b>           | **               | <b>+</b>      | ++         | 2                     |                                        |
|       | CMP.W #xx:16, Rd | ≥          | 4   |    |      |             |                             |       |        |          |        | Rd16-#xx:16                                 |   | 7                  | <b>↔</b>         | *             |            | 4                     |                                        |
|       | CMP.W Rs, Rd     | ≥          |     | 2  |      |             |                             |       |        |          |        | Rd16-Rs16                                   |   | (1)                | <b>↔</b>         | <b>+</b> +    | <b></b>    | 2                     |                                        |

|      | 4"-#              | サイ |        |   | ٦<br>آ | レッシング     | アドレッシングモード/命令長(バイト)                                     | ( // ≥ | 7 F      |        | \\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\  | コンディション     | П          | コンディションコード 実行ステー 数 *1                                         |
|------|-------------------|----|--------|---|--------|-----------|---------------------------------------------------------|--------|----------|--------|-----------------------------------------|-------------|------------|---------------------------------------------------------------|
|      |                   | -ΐ | ×<br># | R | @ERn   | @(d, ERn) | Å #xx Rn @ERn @(d, ERn) @-ERn/@ERn+ @aa @(d, PC)   @@aa | @aa    | @(d, PC) | @ @ aa | 7 7 7 7 7 7 7 7 7 7 7 7 7 7 7 7 7 7 7 7 | Z<br>N<br>H | >          | $H \mid N \mid Z \mid V \mid C \mid J-31 \mid PF N' \times F$ |
| CMP  | CMP.L #xx:32, ERd | _  | 9      |   |        |           |                                                         |        |          |        | ERd32-#xx:32                            | (2) ‡ ‡     | <b>+</b>   | 4                                                             |
|      | CMP.L ERs, ERd    | _  |        | 7 |        |           |                                                         |        |          |        | ERd32-ERs32                             | (2) ‡ ‡     | **         | 2                                                             |
| NEG  | NEG.B Rd          | a  |        | 2 |        |           |                                                         |        |          |        | 0-Rd8 Rd8                               | <b>↔</b>    | **         | 7                                                             |
|      | NEG.W Rd          | ≥  |        | 7 |        |           |                                                         |        |          |        | 0-Rd16 Rd16                             | <b>↔</b>    | <b>+</b> + | 2                                                             |
|      | NEG.L ERd         | _  |        | 7 |        |           |                                                         |        |          |        | 0-ERd32 ERd32                           | ++<br>++    | **         | 2                                                             |
| EXTU | EXTU.W Rd         | ≥  |        | 7 |        |           |                                                         |        |          |        | 0 (<ピット15~8> of Rd16)                   | 0           | 0          | 2                                                             |
|      | EXTU.L ERd        | _  |        | 7 |        |           |                                                         |        |          |        | 0 (<ピット31 ~ 16> of ERd32)               | 0           | 0          | 2                                                             |
|      | EXTS.W Rd         | ≥  |        | 7 |        |           |                                                         |        |          |        | (<ピット7> of Rd16)                        | **          | 0          | 2                                                             |
| EXTS |                   |    |        |   |        |           |                                                         |        |          |        | (<ビット 15~8> of Rd16)                    |             |            |                                                               |
|      | EXTS.L ERd        | _  |        | 7 |        |           |                                                         |        |          |        | (<ピット15> of ERd32)                      | <b>↔</b>    | 0          | 2                                                             |
|      |                   |    |        |   |        |           |                                                         |        |          |        | (<ビット31~16> of ERd32)                   |             |            |                                                               |

## (3) 論理演算命令

| <b>⊅</b> ⁄ |     |   | ア<br>ト<br>フ | /ッシング:    | アドレッシングモード/命令長(バイト)                     | ( \î'\ | 1 F) |        | \\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\ | ロンド | <br>√      | 7            | <u>ب</u><br>ا ا | コンディションコード 実行ステート数 *1 | *数 *1   |
|------------|-----|---|-------------|-----------|-----------------------------------------|--------|------|--------|----------------------------------------|-----|------------|--------------|-----------------|-----------------------|---------|
| -î~        | XX# | R | @ERn        | @(d, ERn) | @ERn @(d, ERn) @-ERn/@ERn+ @aa @(d, PC) | @aa    |      | @ @ aa | /m //                                  | _   | z          | Z            | )<br>>          | 1-311 115-1           | 11. YZh |
| В          | 2   |   |             |           |                                         |        |      |        | Rd8 #xx:8 Rd8                          |     | <b>+</b>   | <b>+</b>     | 0               | 2                     |         |
|            |     | 2 |             |           |                                         |        |      |        | Rd8 Rs8 Rd8                            |     | <b>*</b>   | <b>→</b>     | 0               | 2                     |         |
|            | 4   |   |             |           |                                         |        |      |        | Rd16 #xx:16 Rd16                       |     | <b>*</b>   |              | 0               | 4                     |         |
|            |     | 7 |             |           |                                         |        |      |        | Rd16 Rs16 Rd16                         |     |            |              | 0               | 2                     |         |
|            | 9   |   |             |           |                                         |        |      |        | ERd32 #xx:32 ERd32                     |     |            |              | 0               | 9                     |         |
|            |     | 4 |             |           |                                         |        |      |        | ERd32 ERs32 ERd32                      |     |            |              | 0               | 4                     |         |
|            | 2   |   |             |           |                                         |        |      |        | Rd8 #xx:8 Rd8                          |     |            | <b>→</b>     | 0               | 2                     |         |
|            |     | 7 |             |           |                                         |        |      |        | Rd8 Rs8 Rd8                            |     |            | <b>→</b>     | 0               | 2                     |         |
|            | 4   |   |             |           |                                         |        |      |        | Rd16 #xx:16 Rd16                       |     | **         | **           | 0               | 4                     |         |
|            |     | 7 |             |           |                                         |        |      |        | Rd16 Rs16 Rd16                         |     | <b>+</b>   | -            | 0               | 2                     |         |
|            | 9   |   |             |           |                                         |        |      |        | ERd32 #xx:32 ERd32                     |     | <b>+</b>   | <b>+</b>     | 0               | 9                     |         |
|            |     | 4 |             |           |                                         |        |      |        | ERd32 ERs32 ERd32                      |     | <b>+</b>   | <b>→</b>     | 0               | 4                     |         |
|            | 2   |   |             |           |                                         |        |      |        | Rd8⊕ #xx:8 Rd8                         |     | **         | <b>→</b>     | 0               | 2                     |         |
|            |     | 7 |             |           |                                         |        |      |        | Rd8⊕ Rs8 Rd8                           |     | **         | ↔            | 0               | 2                     |         |
|            | 4   |   |             |           |                                         |        |      |        | Rd16⊕ #xx:16 Rd16                      |     | <b>+</b>   | <b>→</b>     | 0               | 4                     |         |
|            |     | 7 |             |           |                                         |        |      |        | Rd16⊕ Rs16 Rd16                        |     | <b></b>    |              | 0               | 2                     |         |
|            | 9   |   |             |           |                                         |        |      |        | ERd32⊕ #xx:32 ERd32                    |     | <b>+</b> + | <b>→</b>     | 0               | 9                     |         |
|            |     | 4 |             |           |                                         |        |      |        | ERd32⊕ ERs32 ERd32                     |     | ++         | <b>→</b>     | 0               | 4                     |         |
|            |     | 7 |             |           |                                         |        |      |        | ~ Rd8 Rd8                              |     | ++         | <b>→</b>     | 0               | 2                     |         |
|            |     | 2 |             |           |                                         |        |      |        | ~ Rd16 Rd16                            |     | ++         | <b>→</b>     | 0               | 2                     |         |
|            |     | 2 |             |           |                                         |        |      |        | ~ Rd32 Rd32                            |     | ++         | <del>+</del> | 0               | 2                     |         |

#### (4) シフト命令



## (5) ビット操作命令

| H I : 1           | ·/·          |     | <u>را</u> | ^ エフシツソク       | アドレッシングモード/郃令長(バイト) | <u>`</u> | 7 F.)         |    | ;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;; | L<br>L | ・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ | ゴーロ        | コンディションコード   実行乃-ト数 *1 |
|-------------------|--------------|-----|-----------|----------------|---------------------|----------|---------------|----|----------------------------------------|--------|-----------------------------------------|------------|------------------------|
|                   | - <b>`</b> K | #xx | Rn @      | @ERn @(d, ERn) | @-ERn/@ERn+         | @aa      | @(d, PC) @@aa | ga | ノロハームンマ                                | _      | N<br>H                                  | Z V C      | 1-311 71:11 115-1      |
| BSET #xx:3, Rd    | В            |     | 2         |                |                     |          |               |    | (#xx:3 of Rd8) 1                       |        |                                         |            | 2                      |
| BSET #xx:3, @ERd  | В            |     | 2         | 4              |                     |          |               |    | (#xx:3 of @ERd) 1                      |        |                                         |            | 8                      |
| BSET #xx:3, @aa:8 | В            |     |           |                |                     | 4        |               |    | (#xx:3 of @aa:8) 1                     |        |                                         |            | 80                     |
| BSET Rn, Rd       | В            |     | 2         |                |                     |          |               |    | (Rn8 of Rd8) 1                         |        |                                         |            | 2                      |
| BSET Rn, @ERd     | В            |     | _         | 4              |                     |          |               |    | (Rn8 of @ERd) 1                        |        |                                         |            | 80                     |
| BSET Rn, @aa:8    | В            |     |           |                |                     | 4        |               |    | (Rn8 of @aa:8) 1                       |        |                                         |            | 80                     |
| BCLR #xx:3, Rd    | В            |     | 2         |                |                     |          |               |    | (#xx:3 of Rd8) 0                       |        |                                         |            | 2                      |
| BCLR #xx:3, @ERd  | В            |     | "         | 4              |                     |          |               |    | (#xx:3 of @ERd) 0                      |        |                                         |            | 80                     |
| BCLR #xx:3, @aa:8 | В            |     |           |                |                     | 4        |               |    | (#xx:3 of @aa:8) 0                     |        |                                         |            | 80                     |
| BCLR Rn, Rd       | В            |     | 2         |                |                     |          |               |    | (Rn8 of Rd8) 0                         |        |                                         |            | 2                      |
| BCLR Rn, @ERd     | В            |     | 7         | 4              |                     |          |               |    | (Rn8 of @ERd) 0                        |        |                                         |            | 80                     |
| BCLR Rn, @aa:8    | В            |     |           |                |                     | 4        |               |    | (Rn8 of @aa:8) 0                       |        |                                         |            | 80                     |
| BNOT #xx:3, Rd    | В            | Ė   | 2         |                |                     |          |               |    | (#xx:3 of Rd8) ~ (#xx:3 of Rd8)        |        |                                         |            | 2                      |
| BNOT #xx:3, @ERd  | В            |     | 7         | 4              |                     |          |               |    | (#xx:3 of @ERd) ~ (#xx:3 of @ERd)      |        |                                         |            | 8                      |
| BNOT #xx:3, @aa:8 | В            |     |           |                |                     | 4        |               |    | (#xx:3 of @aa:8) ~ (#xx:3 of @aa:8)    |        |                                         |            | 8                      |
| BNOT Rn, Rd       | В            |     | 2         |                |                     |          |               |    | (Rn8 of Rd8) ~ (Rn8 of Rd8)            |        |                                         |            | 2                      |
| BNOT Rn, @ERd     | В            |     | 7         | 4              |                     |          |               |    | (Rn8 of @ERd) ~ (Rn8 of @ERd)          |        |                                         |            | 80                     |
| BNOT Rn, @aa:8    | В            |     |           |                |                     | 4        |               |    | (Rn8 of @aa:8) ~ (Rn8 of @aa:8)        |        |                                         |            | 80                     |
| BTST #xx:3, Rd    | В            |     | 2         |                |                     |          |               |    | ~ (#xx:3 of Rd8) Z                     |        | **                                      |            | 2                      |
| BTST #xx:3, @ERd  | В            |     | 7         | 4              |                     |          |               |    | ~ (#xx:3 of @ERd) Z                    |        | <b>+</b>                                |            | 9                      |
| BTST #xx:3, @aa:8 | В            |     |           |                |                     | 4        |               |    | ~ (#xx:3 of @aa:8) Z                   |        | **                                      |            | 9                      |
| BTST Rn, Rd       | В            |     | 2         |                |                     |          |               |    | ~ (Rn8 of @Rd8) Z                      |        | **                                      |            | 2                      |
| BTST Rn, @ERd     | В            |     | 7         | 4              |                     |          |               |    | ~ (Rn8 of @ERd) Z                      |        | +                                       |            | 9                      |
| BTST Rn, @aa:8    | В            |     |           |                |                     | 4        |               |    | ~ (Rn8 of @aa:8) Z                     |        | <b>+</b>                                |            | 9                      |
| BLD #xx:3, Rd     | В            |     | 2         |                |                     |          |               |    | (#xx:3 of Rd8) C                       |        |                                         | <b>+</b> + | 2                      |
| BLD #xx:3, @ERd   | В            |     | 7         | 4              |                     |          |               |    | (#xx:3 of @ERd) C                      |        |                                         |            | 9                      |
| BLD #xx:3, @aa:8  | В            |     |           |                |                     | 4        |               |    | (#xx:3 of @aa:8) C                     |        |                                         | <b>+</b>   | 9                      |
| BILD #xx:3, Rd    | В            |     | 2         |                |                     |          |               |    | ~ (#xx:3 of Rd8) C                     |        |                                         | <b>+</b>   | 2                      |
| BILD #xx:3, @ERd  | В            |     | 7         | 4              |                     |          |               |    | ~ (#xx:3 of @ERd) C                    |        |                                         | <b>+</b>   | 9                      |
| BILD #xx:3. @aa:8 | В            |     |           |                |                     | 4        |               |    | ~ (#xx:3 of @aa:8) C                   |        |                                         | +          | 9                      |

|       | =-                 | <b>⊅</b> ⁄ |    | ٦<br>٦ | <b>・シシング</b> | アドレッシングモード/命令長(バイト | Ĭ, ) ₹ | 7        |        |   | 、n :   * * * * * * * * * * * * * * * * * * | ц<br>У | アイン    | ш<br>У | Ī     | ₩<br>₩ | コンディションコード 実行环数 *1 |
|-------|--------------------|------------|----|--------|--------------|--------------------|--------|----------|--------|---|--------------------------------------------|--------|--------|--------|-------|--------|--------------------|
|       |                    | ۲<br>#xx   | Rn | @ERn   | @(d, ERn)    | @-ERn/@ERn+        | @aa    | @(d, PC) | @ @ aa |   |                                            | _      | Z<br>H |        | Z V C | -      | 1-31 PF 11" XXF    |
| BST   | BST #xx:3, Rd      | В          | 2  |        |              |                    |        |          |        | ပ | (#xx:3 of Rd8)                             |        |        |        |       |        | 2                  |
|       | BST #xx:3, @ERd    | В          |    | 4      |              |                    |        |          |        | O | C (#xx:3 of @ERd24)                        |        |        |        |       |        | 80                 |
|       | BST #xx:3, @aa:8   | ш          |    |        |              |                    | 4      |          |        | O | C (#xx:3 of @aa:8)                         |        |        |        |       |        | 80                 |
| BIST  | BIST #xx:3, Rd     | В          | 7  |        |              |                    |        |          |        | 1 | ~ C (#xx:3 of Rd8)                         |        |        |        |       |        | 2                  |
|       | BIST #xx:3, @ERd   | В          |    | 4      |              |                    |        |          |        | ì | ~ C (#xx:3 of @ERd24)                      |        |        |        |       |        | 8                  |
|       | BIST #xx:3, @aa:8  | В          |    |        |              |                    | 4      |          |        | i | ~ C (#xx:3 of @aa:8)                       |        |        |        |       |        | 8                  |
| BAND  | BAND #xx:3, Rd     | В          | 7  |        |              |                    |        |          |        | O | C (#xx:3 of Rd8) C                         |        |        |        |       |        | 2                  |
|       | BAND #xx:3, @ERd   | М          |    | 4      |              |                    |        |          |        | O | C (#xx:3 of @ERd24) C                      |        |        |        |       |        | 9                  |
|       | BAND #xx:3, @aa:8  | Ф          |    |        |              |                    | 4      |          |        | ပ | (#xx:3 of @aa:8) C                         |        |        |        | _     |        | 9                  |
| BIAND | BIAND #xx:3, Rd    | Ф          | 7  |        |              |                    |        |          |        | ပ | ~ (#xx:3 of Rd8) C                         |        |        |        | _     |        | 2                  |
|       | BIAND #xx:3, @ERd  | В          | -  | 4      |              |                    |        |          |        | ပ | ~ (#xx:3 of @ERd24) C                      |        |        |        | _     |        | 9                  |
|       | BIAND #xx:3, @aa:8 | В          |    |        |              |                    | 4      |          |        | ပ | ~ (#xx:3 of @aa:8) C                       |        |        |        | -     |        | 9                  |
| BOR   | BOR #xx:3, Rd      | М          | 7  |        |              |                    |        |          |        | ပ | (#xx:3 of Rd8) C                           |        |        |        | -     |        | 2                  |
|       | BOR #xx:3, @ERd    | В          |    | 4      |              |                    |        |          |        | ပ | (#xx:3 of @ERd24) C                        |        |        |        | -     |        | 9                  |
|       | BOR #xx:3, @aa:8   | В          |    |        |              |                    | 4      |          |        | ပ | (#xx:3 of @aa:8) C                         |        |        |        |       |        | 9                  |
| BIOR  | BIOR #xx:3, Rd     | В          | 2  |        |              |                    |        |          |        | ၁ | ~ (#xx:3 of Rd8) C                         |        |        |        | _     |        | 2                  |
|       | BIOR #xx:3, @ERd   | В          |    | 4      |              |                    |        |          |        | ပ | ~ (#xx:3 of @ERd24) C                      |        |        |        | _     |        | 9                  |
|       | BIOR #xx:3, @aa:8  | В          |    |        |              |                    | 4      |          |        | O | C ~ (#xx:3 of @aa:8) C                     |        |        |        |       |        | 9                  |
| BXOR  | BXOR #xx:3, Rd     | В          | 7  |        |              |                    |        |          |        | ŏ | C⊕(#xx:3 of Rd8) C                         |        |        |        |       |        | 2                  |
|       | BXOR #xx:3, @ERd   | В          |    | 4      |              |                    |        |          |        | ŏ | C⊕(#xx:3 of @ERd24) C                      |        |        |        |       |        | 9                  |
|       | BXOR #xx:3, @aa:8  | В          |    |        |              |                    | 4      |          |        | ŏ | C⊕(#xx:3 of @aa:8) C                       |        |        |        | _     |        | 9                  |
| BIXOR | BIXOR #xx:3, Rd    | В          | 2  |        |              |                    |        |          |        | ŏ | C⊕ ~ (#xx:3 of Rd8) C                      |        |        |        | _     |        | 2                  |
|       | BIXOR #xx:3, @ERd  | В          |    | 4      |              |                    |        |          |        | ŭ | C⊕ ~ (#xx:3 of @ERd24) C                   |        |        |        | -     |        | 9                  |
|       | BIXOR #xx:3, @aa:8 | В          |    |        |              |                    | 4      |          |        | ŏ | C⊕ ~ (#xx:3 of @aa:8) C                    |        |        |        | _     |        | 9                  |

## (6) 分岐命令

| コンディションコード 実行ステート数 *イ | 1-31 17 1/2 1/2 1/2 1/2 1/2 1/2 1/2 1/2 1/2 1/2 | 4                    | 9                 | 4               | 9                 | 4       | 9        | 4       | 9        | 4                | 9                  | 4                | 9                  | 4       | 9        | 4       | 9        | 4        | 9        | 4       | 9        | 4       | 9        | 4       | 9        |
|-----------------------|-------------------------------------------------|----------------------|-------------------|-----------------|-------------------|---------|----------|---------|----------|------------------|--------------------|------------------|--------------------|---------|----------|---------|----------|----------|----------|---------|----------|---------|----------|---------|----------|
| <u>4</u>              | ပ                                               |                      |                   |                 |                   |         |          |         |          |                  |                    |                  |                    |         |          |         |          |          |          |         |          |         |          |         |          |
| μ.                    | >                                               |                      |                   |                 |                   |         |          |         |          |                  |                    |                  |                    |         |          |         |          |          |          |         |          |         |          |         |          |
| ν<br>E                | I H N Z V C                                     |                      |                   |                 |                   |         |          |         |          |                  |                    |                  |                    |         |          |         |          |          |          |         |          |         |          |         |          |
| j⊦<br>≻               | ェ                                               |                      | $\dashv$          |                 |                   |         |          |         |          |                  |                    |                  |                    |         |          |         |          |          |          |         |          |         |          |         |          |
| ц                     | -                                               |                      |                   |                 |                   |         |          |         |          |                  |                    |                  |                    |         |          |         |          |          |          |         |          |         |          |         |          |
|                       | 分岐条件                                            | Always               |                   | Never           |                   | C Z=0   |          | C Z=1   |          | C=0              |                    | C=1              |                    | Z=0     |          | Z=1     |          | V=0      |          | V=1     |          | N=0     |          | N=1     |          |
| ベーベーバ シャ              | \<br>\<br>\<br>\<br>\<br>\<br>\<br>\            | if condition is true | then PC PC+d      | else next;      |                   |         |          |         |          |                  |                    |                  |                    |         |          |         |          |          |          |         |          |         |          |         |          |
|                       | @@aa                                            |                      |                   |                 |                   |         |          |         |          |                  |                    |                  |                    |         |          |         |          |          |          |         |          |         |          |         |          |
| 7 F                   | @(d, PC)                                        | 2                    | 4                 | 2               | 4                 | 2       | 4        | 2       | 4        | 2                | 4                  | 2                | 4                  | 2       | 4        | 2       | 4        | 2        | 4        | 2       | 4        | 2       | 4        | 2       | 4        |
| 5                     | @aa                                             |                      |                   |                 |                   |         |          |         |          |                  |                    |                  |                    |         |          |         |          |          |          |         |          |         |          |         |          |
| 令                     | ± ::                                            |                      |                   |                 | $\vdash$          |         |          |         |          | $\vdash$         |                    |                  |                    |         | $\vdash$ |         |          | $\vdash$ |          |         |          |         |          |         |          |
| アドレッシングモード/命令長(バイト)   | Rn @ERn @(d, ERn) @-ERn/@ERn+ @aa @(d, PC) @@aa |                      |                   |                 |                   |         |          |         |          |                  |                    |                  |                    |         |          |         |          |          |          |         |          |         |          |         |          |
| ッシングモ                 | (d, ERn)                                        |                      |                   |                 |                   |         |          |         |          |                  |                    |                  |                    |         |          |         |          |          |          |         |          |         |          |         |          |
| 7 7 7                 | ERn (                                           |                      |                   |                 |                   |         |          |         |          |                  |                    |                  |                    |         |          |         |          |          |          |         |          |         |          |         |          |
| '`                    | @                                               |                      |                   |                 |                   |         |          |         |          |                  |                    |                  |                    |         |          |         |          | -        |          |         |          |         |          |         |          |
|                       |                                                 |                      |                   |                 |                   |         |          |         |          | $\vdash$         |                    |                  |                    |         | $\vdash$ |         |          |          |          |         |          |         |          |         |          |
| サイ                    | XX<br>#                                         |                      |                   |                 |                   |         |          |         |          |                  |                    |                  |                    |         |          |         |          |          |          |         |          |         |          |         | _        |
| ナノ                    | -1                                              |                      |                   |                 |                   |         |          |         |          |                  | <u>@</u>           |                  | _                  |         | $\vdash$ |         |          | $\vdash$ |          |         |          |         |          |         | $\vdash$ |
| 4"-=                  |                                                 | BRA d:8(BT d:8)      | BRA d:16(BT d:16) | BRN d:8(BF d:8) | BRN d:16(BF d:16) | BHI d:8 | BHI d:16 | BLS d:8 | BLS d:16 | BCC d:8(BHS d:8) | BCC d:16(BHS d:16) | BCS d:8(BLO d:8) | BCS d:16(BLO d:16) | BNE d:8 | BNE d:16 | BEQ d:8 | BEQ d:16 | BVC d:8  | BVC d:16 | BVS d:8 | BVS d:16 | BPL d:8 | BPL d:16 | BMI d:8 | BMI d:16 |
|                       |                                                 | Всс                  |                   |                 |                   |         |          |         |          |                  |                    |                  |                    |         |          |         |          |          |          |         |          |         |          |         |          |

|     | =-"7       | サイ |     |        | ٦<br>٦ | レッシング          | アドレッシングモード/命令長(バイト) | ₹ ( /ĭ. | 4 F.)           |        |   | ハロシーング木              | , , , ,          |           | コンディションコード 実行ステート数 *1                                       | ノーロン      | 、 実行    | 7-1数 *1     |
|-----|------------|----|-----|--------|--------|----------------|---------------------|---------|-----------------|--------|---|----------------------|------------------|-----------|-------------------------------------------------------------|-----------|---------|-------------|
|     |            | -K | XX# | #xx Rn | @ERn   | @ERn @(d, ERn) | @-ERn/@ERn+ @aa     |         | @(d, PC)   @@aa | @ @ aa |   |                      | `                | 分岐条件      | I H N Z V C 1-31 PF 1/7 7 7 1/7 1/7 1/7 1/7 1/7 1/7 1/7 1/7 | 2   V   C | 112-/ : | ₽ኑ¹ /\° ソスト |
| Bcc | BGE d:8    |    |     |        |        |                |                     |         | 2               |        |   | if condition is true | true             | N⊕V=0     |                                                             |           |         | 4           |
|     | BGE d:16   |    |     |        |        |                |                     |         | 4               |        |   | then PC PC+d         | P                |           |                                                             |           |         | 9           |
|     | BLT d:8    |    |     |        |        |                |                     |         | 2               |        |   | else next;           |                  | N⊕V=1     |                                                             |           |         | 4           |
|     | BLT d:16   |    |     |        |        |                |                     |         | 4               |        |   |                      |                  |           |                                                             |           |         | 9           |
|     | BGT d:8    |    |     |        |        |                |                     |         | 2               |        |   |                      |                  | Z (N⊕V)=0 |                                                             |           |         | 4           |
|     | BGT d:16   |    |     |        |        |                |                     |         | 4               |        |   |                      |                  |           |                                                             |           |         | 9           |
|     | BLE d:8    |    |     |        |        |                |                     |         | 2               |        |   |                      |                  | Z (N⊕V)=1 |                                                             |           |         | 4           |
|     | BLE d:16   |    |     |        |        |                |                     |         | 4               |        |   |                      |                  |           |                                                             |           |         | 9           |
| JMP | JMP @ERn   |    |     |        | 7      |                |                     |         |                 |        |   | PC ERn               |                  |           |                                                             |           |         | 4           |
|     | JMP @aa:24 |    |     |        |        |                |                     | 4       |                 |        |   | PC aa:24             |                  |           |                                                             |           |         | 9           |
|     | JMP @@aa:8 |    |     |        |        |                |                     |         |                 | 2      |   | PC @aa:8             |                  |           |                                                             |           | 8       | 10          |
| BSR | BSR d:8    |    |     |        |        |                |                     |         | 2               |        |   | PC @-SP, F           | @-SP, PC PC+d:8  | £8        |                                                             |           | 9       | 8           |
|     | BSR d:16   |    |     |        |        |                |                     |         | 4               |        |   | PC @-SP, F           | @-SP, PC PC+d:16 | 1:16      |                                                             |           | 8       | 10          |
|     | JSR @ERn   |    |     |        | 2      |                |                     |         |                 |        |   | PC @-SP, F           | @-SP, PC @ERn    | u         |                                                             |           | 9       | 8           |
| JSR | JSR @aa:24 |    |     |        |        |                |                     | 4       |                 |        |   | PC @-SP, PC          | РС @аа:24        | 24        |                                                             |           | 8       | 10          |
|     | JSR @@aa:8 |    |     |        |        |                |                     |         |                 | 2      |   | PC @-SP, PC          | ЭС @аа:8         | 8         |                                                             |           | 80      | 12          |
| RTS | RTS        |    |     |        |        |                |                     |         |                 |        | 2 | PC @SP+              |                  |           |                                                             |           | 80      | 10          |

## (7) システム制御命令

|       | =-                      | <b>⊅</b> ⊁ |     |   | F    | レッシング          | アドレッシングモード/命令長(バイト) | X ( ) | (イト)     |      |   | \\                           | П        | ソル       | <i>y</i>   | J.         | ļή         | <u>⊬</u>   | コンディションコード 実行环-+数*1 | ₩**    |
|-------|-------------------------|------------|-----|---|------|----------------|---------------------|-------|----------|------|---|------------------------------|----------|----------|------------|------------|------------|------------|---------------------|--------|
|       |                         |            | XX# | R | @ERn | @ERn @(d, ERn) | @-ERn/@ERn+ @aa     | @aa   | @(d, PC) | @@aa | Ш | \                            | -        | I        | z          | Z          | >          | C<br>-     | 1-41   115-1        | 1. YXh |
| TRAPA | TRAPA TRAPA #x:2        |            |     |   |      |                |                     |       |          |      | 2 | PC @-SP, CCR @-SP,<^1/1/> PC |          |          |            |            |            |            | 4                   | 16     |
| RTE   | RTE                     |            |     |   |      |                |                     |       |          |      |   | CCR @SP+, PC @SP+            | **       |          | <b>+</b> + | <b>+</b>   | <b>+</b> + | <b>↔</b>   | 10                  |        |
| SLEEP | SLEEP                   |            |     |   |      |                |                     |       |          |      |   | 低消費電力状態に遷移                   |          |          |            |            |            |            | 2                   |        |
| ГБС   | LDC #xx:8, CCR          | В          | 7   |   |      |                |                     |       |          |      |   | #xx:8 CCR                    |          | **       |            | <b>*</b>   | <b>*</b>   |            | 2                   |        |
|       | LDC Rs, CCR             | В          |     | 7 |      |                |                     |       |          |      |   | Rs8 CCR                      |          | <b>*</b> |            |            |            | **         | 2                   |        |
|       | LDC @ERs, CCR           | 8          |     |   | 4    |                |                     |       |          |      |   | @ERs CCR                     | <b>+</b> | +        | <b>+</b>   | ‡          | <b>+</b>   | <b>+</b> + | 9                   |        |
|       | LDC @(d:16, ERs), CCR W | >          |     |   |      | 9              |                     |       |          |      |   | @(d:16, ERs) CCR             | -        |          |            |            | <b>+</b> + |            | ω                   |        |
|       | LDC @(d:24, ERs), CCR W | >          |     |   |      | 10             |                     |       |          |      |   | @(d:24, ERs) CCR             |          | **       |            |            |            | **         | 12                  |        |
|       | LDC @ERs+, CCR          | 8          |     |   |      |                | 4                   |       |          |      |   | @ERs CCR, ERs32+2 ERs32      | <b>+</b> | <b>+</b> | <b>+</b>   | <b>‡</b>   | +          |            | 8                   |        |
|       | LDC @aa:16, CCR         | >          |     |   |      |                |                     | 9     |          |      |   | @aa:16 CCR                   |          | **       | <b>*</b>   | <b></b>    | <b>*</b>   | ++         | 8                   |        |
|       | LDC @aa:24, CCR         | >          |     |   |      |                |                     | 80    |          |      |   | @aa:24 CCR                   | -        | **       |            | <b>*</b>   | <b>*</b>   | ++         | 10                  |        |
| STC   | STC CCR, Rd             | В          |     | 7 |      |                |                     |       |          |      |   | CCR Rd8                      |          |          |            |            |            |            | 2                   |        |
|       | STC CCR, @ERd           | 8          |     |   | 4    |                |                     |       |          |      |   | CCR @ERd                     |          |          |            |            |            |            | 9                   |        |
|       | STC CCR, @(d:16, ERd) W | >          |     |   |      | 9              |                     |       |          |      |   | CCR @(d:16, ERd)             |          |          |            |            |            |            | 80                  |        |
|       | STC CCR, @(d:24, ERd)   | 8          |     |   |      | 10             |                     |       |          |      |   | CCR @(d:24, ERd)             |          |          |            |            |            |            | 12                  |        |
|       | STC CCR, @-ERd          | ≥          |     |   |      |                | 4                   |       |          |      |   | ERd32-2 ERd32, CCR @ERd      |          |          |            |            |            |            | 80                  |        |
|       | STC CCR, @aa:16         | >          |     |   |      |                |                     | 9     |          |      |   | CCR @aa:16                   |          |          |            |            |            |            | 8                   |        |
|       | STC CCR, @aa:24         | 8          |     |   |      |                |                     | 8     |          |      |   | CCR @aa:24                   |          |          |            |            |            |            | 10                  |        |
| ANDC  | ANDC #xx:8, CCR         | В          | 2   |   |      |                |                     |       |          |      |   | CCR #xx:8 CCR                | <b>+</b> | <b>+</b> | <b>†</b>   | <b>+</b> + | ++         | ++         | 2                   |        |
| ORC   | ORC #xx:8, CCR          | В          | 2   |   |      |                |                     |       |          |      |   | CCR #xx:8 CCR                | <b>*</b> | **       | <b>+</b>   | <b>+</b> + | **         | ↔          | 2                   |        |
| XORC  | XORC #xx:8, CCR         | В          | 2   |   |      |                |                     |       |          |      |   | CCR⊕#xx:8 CCR                | +        | ++       | <b>‡</b>   | <b>+</b> + | +          | +          | 2                   |        |
| MOP   | NOP                     |            |     |   |      |                |                     |       |          |      | 2 | PC PC+2                      |          |          |            |            |            |            | 2                   |        |

#### (8) ブロック転送命令

| -      | =-              | サイ |     |      | アデ   | レッシング     | アドレッシングモード/命令長(バイト) | 展 (八 | イト)      |        |   | ヘーペーニット                                                                                     | コンディションコード 実行ステート数 *1                 | 実行ステート数 *1 |
|--------|-----------------|----|-----|------|------|-----------|---------------------|------|----------|--------|---|---------------------------------------------------------------------------------------------|---------------------------------------|------------|
|        | `               | Ķ  | XX# | k Rn | @ERn | @(d, ERn) | @-ERn/ERn+          | @aa  | @(d, PC) | ) @@aa | g | \<br>\<br>\<br>\<br>\<br>\<br>\<br>\<br>\<br>\<br>\<br>\<br>\<br>\<br>\<br>\<br>\<br>\<br>\ | I   H   N   Z   V   C   ノーマル   アドパンスト | /          |
| EEPMOV | EEPMOV EEPMOV.B |    |     |      |      |           |                     |      |          |        | 4 | if R4L 0                                                                                    |                                       | 8+4n *2    |
|        |                 |    |     |      |      |           |                     |      |          |        |   | Repeat @R5 @R6                                                                              |                                       |            |
|        |                 |    |     |      |      |           |                     |      |          |        |   | R5+1 R5                                                                                     |                                       |            |
|        |                 |    |     |      |      |           |                     |      |          |        |   | R6+1 R6                                                                                     |                                       |            |
|        |                 |    |     |      |      |           |                     |      |          |        |   | R4L-1 R4L                                                                                   |                                       |            |
|        |                 |    |     |      |      |           |                     |      |          |        |   | Until R4L=0                                                                                 |                                       |            |
|        |                 |    |     |      |      |           |                     |      |          |        |   | else next;                                                                                  |                                       |            |
|        | EEPMOV.W        |    |     |      |      |           |                     |      |          |        | 4 | if R4 0                                                                                     |                                       | 8+4n*²     |
|        |                 |    |     |      |      |           |                     |      |          |        |   | Repeat @R5 @R6                                                                              |                                       |            |
|        |                 |    |     |      |      |           |                     |      |          |        |   | R5+1 R5                                                                                     |                                       |            |
|        |                 |    |     |      |      |           |                     |      |          |        |   | R6+1 R6                                                                                     |                                       |            |
|        |                 |    |     |      |      |           |                     |      |          |        |   | R4-1 R4                                                                                     |                                       |            |
|        |                 |    |     |      |      |           |                     |      |          |        |   | Until R4=0                                                                                  |                                       |            |
|        |                 |    |     |      |      |           |                     |      |          |        |   | else next;                                                                                  |                                       |            |

\*1 実行ステート数は、オペコードおよびオペランドが内蔵メモリに存在する場合です。それ以外の場合は、「A.3 命令実行ステート数」を参照してください。 nはR4LまたはR4の設定値です。 [世]

- (1) ピット11から桁上がりまたはピット11へ桁下がりが発生したとき1にセットされ、それ以外のとき0にクリアされます。 ビット27から桁上がりまたはビット27へ桁下がりが発生したとき1にセットされ、それ以外のとき0にクリアされます。 (2)
- (3) 演算結果がゼロのとき、演算前の値を保持し、それ以外のとき0にクリアされます。(4) 補圧結果に桁上がりが発生したとき、1にセットされ、それ以外のとき演算前の値を保持します。
- Eクロック同期転送命令の実行ステート数は一定ではありません。

(4)

- (6) 除数が負のとき1にセットされ、それ以外のとき0にクリアされます。
- 除数がぜ口のとき1にセットされ、それ以外のとき0にクリアされます。
- (8) 商が負のとき1にセットされ、それ以外のとき0にクリアされます。

# A.2 オペレーションコードマップ

表 A.2 オペレーションコードマップ

| F 表 A 2 (2) 表 A 2 (2) | BGT JSR |     | MOV CMP CMP CMP NV | BMI BMI EEPMOV | BVS BPL BMI 表A.2(2) 表A.2(2) BVS BPL BMI  JMP  M6 表A.2(2) 表A.2(2) EEPMOV | ADD SUB BVS 表 A.2(2) | 8 BVC 'B BVC   B W | 7 LDD LDD A | BNE RTE AND.B BAND. BIAND | XORC XORC XORCB BCS BCS BCS AON | DORC OR.B BCC OR.B BOR BOR BOR BOR BOR BOR BOR BOR BOR BO | STC LDC<br>表A.2(2) 表A.2(2)<br>BHI BLS<br>MULXU DIVXU<br>BCLR BTST |       | DOP 表A.2(2)<br>表A.2(2) 表A.2(2)<br>表A.2(2) 表A.2(2)<br>BRA BRN BULXU DIVXU BSET BNOT |         | D C B A 0 0 7 8 4 0 0 7 8 4 0 0 0 4 B |
|-----------------------|---------|-----|--------------------|----------------|-------------------------------------------------------------------------|----------------------|--------------------|-------------|---------------------------|---------------------------------------------------------------------|-----------------------------------------------------------|-------------------------------------------------------------------|-------|------------------------------------------------------------------------------------|---------|---------------------------------------|
|                       |         |     |                    |                |                                                                         |                      | ₽                  | AN          |                           |                                                                     |                                                           |                                                                   |       |                                                                                    |         | $\dashv$                              |
|                       |         |     |                    |                |                                                                         |                      | <b>□</b>           | AND         |                           |                                                                     |                                                           |                                                                   |       |                                                                                    |         |                                       |
|                       |         |     |                    |                |                                                                         |                      | 8                  | ×           |                           |                                                                     |                                                           |                                                                   |       |                                                                                    |         |                                       |
|                       |         |     |                    |                |                                                                         |                      | œ                  | 0           |                           |                                                                     |                                                           |                                                                   |       |                                                                                    |         |                                       |
|                       |         |     |                    |                |                                                                         |                      | ×                  | SUE         |                           |                                                                     |                                                           |                                                                   |       |                                                                                    |         |                                       |
|                       |         |     |                    |                |                                                                         |                      | ΝΡ                 | C           |                           |                                                                     |                                                           |                                                                   |       |                                                                                    |         |                                       |
|                       |         |     |                    |                |                                                                         |                      | XC                 | ADI         |                           |                                                                     |                                                           |                                                                   |       |                                                                                    |         |                                       |
|                       |         |     |                    |                |                                                                         |                      | QC                 | ΑΓ          |                           |                                                                     |                                                           |                                                                   |       |                                                                                    |         |                                       |
|                       | ۸.2(3)  | 表   |                    | EEPMOV         | 表A.2(2)                                                                 | 表A.2(2)              |                    |             | A /                       | BXOR<br>BIXOR                                                       | BOR BIOR                                                  | BISI                                                              | BCLK  | BNO                                                                                | BSE     |                                       |
|                       |         |     | Λ                  | MO             |                                                                         |                      |                    | BST         | AND                       | XOX                                                                 | OR                                                        | 101                                                               | -     | H                                                                                  | l<br>C  |                                       |
|                       | JSR     |     | BSR                |                | JMP                                                                     |                      | 表A.2(2)            | TRAPA       | RTE                       | BSR                                                                 | RTS                                                       | DIVXU                                                             | MULXU | DIVXU                                                                              | MULXU   |                                       |
| BLE                   | BGT     | BLT | BGE                | BMI            | BPL                                                                     | BVS                  | BVC                | BEQ         | BNE                       | BCS                                                                 | BCC                                                       | BLS                                                               | ВНІ   | BRN                                                                                | BRA     |                                       |
|                       |         |     |                    |                |                                                                         |                      |                    | 2           |                           |                                                                     |                                                           |                                                                   |       |                                                                                    |         |                                       |
|                       |         |     |                    |                |                                                                         |                      | a                  | Š           |                           |                                                                     |                                                           |                                                                   |       |                                                                                    |         |                                       |
|                       | SUBX    | ΙΡ  | CN                 | 表A.2(2)        | 表A.2(2)                                                                 | JB                   | S                  | 表A.2(2)     | AND.B                     | XOR.B                                                               | OR.B                                                      | 表A.2(2)                                                           |       | 表A.2(2)                                                                            | 表A.2(2) |                                       |
|                       | ADDX    | 20  | M                  | 表A.2(2)        | 表A.2(2)                                                                 | QQ                   | AD                 | TDC         | ANDC                      | XORC                                                                | ORC                                                       | LDC                                                               | STC   | 表A.2(2)                                                                            | NOP     |                                       |
| ш                     | ш       | Ω   | С                  | В              | 4                                                                       | 6                    | 8                  | 7           | 9                         | 5                                                                   | 4                                                         | 3                                                                 | 2     | -                                                                                  |         | 4/                                    |

──BHの最上位ビットが0の場合を示します。 ──BHの最上位ビットが1の場合を示します。

命令コード: 第1パイト 第2パイト AH AL BH BL

第1パイト 第2パイト AH AL BH BL

| 6 7 8<br>SLEEP | 7          | 5 6 7   |
|----------------|------------|---------|
|                |            |         |
| INC            | INC        |         |
|                |            |         |
|                |            | SHLL    |
|                |            | SHLR    |
|                |            | ROTXL   |
|                |            | ROTXR   |
| EXTU           | EXTU       |         |
|                |            |         |
| DEC            | DEC DEC    |         |
|                |            |         |
| BNE BEQ        |            | BCS BNE |
| AND            | OR XOR AND | XOR     |
| AND            | OR XOR AND | XOR     |

| 第4パイト DHの最上位パットが0の場合を示します。                       | 4 5 6 7 8 9 A B C D E F | STC LDC STC LDC STC |       |        | OR XOR AND |          | BOR BXOR BAND BLD  BIOR BIXOR BIAND BILD | BST BIST |          |          | BOR BXOR BAND BLD BILD | BST BIST |          |
|--------------------------------------------------|-------------------------|---------------------|-------|--------|------------|----------|------------------------------------------|----------|----------|----------|------------------------|----------|----------|
| $\overline{}$                                    | က                       |                     |       | DIVXS  |            | BTST     | BTST                                     |          |          | BTST     | BTST                   |          |          |
| #3パイト<br>CH CL                                   | 2                       |                     | MULXS |        |            |          |                                          | BCLR     | BCLR     |          |                        | BCLR     | BCLR     |
| 第2パイト<br>BH BL                                   | -                       |                     |       | DIVIXS |            |          |                                          | BNOT     | BNOT     |          |                        | BNOT     | BNOT     |
| 端バイト<br>AH AL                                    | 0                       |                     | MULXS |        |            |          |                                          | BSET     | BSET     |          |                        | BSET     | BSET     |
| 会<br>日<br>日<br>・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ | CL<br>AHALBHBLCH        | 01406               | 01005 | 01D05  | 01F06      | 7Cr06 *1 | 7Cr07 *1                                 | 7Dr06 *1 | 7Dr07 *1 | 7Eaa6 *2 | 7Eaa7 *2               | 7Faa6 *2 | 7Faa7 *2 |

【注】\*1 rはレジスタ指定部

\*2 aalは絶対アドレス指定部

# A.3 命令実行ステート数

H8/300H CPU の各命令についての実行状態と実行ステート数の計算方法を示します。

表 A.4 に各命令の実行状態として、命令実行中に行われる命令フェッチ、データリード / ライト 等のサイクル数を示し、表 A.3 に各々のサイズに必要なステート数を示します。

命令実行ステート数は次の計算式で計算されます。

実行ステート数 =  $I \cdot S_1 + J \cdot S_1 + K \cdot S_K + L \cdot S_L + M \cdot S_M + N \cdot S_N$ 

実行ステート数計算例

(例)アドバンストモード、スタック領域を外部空間に設定、内部周辺モジュールアクセス時8ビットバス幅、外部デバイスアクセス時16ビットバス幅で3ステートアクセス1ウェイト挿入とした場合

1. BSET #0, @FFFFC7:8

表A.4より

I = L = 2, J = K = M = N = 0

表A.3より

 $S_1 = 4$ ,  $S_1 = 3$ 

実行ステート数 = 2×4+2×3 = 14

2. JSR @@30

表A.4より

I = J = K = 2, L = M = N = 0

表A.3より

 $S_{I} = S_{J} = S_{K} = 4$ 

実行ステート数 = 2×4+2×4+2×4=24

表 A.3 実行状態 (サイクル) に要するステート数

|            | Will XIII/IX ( ) I / W   EX / W / I X |     |             |              |                |                |                |                |  |  |  |
|------------|---------------------------------------|-----|-------------|--------------|----------------|----------------|----------------|----------------|--|--|--|
| 実行状態       |                                       |     |             |              | アクセス対          | 象              |                |                |  |  |  |
| (サイクル)     |                                       | 内 蔵 | 内蔵周辺-       | Eジュール        |                | 外部デ            | バイス            |                |  |  |  |
|            |                                       | メモリ |             |              | 8 ビッ           | トバス            | 16 ビッ          | ットバス           |  |  |  |
|            |                                       |     | 8 ビット<br>バス | 16 ビット<br>バス | 2 ステート<br>アクセス | 3 ステート<br>アクセス | 2 ステート<br>アクセス | 3 ステート<br>アクセス |  |  |  |
| 命令フェッチ     | Sı                                    | 2   | 6           | 3            | 4              | 6+2m           | 2              | 3+m            |  |  |  |
| 分岐アドレスリード  | S <sub>J</sub>                        |     |             |              |                |                |                |                |  |  |  |
| スタック操作     | S <sub>K</sub>                        |     |             |              |                |                |                |                |  |  |  |
| バイトデータアクセス | S <sub>L</sub>                        |     | 3           |              | 2              | 3+m            |                |                |  |  |  |
| ワードデータアクセス | S <sub>M</sub>                        |     | 6           |              | 4              | 6+2m           |                |                |  |  |  |
| 内部動作       | S <sub>N</sub>                        | 1   |             |              |                |                |                |                |  |  |  |

《記号説明》

m:外部デバイスアクセス時のウェイトステート数

表 A.4 命令実行状態(サイクル数)

| ^^   | 表 A.4               |            | 状態(サイ<br>I ハ |            | 15 4 1     | - I        | ± ÷0.₹± //= |
|------|---------------------|------------|--------------|------------|------------|------------|-------------|
| 命令   | ニーモニック              | 命令<br>フェッチ | 分岐<br>アドレス   | スタック<br>操作 | バイト<br>データ | ワード<br>データ | 内部動作        |
|      |                     | 7 1 9 7    | リード          | 3*11       | アクセス       | アクセス       |             |
|      |                     | ı          | J            | K          | L          | M          | N           |
| ADD  | ADD.B #xx:8, Rd     | 1          |              |            |            |            |             |
|      | ADD.B Rs, Rd        | 1          |              |            |            |            |             |
|      | ADD.W #xx:16, Rd    | 2          |              |            |            |            |             |
|      | ADD.W Rs, Rd        | 1          |              |            |            |            |             |
|      | ADD.L #xx:32, ERd   | 3          |              |            |            |            |             |
|      | ADD.L ERs, ERd      | 1          |              |            |            |            |             |
| ADDS | ADDS #1/2/4, ERd    | 1          |              |            |            |            |             |
| ADDX | ADDX #xx:8, Rd      | 1          |              |            |            |            |             |
|      | ADDX Rs, Rd         | 1          |              |            |            |            |             |
| AND  | AND.B #xx:8, Rd     | 1          |              |            |            |            |             |
|      | AND.B Rs, Rd        | 1          |              |            |            |            |             |
|      | AND.W #xx:16, Rd    | 2          |              |            |            |            |             |
|      | AND.W Rs, Rd        | 1          |              |            |            |            |             |
|      | AND.L #xx:32, ERd   | 3          |              |            |            |            |             |
|      | AND.L ERs, ERd      | 2          |              |            |            |            |             |
| ANDC | ANDC #xx:8, CCR     | 1          |              |            |            |            |             |
| BAND | BAND #xx:3, Rd      | 1          |              |            |            |            |             |
|      | BAND #xx:3, @ERd    | 2          |              |            | 1          |            |             |
|      | BAND #xx:3, @aa:8   | 2          |              |            | 1          |            |             |
| Всс  | BRA d:8 ( BT d:8 )  | 2          |              |            |            |            |             |
|      | BRN d:8 ( BF d:8 )  | 2          |              |            |            |            |             |
|      | BHI d:8             | 2          |              |            |            |            |             |
|      | BLS d:8             | 2          |              |            |            |            |             |
|      | BCC d:8 (BHS d:8)   | 2          |              |            |            |            |             |
|      | BCS d:8 ( BLO d:8 ) | 2          |              |            |            |            |             |
|      | BNE d:8             | 2          |              |            |            |            |             |
|      | BEQ d:8             | 2          |              |            |            |            |             |
|      | BVC d:8             | 2          |              |            |            |            |             |
|      | BVS d:8             | 2          |              |            |            |            |             |
| 1    | BPL d:8             | 2          |              |            |            |            |             |
| 1    | BMI d:8             | 2          |              |            |            |            |             |
|      | BGE d:8             | 2          |              |            |            |            |             |
|      | BLT d:8             | 2          |              |            |            |            |             |
|      | BGT d:8             | 2          |              | ]          |            |            |             |

| 命令    | ニーモニック                | 命令   | 分岐   | スタック | バイト  | ワード  | 内部動作 |
|-------|-----------------------|------|------|------|------|------|------|
|       |                       | フェッチ | アドレス | 操作   | データ  | データ  |      |
|       |                       |      | リード  |      | アクセス | アクセス |      |
|       |                       | I    | J    | K    | L    | M    | N    |
| Bcc   | BLE d:8               | 2    |      |      |      |      |      |
|       | BRA d:16 ( BT d:16 )  | 2    |      |      |      |      | 2    |
|       | BRN d:16 ( BF d:16 )  | 2    |      |      |      |      | 2    |
|       | BHI d:16              | 2    |      |      |      |      | 2    |
|       | BLS d:16              | 2    |      |      |      |      | 2    |
|       | BCC d:16 (BHS d:16)   | 2    |      |      |      |      | 2    |
|       | BCS d:16 ( BLO d:16 ) | 2    |      |      |      |      | 2    |
|       | BNE d:16              | 2    |      |      |      |      | 2    |
|       | BEQ d:16              | 2    |      |      |      |      | 2    |
|       | BVC d:16              | 2    |      |      |      |      | 2    |
|       | BVS d:16              | 2    |      |      |      |      | 2    |
|       | BPL d:16              | 2    |      |      |      |      | 2    |
|       | BMI d:16              | 2    |      |      |      |      | 2    |
|       | BGE d:16              | 2    |      |      |      |      | 2    |
|       | BLT d:16              | 2    |      |      |      |      | 2    |
|       | BGT d:16              | 2    |      |      |      |      | 2    |
|       | BLE d:16              | 2    |      |      |      |      | 2    |
| BCLR  | BCLR #xx:3, Rd        | 1    |      |      |      |      |      |
|       | BCLR #xx:3, @ERd      | 2    |      |      | 2    |      |      |
|       | BCLR #xx:3, @aa:8     | 2    |      |      | 2    |      |      |
|       | BCLR Rn, Rd           | 1    |      |      |      |      |      |
|       | BCLR Rn, @ERd         | 2    |      |      | 2    |      |      |
|       | BCLR Rn, @aa:8        | 2    |      |      | 2    |      |      |
| BIAND | BIAND #xx:3, Rd       | 1    |      |      |      |      |      |
|       | BIAND #xx:3, @ERd     | 2    |      |      | 1    |      |      |
|       | BIAND #xx:3, @aa:8    | 2    |      |      | 1    |      |      |
| BILD  | BILD #xx:3, Rd        | 1    |      |      |      |      |      |
|       | BILD #xx:3, @ERd      | 2    |      |      | 1    |      |      |
|       | BILD #xx:3, @aa:8     | 2    |      |      | 1    |      |      |
| BIOR  | BIOR #xx:8, Rd        | 1    |      |      |      |      |      |
| 1     | BIOR #xx:8, @ERd      | 2    |      |      | 1    |      |      |
|       | BIOR #xx:8, @aa:8     | 2    |      |      | 1    |      |      |
| BIST  | BIST #xx:3, Rd        | 1    |      |      |      |      |      |
| ]     | BIST #xx:3, @ERd      | 2    |      |      | 2    |      |      |
| 1     | BIST #xx:3, @aa:8     | 2    |      |      | 2    |      |      |
|       | DIST #XX.3, @da.8     |      |      | 1    |      |      |      |

| 命令    | =-                           | ーモニック      | 命令<br>フェッチ | 分岐<br>アドレス<br>リード | スタック<br>操作 | バイト<br>データ<br>アクセス | ワード<br>データ<br>アクセス | 内部動作 |
|-------|------------------------------|------------|------------|-------------------|------------|--------------------|--------------------|------|
|       |                              |            | I          | J                 | K          | L                  | М                  | N    |
| BIXOR | BIXOR #xx:3,                 | Rd         | 1          |                   |            |                    |                    |      |
|       | BIXOR #xx:3,                 | @ERd       | 2          |                   |            | 1                  |                    |      |
|       | BIXOR #xx:3,                 | @aa:8      | 2          |                   |            | 1                  |                    |      |
| BLD   | BLD #xx:3, R                 | d          | 1          |                   |            |                    |                    |      |
|       | BLD #xx:3, @                 | ERd        | 2          |                   |            | 1                  |                    |      |
|       | BLD #xx:3, @                 | aa:8       | 2          |                   |            | 1                  |                    |      |
| BNOT  | BNOT #xx:3,                  | Rd         | 1          |                   |            |                    |                    |      |
|       | BNOT #xx:3,                  | @ERd       | 2          |                   |            | 2                  |                    |      |
|       | BNOT #xx:3,                  | @aa:8      | 2          |                   |            | 2                  |                    |      |
|       | BNOT Rn, Ro                  | İ          | 1          |                   |            |                    |                    |      |
|       | BNOT Rn, @                   | ERd        | 2          |                   |            | 2                  |                    |      |
|       | BNOT Rn, @                   | aa:8       | 2          |                   |            | 2                  |                    |      |
| BOR   | BOR #xx:3, R                 | ld.        | 1          |                   |            |                    |                    |      |
|       | BOR #xx:3, @                 | <b>ERd</b> | 2          |                   |            | 1                  |                    |      |
|       | BOR #xx:3, @                 | ⊉aa:8      | 2          |                   |            | 1                  |                    |      |
| BSET  | BSET #xx:3, I                | Rd         | 1          |                   |            |                    |                    |      |
|       | BSET #xx:3,                  | @ERd       | 2          |                   |            | 2                  |                    |      |
|       | BSET #xx:3,                  | @aa:8      | 2          |                   |            | 2                  |                    |      |
|       | BSET Rn, Rd<br>BSET Rn, @ERd |            | 1          |                   |            |                    |                    |      |
|       |                              |            | 2          |                   |            | 2                  |                    |      |
|       | BSET Rn, @aa:8               |            | 2          |                   |            | 2                  |                    |      |
| BSR   | BSR d:8                      | ノーマル*1     | 2          |                   | 1          |                    |                    |      |
|       |                              | アドバンスト     | 2          |                   | 2          |                    |                    |      |
|       | BSR d:16                     | ノーマル*1     | 2          |                   | 1          |                    |                    | 2    |
|       |                              | アドバンスト     | 2          |                   | 2          |                    |                    | 2    |
| BST   | BST #xx:3, Re                | d          | 1          |                   |            |                    |                    |      |
|       | BST #xx:3, @                 | ERd        | 2          |                   |            | 2                  |                    |      |
|       | BST #xx:3, @                 | aa:8       | 2          |                   |            | 2                  |                    |      |
| BTST  | BTST #xx:3, I                | Rd         | 1          |                   |            |                    |                    |      |
|       | BTST #xx:3,                  | @ERd       | 2          |                   |            | 1                  |                    |      |
|       | BTST #xx:3,                  | @aa:8      | 2          |                   |            | 1                  |                    |      |
|       | BTST Rn, Rd                  |            | 1          |                   |            |                    |                    |      |
|       | BTST Rn, @E                  | ERd        | 2          |                   |            | 1                  |                    |      |
|       | BTST Rn, @a                  | aa:8       | 2          |                   |            | 1                  |                    |      |

| 命令     | ニーモニ              | ック                                             | 命令   | 分岐          | スタック | バイト         | ワード         | 内部動作 |
|--------|-------------------|------------------------------------------------|------|-------------|------|-------------|-------------|------|
|        |                   |                                                | フェッチ | アドレス<br>リード | 操作   | データ<br>アクセス | データ<br>アクセス |      |
|        |                   |                                                | ı    | J J         | К    | L           | M           | N    |
| BXOR   | BXOR #xx:3, Rd    |                                                | 1    | J           | K    | L           | IVI         | IN   |
| BAOK   | BXOR #xx:3, @ERG  | ı                                              | 2    |             |      | 1           |             |      |
|        | BXOR #xx:3, @aa:8 |                                                | 2    |             |      | 1           |             |      |
| CMP    | CMP.B #xx:8, Rd   | <u>,                                      </u> | 1    |             |      | '           |             |      |
| Civii  | CMP.B Rs, Rd      |                                                | 1    |             |      |             |             |      |
|        | CMP.W #xx:16, Rd  |                                                | 2    |             |      |             |             |      |
|        | CMP.W Rs, Rd      |                                                | 1    |             |      |             |             |      |
|        | CMP.L #xx:32, ERd |                                                | 3    |             |      |             |             |      |
|        | CMP.L ERs, ERd    |                                                | 1    |             |      |             |             |      |
| DAA    | DAA Rd            |                                                | 1    |             |      |             |             |      |
| DAS    | DAS Rd            |                                                | 1    |             |      |             |             |      |
| DEC    | DEC.B Rd          |                                                | 1    |             |      |             |             |      |
| 520    | DEC.W #1/2, Rd    |                                                | 1    |             |      |             |             |      |
|        | DEC.L #1/2, ERd   |                                                | 1    |             |      |             |             |      |
| DIVXS  | DIVXS.B Rs, Rd    |                                                | 2    |             |      |             |             | 12   |
|        | DIVXS.W Rs, ERd   |                                                | 2    |             |      |             |             | 20   |
| DIVXU  | DIVXU.B Rs, Rd    |                                                | 1    |             |      |             |             | 12   |
|        | DIVXU.W Rs, ERd   |                                                | 1    |             |      |             |             | 20   |
| EEPMOV | EEPMOV.B          |                                                | 2    |             |      | 2n+2*2      |             |      |
|        | EEPMOV.W          |                                                | 2    |             |      | 2n+2*2      |             |      |
| EXTS   | EXTS.W Rd         |                                                | 1    |             |      |             |             |      |
|        | EXTS.L ERd        |                                                | 1    |             |      |             |             |      |
| EXTU   | EXTU.W Rd         |                                                | 1    |             |      |             |             |      |
|        | EXTU.L ERd        |                                                | 1    |             |      |             |             |      |
| INC    | INC.B Rd          |                                                | 1    |             |      |             |             |      |
|        | INC.W #1/2, Rd    |                                                | 1    |             |      |             |             |      |
|        | INC.L #1/2, ERd   |                                                | 1    |             |      |             |             |      |
| JMP    | JMP @ERn          |                                                | 2    |             |      |             |             |      |
|        | JMP @aa:24        |                                                | 2    |             |      |             |             | 2    |
|        | JMP @@aa:8        | ノーマル*1                                         | 2    | 1           |      |             |             | 2    |
|        |                   | アドバンスト                                         | 2    | 2           |      |             |             | 2    |
| JSR    | JSR @ERn          | ノーマル*1                                         | 2    |             | 1    |             |             |      |
|        |                   | アドバンスト                                         | 2    |             | 2    |             |             |      |
|        | JSR @aa:24        | ノーマル*1                                         | 2    |             | 1    |             |             | 2    |

| 命令  | ニーモニ                | ック       | 命令  | 分岐   | スタック<br>操作 | バイト  | ワード  | 内部動作 |
|-----|---------------------|----------|-----|------|------------|------|------|------|
|     |                     |          | フェッ | アドレス | f栄TF       | データ  | データ  |      |
|     |                     |          | チ   | リード  |            | アクセス | アクセス |      |
|     |                     | Г        | I   | J    | K          | L    | М    | N    |
| JSR | JSR @aa:24          | アドバンスト   | 2   |      | 2          |      |      | 2    |
|     | JSR @@aa:8          | ノーマル*1   | 2   | 1    | 1          |      |      |      |
|     |                     | アドバンスト   | 2   | 2    | 2          |      |      |      |
| LDC | LDC #xx:8, CCR      |          | 1   |      |            |      |      |      |
|     | LDC Rs, CCR         |          | 1   |      |            |      |      |      |
|     | LDC @ERs, CCR       |          | 2   |      |            |      | 1    |      |
|     | LDC @ ( d:16, ERs ) | ), CCR   | 3   |      |            |      | 1    |      |
|     | LDC @ ( d:24, ERs ) | ), CCR   | 5   |      |            |      | 1    |      |
|     | LDC @ERs+, CCR      |          | 2   |      |            |      | 1    | 2    |
|     | LDC @aa:16, CCR     |          | 3   |      |            |      | 1    |      |
|     | LDC @aa:24, CCR     |          | 4   |      |            |      | 1    |      |
| MOV | MOV.B #xx:8, Rd     |          | 1   |      |            |      |      |      |
|     | MOV.B Rs, Rd        |          | 1   |      |            |      |      |      |
|     | MOV.B @ERs, Rd      |          | 1   |      |            | 1    |      |      |
|     | MOV.B @ ( d:16, EF  | Rs),Rd   | 2   |      |            | 1    |      |      |
|     | MOV.B @ ( d:24, EF  | Rs),Rd   | 4   |      |            | 1    |      |      |
|     | MOV.B @ERs+, Rd     |          | 1   |      |            | 1    |      | 2    |
|     | MOV.B @aa:8, Rd     |          | 1   |      |            | 1    |      |      |
|     | MOV.B @aa:16, Rd    |          | 2   |      |            | 1    |      |      |
|     | MOV.B @aa:24, Rd    |          | 3   |      |            | 1    |      |      |
|     | MOV.B Rs, @ERd      |          | 1   |      |            | 1    |      |      |
|     | MOV.B Rs, @ ( d:16  | S, ERd ) | 2   |      |            | 1    |      |      |
|     | MOV.B Rs, @ ( d:24  | l, ERd)  | 4   |      |            | 1    |      |      |
|     | MOV.B Rs, @-ERd     |          | 1   |      |            | 1    |      | 2    |
|     | MOV.B Rs, @aa:8     |          | 1   |      |            | 1    |      |      |
|     | MOV.B Rs, @aa:16    |          | 2   |      |            | 1    |      |      |
|     | MOV.B Rs, @aa:24    |          | 3   |      |            | 1    |      |      |
|     | MOV.W #xx:16, Rd    |          | 2   |      |            |      |      |      |
|     | MOV.W Rs, Rd        |          | 1   |      |            |      |      |      |
|     | MOV.W @ERs, Rd      |          | 1   |      |            |      | 1    |      |
|     | MOV.W @ (d:16, E    | Rs), Rd  | 2   |      |            |      | 1    |      |
|     | MOV.W @ (d:24, E    | Rs), Rd  | 4   |      |            |      | 1    |      |
|     | MOV.W @ERs+, Rd     |          | 1   |      |            |      | 1    | 2    |
|     | MOV.W @aa:16, Rd    | ſ        | 2   |      |            |      | 1    |      |

| 命令     | ニーモニック                      | 命令   | 分岐   | スタック | バイト  | ワード  | 内部動作 |
|--------|-----------------------------|------|------|------|------|------|------|
|        |                             | フェッチ | アドレス | 操作   | データ  | データ  |      |
|        |                             |      | リード  |      | アクセス | アクセス |      |
|        |                             | I    | J    | К    | L    | М    | N    |
| MOV    | MOV.W @aa:24, Rd            | 3    |      |      |      | 1    |      |
|        | MOV.W Rs, @ERd              | 1    |      |      |      | 1    |      |
|        | MOV.W Rs, @ (d:16, ERd)     | 2    |      |      |      | 1    |      |
|        | MOV.W Rs, @ (d:24, ERd)     | 4    |      |      |      | 1    |      |
|        | MOV.W Rs, @-ERd             | 1    |      |      |      | 1    | 2    |
|        | MOV.W Rs, @aa:16            | 2    |      |      |      | 1    |      |
|        | MOV.W Rs, @aa:24            | 3    |      |      |      | 1    |      |
|        | MOV.L #xx:32, ERd           | 3    |      |      |      |      |      |
|        | MOV.L ERs, ERd              | 1    |      |      |      |      |      |
|        | MOV.L @ERs, ERd             | 2    |      |      |      | 2    |      |
|        | MOV.L @ (d:16, ERs), ERd    | 3    |      |      |      | 2    |      |
|        | MOV.L @ ( d:24, ERs ) , ERd | 5    |      |      |      | 2    |      |
|        | MOV.L @ERs+, ERd            | 2    |      |      |      | 2    | 2    |
|        | MOV.L @aa:16, ERd           | 3    |      |      |      | 2    |      |
|        | MOV.L @aa:24, ERd           | 4    |      |      |      | 2    |      |
|        | MOV.L ERs, @ERd             | 2    |      |      |      | 2    |      |
|        | MOV.L ERs, @ (d:16, ERd)    | 3    |      |      |      | 2    |      |
|        | MOV.L ERs, @ (d:24, ERd)    | 5    |      |      |      | 2    |      |
|        | MOV.L ERs, @-ERd            | 2    |      |      |      | 2    | 2    |
|        | MOV.L ERs, @aa:16           | 3    |      |      |      | 2    |      |
|        | MOV.L ERs, @aa:24           | 4    |      |      |      | 2    |      |
| MOVFPE | MOVFPE @aa:16, Rd*1         | 2    |      |      | 1    |      |      |
| MOVTPE | MOVTPE Rs, @aa:16*1         | 2    |      |      | 1    |      |      |
| MULXS  | MULXS.B Rs, Rd              | 2    |      |      |      |      | 12   |
|        | MULXS.W Rs, ERd             | 2    |      |      |      |      | 20   |
| MULXU  | MULXU.B Rs, Rd              | 1    |      |      |      |      | 12   |
|        | MULXU.W Rs, ERd             | 1    |      |      |      |      | 20   |
| NEG    | NEG.B Rd                    | 1    |      |      |      |      |      |
|        | NEG.W Rd                    | 1    |      |      |      |      |      |
|        | NEG.L ERd                   | 1    |      |      |      |      |      |
| NOP    | NOP                         | 1    |      |      |      |      |      |
| NOT    | NOT.B Rd                    | 1    |      |      |      |      |      |
|        | NOT.W Rd                    | 1    |      |      |      |      |      |
|        | NOT.L ERd                   | 1    |      |      |      |      |      |

| 命令    | ニーモニ            | ニック    | 命令   | 分岐   | スタック | バイト  | ワード  | 内部動作 |
|-------|-----------------|--------|------|------|------|------|------|------|
|       |                 |        | フェッチ | アドレス | 操作   | データ  | データ  |      |
|       |                 |        |      | リード  |      | アクセス | アクセス |      |
|       |                 |        | I    | J    | K    | L    | М    | N    |
| OR    | OR.B #xx:8, Rd  |        | 1    |      |      |      |      |      |
|       | OR.B Rs, Rd     |        | 1    |      |      |      |      |      |
|       | OR.W #xx:16, Ro | l      | 2    |      |      |      |      |      |
|       | OR.W Rs, Rd     |        | 1    |      |      |      |      |      |
|       | OR.L #xx:32, ER | b      | 3    |      |      |      |      |      |
|       | OR.L ERs, ERd   |        | 2    |      |      |      |      |      |
| ORC   | ORC #xx:8, CCR  |        | 1    |      |      |      |      |      |
| POP   | POP.W Rn        |        | 1    |      |      |      | 1    | 2    |
|       | POP.L ERn       |        | 2    |      |      |      | 2    | 2    |
| PUSH  | PUSH.W Rn       |        | 1    |      |      |      | 1    | 2    |
|       | PUSH.L ERn      |        | 2    |      |      |      | 2    | 2    |
| ROTL  | ROTL.B Rd       |        | 1    |      |      |      |      |      |
|       | ROTL.W Rd       |        | 1    |      |      |      |      |      |
|       | ROTL.L ERd      |        | 1    |      |      |      |      |      |
| ROTR  | ROTR.B Rd       |        | 1    |      |      |      |      |      |
|       | ROTR.W Rd       |        | 1    |      |      |      |      |      |
|       | ROTR.L ERd      |        | 1    |      |      |      |      |      |
| ROTXL | ROTXL.B Rd      |        | 1    |      |      |      |      |      |
|       | ROTXL.W Rd      |        | 1    |      |      |      |      |      |
|       | ROTXL.L ERd     |        | 1    |      |      |      |      |      |
| ROTXR | ROTXR.B Rd      |        | 1    |      |      |      |      |      |
|       | ROTXR.W Rd      |        | 1    |      |      |      |      |      |
|       | ROTXR.L ERd     |        | 1    |      |      |      |      |      |
| RTE   | RTE             |        | 2    |      | 2    |      |      | 2    |
| RTS   | RTS             | ノーマル*1 | 2    |      | 1    |      |      | 2    |
|       |                 | アドバンスト | 2    |      | 2    |      |      | 2    |
| SHAL  | SHAL.B Rd       |        | 1    |      |      |      |      |      |
|       | SHAL.W Rd       |        | 1    |      |      |      |      |      |
|       | SHAL.L ERd      |        | 1    |      |      |      |      |      |
| SHAR  | SHAR.B Rd       |        | 1    |      |      |      |      |      |
|       | SHAR.W Rd       |        | 1    |      |      |      |      |      |
|       | SHAR.L ERd      |        | 1    |      |      |      |      |      |
| SHLL  | SHLL.B Rd       |        | 1    |      |      |      |      |      |
|       | SHLL.W Rd       |        | 1    |      |      |      |      |      |

| 命令    | ニーモ             | ニック               | 命令   | 分岐   | スタック | バイト  | ワード  | 内部動作 |
|-------|-----------------|-------------------|------|------|------|------|------|------|
|       |                 |                   | フェッチ | アドレス | 操作   | データ  | データ  |      |
|       |                 |                   |      | リード  |      | アクセス | アクセス |      |
|       |                 |                   | I    | J    | K    | L    | М    | N    |
| SHLL  | SHLL.L ERd      |                   | 1    |      |      |      |      |      |
| SHLR  | SHLR.B Rd       |                   | 1    |      |      |      |      |      |
|       | SHLR.W Rd       |                   | 1    |      |      |      |      |      |
|       | SHLR.L ERd      |                   | 1    |      |      |      |      |      |
| SLEEP | SLEEP           |                   | 1    |      |      |      |      |      |
| STC   | STC CCR, Rd     |                   | 1    |      |      |      |      |      |
|       | STC CCR, @EF    | Rd                | 2    |      |      |      | 1    |      |
|       | STC CCR, @ (    | d:16, ERd )       | 3    |      |      |      | 1    |      |
|       | STC CCR, @ (    | d:24, ERd )       | 5    |      |      |      | 1    |      |
|       | STC CCR, @-E    | Rd                | 2    |      |      |      | 1    | 2    |
|       | STC CCR, @aa    | :16               | 3    |      |      |      | 1    |      |
|       | STC CCR, @aa    | :24               | 4    |      |      |      | 1    |      |
| SUB   | SUB.B Rs, Rd    |                   | 1    |      |      |      |      |      |
|       | SUB.W #xx:16,   | Rd                | 2    |      |      |      |      |      |
|       | SUB.W Rs, Rd    | •                 |      |      |      |      |      |      |
|       | SUB.L #xx:32, E | SUB.L #xx:32, ERd |      |      |      |      |      |      |
|       | SUB.L ERs, ER   | SUB.L ERs, ERd    |      |      |      |      |      |      |
| SUBS  | SUBS #1/2/4, E  | SUBS #1/2/4, ERd  |      |      |      |      |      |      |
| SUBX  | SUBX #xx:8, Rd  |                   | 1    |      |      |      |      |      |
|       | SUBX Rs, Rd     |                   | 1    |      |      |      |      |      |
| TRAPA | TRAPA #x:2      | ノーマル*1            | 2    | 1    | 2    |      |      | 4    |
|       |                 | アドバンスト            | 2    | 2    | 2    |      |      | 4    |
| XOR   | XOR.B #xx:8, R  | d                 | 1    |      |      |      |      |      |
|       | XOR.B Rs, Rd    |                   | 1    |      |      |      |      |      |
|       | XOR.W #xx:16,   | Rd                | 2    |      |      |      |      |      |
|       | XOR.W Rs, Rd    |                   | 1    |      |      |      |      |      |
|       | XOR.L #xx:32, E | ERd               | 3    |      |      |      |      |      |
|       | XOR.L ERs, ER   | d                 | 2    |      |      |      |      |      |
| XORC  | XORC #xx:8, CO  | CR                | 1    |      |      |      |      |      |

【注】 \*1 本 LSI では使用できません。

<sup>\*2</sup> n は R4L、R4 の設定値です。ソース側、デスティネーション側のアクセスが、それぞれ (n+1) 回行われます。

# B. 内部 I/O レジスター覧

# B.1 アドレス一覧

| 下位       | レジスタ    | データ        |                                         |      |      | ビッ    | 卜名   |       |       |       | モジュール                   |
|----------|---------|------------|-----------------------------------------|------|------|-------|------|-------|-------|-------|-------------------------|
| アド<br>レス | 名       | バス幅        | ビット7                                    | ビット6 | ビット5 | ビット4  | ビット3 | ビット2  | ビット1  | ビット0  | 名                       |
| H'1C     | リザーブ領地  | L<br>或(アクセ | L<br>ス禁止)                               |      |      |       |      |       |       | I     |                         |
| H'1D     |         |            | , ,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,, |      |      |       |      |       |       |       |                         |
| H'1E     |         |            |                                         |      |      |       |      |       |       |       |                         |
| H'1F     |         |            |                                         |      |      |       |      |       |       |       |                         |
| H'20     | MAR0AR  | 8          |                                         |      |      |       |      |       |       |       | DMAC                    |
| H'21     | MAR0AE  | 8          |                                         |      |      |       |      |       |       |       | チャネル 0A                 |
| H'22     | MAR0AH  | 8          |                                         |      |      |       |      |       |       |       |                         |
| H'23     | MAR0AL  | 8          |                                         |      |      |       |      |       |       |       |                         |
| H'24     | ETCR0AH | 8          |                                         |      |      |       |      |       |       |       |                         |
| H'25     | ETCR0AL | 8          |                                         |      |      |       |      |       |       |       |                         |
| H'26     | IOAR0A  | 8          |                                         |      |      |       |      |       |       |       |                         |
| H'27     | DTCR0A  | 8          | DTE                                     | DTSZ | DTID | RPE   | DTIE | DTS2  | DTS1  | DTS0  | ショー<br>トアド<br>レスモ<br>ード |
|          |         |            | DTE                                     | DTSZ | SAID | SAIDE | DTIE | DTS2A | DTS1A | DTS0A | フルア<br>ドレス<br>モード       |
| H'28     | MAR0BR  | 8          |                                         |      |      |       |      |       |       |       | DMAC                    |
| H'29     | MAR0BE  | 8          |                                         |      |      |       |      |       |       |       | チャネル 0B                 |
| H'2A     | MAR0BH  | 8          |                                         |      |      |       |      |       |       |       |                         |
| H'2B     | MAR0BL  | 8          |                                         |      |      |       |      |       |       |       |                         |
| H'2C     | ETCR0BH | 8          |                                         |      |      |       |      |       |       |       |                         |
| H'2D     | ETCR0BL | 8          |                                         |      |      |       |      |       |       |       |                         |
| H'2E     | IOAR0B  | 8          |                                         |      |      |       |      |       |       |       |                         |
| H'2F     | DTCR0B  | 8          | DTE                                     | DTSZ | DTID | RPE   | DTIE | DTS2  | DTS1  | DTS0  | ショー<br>トアド<br>レスモ<br>ード |
|          |         |            | DTME                                    |      | DAID | DAIDE | TMS  | DTS2B | DTS1B | DTS0B | フルア<br>ドレス<br>モード       |
| H'30     | MAR1AR  | 8          |                                         |      |      |       |      |       |       |       | DMAC                    |
| H'31     | MAR1AE  | 8          |                                         |      |      |       |      |       |       |       | チャネル 1A                 |
| H'32     | MAR1AH  | 8          |                                         |      |      |       |      |       |       |       |                         |
| H'33     | MAR1AL  | 8          |                                         |      |      |       |      |       |       |       |                         |
| H'34     | ETCR1AH | 8          |                                         |      |      |       |      |       |       |       |                         |
| H'35     | ETCR1AL | 8          |                                         |      |      |       |      |       |       |       |                         |
| H'36     | IOAR1A  | 8          |                                         |      |      |       |      |       |       |       |                         |
| H'37     | DTCR1A  | 8          | DTE                                     | DTSZ | DTID | RPE   | DTIE | DTS2  | DTS1  | DTS0  | ショー<br>トアド<br>レスモ<br>ード |
|          |         |            | DTE                                     | DTSZ | SAID | SAIDE | DTIE | DTS2A | DTS1A | DTS0A | フルア<br>ドレス<br>モード       |

| 下位       | レジスタ        | データ     |      |      |      | ビッ    | ト名   |       |       |       | モジュール                   |
|----------|-------------|---------|------|------|------|-------|------|-------|-------|-------|-------------------------|
| アド<br>レス | 名           | バス幅     | ビット7 | ビット6 | ビット5 | ビット4  | ビット3 | ビット2  | ビット1  | ビット0  | 名                       |
| H'38     | MAR1BR      | 8       |      |      |      |       |      |       |       |       | DMAC                    |
| H'39     | MAR1BE      | 8       |      |      |      |       |      |       |       |       | チャネル                    |
| Н'ЗА     | MAR1BH      | 8       |      |      |      |       |      |       |       |       | 1B                      |
| H'3B     | MAR1BL      | 8       |      |      |      |       |      |       |       |       |                         |
| H'3C     | ETCR1B<br>H | 8       |      |      |      |       |      |       |       |       |                         |
| H'3D     | ETCR1B<br>L | 8       |      |      |      |       |      |       |       |       |                         |
| H'3E     | IOAR1B      | 8       |      |      |      |       |      |       |       |       |                         |
| H'3F     | DTCR1B      | 8       | DTE  | DTSZ | DTID | RPE   | DTIE | DTS2  | DTS1  | DTS0  | ショー<br>トアド<br>レスモ<br>ード |
|          |             |         | DTME |      | DAID | DAIDE | TMS  | DTS2B | DTS1B | DTS0B | フルア<br>ドレス<br>モード       |
| H'40     | FLMCR1      | 8       | FWE  | SWE1 | ESU1 | PSU1  | EV1  | PV1   | E1    | P1    | フラッシュ                   |
| H'41     | FLMCR2      | 8       | FLER | SWE2 | ESU2 | PSU2  | EV2  | PV2   | E2    | P2    | メモリ                     |
| H'42     | EBR1        | 8       | EB7  | EB6  | EB5  | EB4   | EB3  | EB2   | EB1   | EB0   |                         |
| H'43     | EBR2        | 8       | EB15 | EB14 | EB13 | EB12  | EB11 | EB10  | EB9   | EB8   |                         |
| H'44     | リザーブ領地      | 域(アクセ   | ス禁止) |      |      |       |      |       |       |       |                         |
| H'45     |             |         |      |      |      |       |      |       |       |       |                         |
| H'46     |             |         |      |      |      |       |      |       |       |       |                         |
| H'47     | RAMCR       | 8       |      |      |      |       | RAMS | RAM2  | RAM1  | RAM0  |                         |
| H'48     | リザーブ領地      | 域 (アクセ) | ス禁止) |      |      |       |      |       |       |       |                         |
| H'49     |             |         |      |      |      |       |      |       |       |       |                         |
| H'4A     |             |         |      |      |      |       |      |       |       |       |                         |
| H'4B     |             |         |      |      |      |       |      |       |       |       |                         |
| H'4C     |             |         |      |      |      |       |      |       |       |       |                         |
| H'4D     |             |         |      |      |      |       |      |       |       |       |                         |
| H'4E     |             |         |      |      |      |       |      |       |       |       |                         |
| H'4F     |             |         |      |      |      |       |      |       |       |       |                         |

| 下位   | レジスタ   | データ   |       |       |        | ۲.,    | ノト名    |        |        |        | モジュール   |
|------|--------|-------|-------|-------|--------|--------|--------|--------|--------|--------|---------|
| アド   | 名      | バス幅   | ビット7  | ビット6  | ビット5   | ビット4   | ビット3   | ビット2   | ビット1   | ビット0   | 名       |
| レス   |        | *     |       |       |        |        |        |        |        |        |         |
| H'50 | リザーブ領地 | 或(アクセ | ス禁止)  |       |        |        |        |        |        |        |         |
| H'51 |        |       |       |       |        |        |        |        |        |        |         |
| H'52 |        |       |       |       |        |        |        |        |        |        |         |
| H'53 |        |       |       |       |        |        |        |        |        |        |         |
| H'54 |        |       |       |       |        |        |        |        |        |        |         |
| H'55 |        |       |       |       |        |        |        |        |        |        |         |
| H'56 |        |       |       |       |        |        |        |        |        |        |         |
| H'57 |        |       |       |       |        |        |        |        |        |        |         |
| H'58 |        |       |       |       |        |        |        |        |        |        |         |
| H'59 |        |       |       |       |        |        |        |        |        |        |         |
| H'5A |        |       |       |       |        |        |        |        |        |        |         |
| H'5B |        |       |       | T     | T      | T      | T      |        | T      | •      |         |
| H'5C | DASTCR | 8     |       |       |        |        |        |        |        | DASTE  | D/A 変換器 |
| H'5D | DIVCR  | 8     |       |       |        |        |        |        | DIV1   | DIV0   | システム    |
| H'5E | MSTCR  | 8     | PSTOP |       | MSTOP5 | MSTOP4 | MSTOP3 | MSTOP2 | MSTOP1 | MSTOP0 | 制御      |
| H'5F | CSCR   | 8     | CS7E  | CS6E  | CS5E   | CS4E   |        |        |        |        | バスコント   |
|      |        |       |       |       |        |        |        |        |        |        | ローラ     |
| H'60 | TSTR   | 8     |       |       |        | STR4   | STR3   | STR2   | STR1   | STR0   | ITU 共通  |
| H'61 | TSNC   | 8     |       |       |        | SYNC4  | SYNC3  | SYNC2  | SYNC1  | SYNC0  |         |
| H'62 | TMDR   | 8     |       | MDF   | FDIR   | PWM4   | PWM3   | PWM2   | PWM1   | PWM0   |         |
| H'63 | TFCR   | 8     |       |       | CMD1   | CMD0   | BFB4   | BFA4   | BFB3   | BFA3   |         |
| H'64 | TCR0   | 8     |       | CCLR1 | CCLR0  | CKEG1  | CKEG0  | TPSC2  | TPSC1  | TPSC0  | ITU     |
| H'65 | TIOR0  | 8     |       | IOB2  | IOB1   | IOB0   |        | IOA2   | IOA1   | IOA0   | チャネル 0  |
| H'66 | TIER0  | 8     |       |       |        |        |        | OVIE   | IMIEB  | IMIEA  |         |
| H'67 | TSR0   | 8     |       |       |        |        |        | OVF    | IMFB   | IMFA   |         |
| H'68 | TCNT0H | 16    |       |       |        |        |        |        |        |        |         |
| H'69 | TCNT0L |       |       |       |        |        |        |        |        |        |         |
| H'6A | GRA0H  | 16    |       |       |        |        |        |        |        |        |         |
| H'6B | GRA0L  |       |       |       |        |        |        |        |        |        |         |
| H'6C | GRB0H  | 16    |       |       |        |        |        |        |        |        |         |
| H'6D | GRB0L  |       |       |       |        |        |        |        |        | 1      |         |
| H'6E | TCR1   | 8     |       | CCLR1 | CCLR0  | CKEG1  | CKEG0  | TPSC2  | TPSC1  | TPSC0  | ITU     |
| H'6F | TIOR1  | 8     |       | IOB2  | IOB1   | IOB0   |        | IOA2   | IOA1   | IOA0   | チャネル 1  |
| H'70 | TIER1  | 8     |       |       |        |        |        | OVIE   | IMIEB  | IMIEA  |         |
| H'71 | TSR1   | 8     |       |       |        |        |        | OVF    | IMFB   | IMFA   |         |
| H'72 | TCNT1H | 16    |       |       |        |        |        |        |        |        |         |
| H'73 | TCNT1L |       |       |       |        |        |        |        |        |        |         |

| 下位         | レジスタ   | データ | ピット名 |        |        |       |       |                                                  | モジュール |       |        |
|------------|--------|-----|------|--------|--------|-------|-------|--------------------------------------------------|-------|-------|--------|
| アド         | 名      | バス幅 | ビット7 | ビット6   | ビット5   | ビット4  | ビット3  | ビット2                                             | ビット1  | ビット0  | 名      |
| レス<br>H'74 | GRA1H  | 40  |      |        |        |       |       |                                                  |       |       | 1711   |
| H'75       | GRA1L  | 16  |      |        |        |       |       |                                                  |       |       | ITU    |
| H'76       | GRB1H  | 40  |      |        |        |       |       |                                                  |       |       | チャネル 1 |
|            |        | 16  |      |        |        |       |       |                                                  |       |       |        |
| H'77       | GRB1L  |     |      | 001.04 | 001.00 | OKEO4 | OVEGG | TDOOG                                            | TD004 | TDOOO |        |
| H'78       | TCR2   | 8   |      | CCLR1  | CCLR0  | CKEG1 | CKEG0 | TPSC2                                            | TPSC1 | TPSC0 | ITU    |
| H'79       | TIOR2  | 8   |      | IOB2   | IOB1   | IOB0  |       | IOA2                                             | IOA1  | IOA0  | チャネル2  |
| H'7A       | TIER2  | 8   |      |        |        |       |       | OVIE                                             | IMIEB | IMIEA |        |
| H'7B       | TSR2   | 8   |      |        |        |       |       | OVF                                              | IMFB  | IMFA  |        |
| H'7C       | TCNT2H | 16  |      |        |        |       |       |                                                  |       |       |        |
| H'7D       | TCNT2L |     |      |        |        |       |       |                                                  |       |       |        |
| H'7E       | GRA2H  | 16  |      |        |        |       |       |                                                  |       |       |        |
| H'7F       | GRA2L  |     |      |        |        |       |       |                                                  |       |       |        |
| H'80       | GRB2H  | 16  |      |        |        |       |       |                                                  |       |       |        |
| H'81       | GRB2L  |     |      |        |        |       |       |                                                  |       |       |        |
| H'82       | TCR3   | 8   |      | CCLR1  | CCLR0  | CKEG1 | CKEG0 | TPSC2                                            | TPSC1 | TPSC0 | ITU    |
| H'83       | TIOR3  | 8   |      | IOB2   | IOB1   | IOB0  |       | IOA2                                             | IOA1  | IOA0  | チャネル3  |
| H'84       | TIER3  | 8   |      |        |        |       |       | OVIE                                             | IMIEB | IMIEA |        |
| H'85       | TSR3   | 8   |      |        |        |       |       | OVF                                              | IMFB  | IMFA  |        |
| H'86       | TCNT3H | 16  |      |        |        |       |       |                                                  |       |       |        |
| H'87       | TCNT3L |     |      |        |        |       |       |                                                  |       |       |        |
| H'88       | GRA3H  | 16  |      |        |        |       |       |                                                  |       |       |        |
| H'89       | GRA3L  |     |      |        |        |       |       |                                                  |       |       |        |
| H'8A       | GRB3H  | 16  |      |        |        |       |       |                                                  |       |       |        |
| H'8B       | GRB3L  |     |      |        |        |       |       |                                                  |       |       |        |
| H'8C       | BRA3H  | 16  |      |        |        |       |       |                                                  |       |       |        |
| H'8D       | BRA3L  |     |      |        |        |       |       |                                                  |       |       |        |
| H'8E       | BRB3H  | 16  |      |        |        |       |       |                                                  |       |       |        |
| H'8F       | BRB3L  |     |      |        |        |       |       |                                                  |       |       |        |
| H'90       | TOER   | 8   |      |        | EXB4   | EXA4  | EB3   | EB4                                              | EA4   | EA3   | ITU    |
| H'91       | TOCR   | 8   |      |        |        | XTGD  |       |                                                  | OLS4  | OLS3  | 共 通    |
| H'92       | TCR4   | 8   |      | CCLR1  | CCLR0  | CKEG1 | CKEG0 | TPSC2                                            | TPSC1 | TPSC0 | ITU    |
| H'93       | TIOR4  | 8   |      | IOB2   | IOB1   | IOB0  |       | IOA2                                             | IOA1  | IOA0  | チャネル 4 |
| H'94       | TIER4  | 8   |      |        |        |       |       | OVIE                                             | IMIEB | IMIEA |        |
| H'95       | TSR4   | 8   |      |        |        |       |       | OVF                                              | IMFB  | IMFA  |        |
| H'96       | TCNT4H | 16  |      |        |        |       |       |                                                  |       |       |        |
| H'97       | TCNT4L | 10  |      |        |        |       |       | -                                                |       |       |        |
| H'98       | GRA4H  | 10  |      |        |        |       |       | <del>                                     </del> |       |       |        |
| H'99       | GRA4L  | 16  |      |        |        |       |       | <del>                                     </del> |       |       |        |
| пээ        | GRA4L  |     |      |        |        |       |       |                                                  |       |       |        |

| 下位       | レジスタ         | データ   |        |        |        |             |        |        |        |        | モジュール         |
|----------|--------------|-------|--------|--------|--------|-------------|--------|--------|--------|--------|---------------|
| アド<br>レス | 名            | バス幅   | ビット7   | ビット6   | ビット5   | ビット4        | ビット3   | ビット2   | ビット1   | ビット0   | 名             |
| H'9A     | GRB4H        | 16    |        |        |        |             |        |        |        |        | ITU           |
| H'9B     | GRB4L        | 1     |        |        |        |             |        |        |        |        | チャネル4         |
| H'9C     | BRA4H        | 16    |        |        |        |             |        |        |        |        |               |
| H'9D     | BRA4L        |       |        |        |        |             |        |        |        |        |               |
| H'9E     | BRB4H        | 16    |        |        |        |             |        |        |        |        |               |
| H'9F     | BRB4L        |       |        |        |        |             |        |        |        |        |               |
| H'A0     | TPMR         | 8     |        |        |        |             | G3NOV  | G2NOV  | G1NOV  | G0NOV  | TPC           |
| H'A1     | TPCR         | 8     | G3CMS1 | G3CMS0 | G2CMS1 | G2CMS0      | G1CMS1 | G1CMS0 | G0CMS1 | G0CMS0 |               |
| H'A2     | NDERB        | 8     | NDER15 | NDER14 | NDER13 | NDER12      | NDER11 | NDER10 | NDER9  | NDER8  |               |
| H'A3     | NDERA        | 8     | NDER7  | NDER6  | NDER5  | NDER4       | NDER3  | NDER2  | NDER1  | NDER0  |               |
| H'A4     | NDRB*1       | 8     | NDR15  | NDR14  | NDR13  | NDR12       | NDR11  | NDR10  | NDR9   | NDR8   |               |
|          |              | 8     | NDR15  | NDR14  | NDR13  | NDR12       |        |        |        |        |               |
| H'A5     | NDRA*1       | 8     | NDR7   | NDR6   | NDR5   | NDR4        | NDR3   | NDR2   | NDR1   | NDR0   |               |
|          |              | 8     | NDR7   | NDR6   | NDR5   | NDR4        |        |        |        |        |               |
| H'A6     | NDRB*1       | 8     |        |        |        |             |        |        |        |        |               |
|          |              | 8     |        |        |        |             | NDR11  | NDR10  | NDR9   | NDR8   |               |
| H'A7     | NDRA*1       | 8     |        |        |        |             |        |        |        |        |               |
|          |              | 8     |        |        |        |             | NDR3   | NDR2   | NDR1   | NDR0   |               |
| H'A8     | TCSR*2       | 8     | OVF    | WT/IT  | TME    |             |        | CKS2   | CKS1   | CKS0   | WDT           |
| H'A9     | TCNT*2       | 8     |        |        |        |             |        |        |        |        |               |
| H'AA     |              |       |        |        |        |             |        |        |        |        |               |
| H'AB     | RSTCSR<br>*2 | 8     | WRST   |        |        |             |        |        |        |        |               |
| H'AC     | RFSHCR       | 8     | SRFMD  | PSRAME | DRAME  | CAS/WE      | M9/M8  | RFSHE  |        | RCYCE  | リフレッシ         |
| H'AD     | RTMCSR       | 8     | CMF    | CMIE   | CKS2   | CKS1        | CKS0   |        |        |        | ュコントロ         |
| H'AE     | RTCNT        | 8     |        |        |        |             |        |        |        |        | ーラ            |
| H'AF     | RTCOR        | 8     |        |        |        |             |        |        |        |        |               |
| H'B0     | SMR          | 8     | C/Ā    | CHR    | PE     | O/Ē         | STOP   | MP     | CKS1   | CKS0   | SCI<br>チャネル 0 |
| H'B1     | BRR          | 8     |        |        |        |             |        |        |        |        |               |
| H'B2     | SCR          | 8     | TIE    | RIE    | TE     | RE          | MPIE   | TEIE   | CKE1   | CKE0   |               |
| H'B3     | TDR          | 8     |        |        |        |             |        |        |        |        |               |
| H'B4     | SSR          | 8     | TDRE   | RDRF   | ORER   | FER/<br>ERS | PER    | TEND   | MPB    | MPBT   |               |
| H'B5     | RDR          | 8     |        |        |        |             |        |        |        |        |               |
| H'B6     | SCMR         | 8     |        |        |        |             | SDIR   | SINV   |        | SMIF   |               |
| H'B7     | リザーブ領        | 域(アクセ | ス禁止)   |        |        |             |        |        |        |        |               |

| 下位           | レジスタ       | データ   |                      |                                         |                      | ビッ                   | 卜名                  |                      |                      |                      | モジュール         |
|--------------|------------|-------|----------------------|-----------------------------------------|----------------------|----------------------|---------------------|----------------------|----------------------|----------------------|---------------|
| アド           | 名          | バス幅   | ビット7                 | ビット 6                                   | ビット 5                | ビット4                 | ビット3                | ビット2                 | ビット1                 | ビット0                 | 名             |
| レス           | OMP        |       | 0/4                  | OUD                                     | DE                   | 0/=                  | OTOD                | MD                   | 01/04                | 01400                | 001           |
| H'B8<br>H'B9 | SMR<br>BRR | 8     | C/Ā                  | CHR                                     | PE                   | O/Ē                  | STOP                | MP                   | CKS1                 | CKS0                 | SCI<br>チャネル 1 |
| H'BA         | SCR        | 8     | TIE                  | RIE                                     | TE                   | RE                   | MPIE                | TEIE                 | CKE1                 | CKE0                 | 7 (44)        |
| H'BB         | TDR        | 8     |                      |                                         |                      |                      |                     |                      |                      |                      |               |
| H'BC         | SSR        | 8     | TDRE                 | RDRF                                    | ORER                 | FER                  | PER                 | TEND                 | MPB                  | MPBT                 |               |
| H'BD         | RDR        | 8     |                      |                                         |                      |                      |                     |                      |                      |                      |               |
| H'BE         | リザーブ領地     | 或(アクセ | ス禁止)                 |                                         |                      |                      |                     |                      |                      |                      |               |
| H'BF         |            | 1     | I                    | I                                       | T = . = = =          | I                    | I                   | I                    | T = . = = =          | T                    | 10 1 .        |
| H'C0         | P1DDR      | 8     | P1,DDR               | P1 <sub>6</sub> DDR                     | P1₅DDR               | P1₄DDR               | P1 <sub>3</sub> DDR | P1 <sub>2</sub> DDR  | P1₁DDR               | P1₀DDR               | ポート1          |
| H'C1         | P2DDR      | 8     | P2,DDR               | P2₅DDR                                  | P2₅DDR               | P2₄DDR               | P2₃DDR              | P2 <sub>2</sub> DDR  | P2₁DDR               | P2₀DDR               | ポート2          |
| H'C2         | P1DR       | 8     | P1,                  | P1 <sub>6</sub>                         | P1 <sub>5</sub>      | P1 <sub>4</sub>      | P1 <sub>3</sub>     | P1 <sub>2</sub>      | P1 <sub>1</sub>      | P1₀                  | ポート1          |
| H'C3         | P2DR       | 8     | P2,                  | P2 <sub>6</sub>                         | P2 <sub>5</sub>      | P2 <sub>4</sub>      | P2 <sub>3</sub>     | P2 <sub>2</sub>      | P2,                  | P2 <sub>0</sub>      | ポート 2         |
| H'C4         | P3DDR      | 8     | P3,DDR               | P3 <sub>6</sub> DDR                     | P3₅DDR               | P3₄DDR               | P3 <sub>3</sub> DDR | P3 <sub>2</sub> DDR  | P3₁DDR               | P3₀DDR               | ポート3          |
| H'C5         | P4DDR      | 8     | P4,DDR               | P4 <sub>6</sub> DDR                     | P4₅DDR               | P4₄DDR               | P4 <sub>3</sub> DDR | P4 <sub>2</sub> DDR  | P4₁DDR               | P4₀DDR               | ポート 4         |
| H'C6         | P3DR       | 8     | P3,                  | P3 <sub>6</sub>                         | P3 <sub>5</sub>      | P3 <sub>4</sub>      | P3 <sub>3</sub>     | P3 <sub>2</sub>      | P3,                  | P3 <sub>0</sub>      | ポート3          |
| H'C7         | P4DR       | 8     | P4,                  | P4 <sub>6</sub>                         | P4 <sub>5</sub>      | P4 <sub>4</sub>      | P4 <sub>3</sub>     | P4 <sub>2</sub>      | P4,                  | P4 <sub>0</sub>      | ポート 4         |
| H'C8         | P5DDR      | 8     |                      |                                         |                      |                      | P5 <sub>3</sub> DDR | P5 <sub>2</sub> DDR  | P5₁DDR               | P5₀DDR               | ポート 5         |
| H'C9         | P6DDR      | 8     |                      | P6₀DDR                                  | P6₅DDR               | P6₄DDR               | P6 <sub>3</sub> DDR | P6 <sub>2</sub> DDR  | P6₁DDR               | P6₀DDR               | ポート 6         |
| H'CA         | P5DR       | 8     |                      |                                         |                      |                      | P5 <sub>3</sub>     | P5 <sub>2</sub>      | P5 <sub>1</sub>      | P5₀                  | ポート 5         |
| H'CB         | P6DR       | 8     |                      | P6,                                     | P6,                  | P6,                  | P6 <sub>3</sub>     | P6,                  | P6,                  | P6,                  | ポート 6         |
| H'CC         |            |       |                      |                                         |                      |                      |                     |                      |                      |                      |               |
| H'CD         | P8DDR      | 8     |                      |                                         |                      | P8,DDR               | P8,DDR              | P8,DDR               | P8,DDR               | P8,DDR               | ポート8          |
| H'CE         | P7DR       | 8     | P7,                  | P7 <sub>6</sub>                         | P7 <sub>5</sub>      | P7,                  | P7 <sub>3</sub>     | P7,                  | P7,                  | P7 <sub>0</sub>      | ポート7          |
| H'CF         | P8DR       | 8     | ,                    |                                         |                      | P8,                  | P8,                 | P8,                  | P8,                  | P8,                  | ポート8          |
| H'D0         | P9DDR      | 8     |                      |                                         | P9,DDR               | P9,DDR               | P9,DDR              | P9,DDR               | P9,DDR               | P9,DDR               | ポート 9         |
| H'D1         | PADDR      |       | PA,DDR               | PA <sub>s</sub> DDR                     | PA <sub>s</sub> DDR  | PA <sub>4</sub> DDR  | PA,DDR              | PA,DDR               | PA,DDR               | PA <sub>0</sub> DDR  | ポートA          |
| H'D2         | P9DR       | 8     | 17,95511             | .,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,, | P9 <sub>s</sub>      | P9,                  | P9,                 | P9,                  | P9,                  | P9 <sub>0</sub>      | ポート9          |
| H'D3         | PADR       | 8     | PA,                  | PA <sub>s</sub>                         | PA <sub>s</sub>      | PA,                  | PA <sub>3</sub>     | PA,                  | PA,                  | PA <sub>o</sub>      | ポートA          |
| H'D4         | PBDDR      | 8     | PB,DDR               | PB <sub>s</sub> DDR                     | PB <sub>s</sub> DDR  | PB,DDR               | PB <sub>2</sub> DDR | PB,DDR               | PB,DDR               | PB <sub>0</sub> DDR  | ポートB          |
|              | LDDDK      | 8     | L P <sup>3</sup> DDK | L D <sup>®</sup> DDK                    | L D <sup>®</sup> DDK | L D <sup>4</sup> DDK | L D3DDK             | L D <sup>5</sup> DDK | L P <sup>1</sup> DDK | L D <sup>0</sup> DDK | ツートロ          |
| H'D5         | DDDD       |       | DD                   | DD                                      | DD                   | DD                   | DD                  | DD                   | DD                   | DD                   | # 15          |
| H'D6         | PBDR       | 8     | PB <sub>7</sub>      | PB <sub>6</sub>                         | PB <sub>s</sub>      | PB <sub>4</sub>      | PB <sub>3</sub>     | PB <sub>2</sub>      | PB,                  | PB₀                  | ポートB          |
| H'D7         | Dones      |       | D0 505               | D0 500                                  | Do 5.55              | D0 F 0 5             | D0 5 5 5            | D0 505               | D0 505               | D0 505               | - ، ب         |
| H'D8         | P2PCR      | 8     | P2,PCR               | P2 <sub>6</sub> PCR                     | P2₅PCR               | P2₄PCR               | P2 <sub>3</sub> PCR | P2 <sub>2</sub> PCR  | P2,PCR               | P2₀PCR               | ポート2          |
| H'D9         |            |       |                      |                                         |                      |                      |                     |                      |                      |                      |               |
| H'DA         | P4PCR      | 8     | P4,PCR               | P4 <sub>6</sub> PCR                     | P4₅PCR               | P4₄PCR               | P4 <sub>3</sub> PCR | P4 <sub>2</sub> PCR  | P4 <sub>1</sub> PCR  | P4₀PCR               | ポート 4         |
| H'DB         | P5PCR      | 8     |                      |                                         |                      |                      | P5 <sub>3</sub> PCR | P5 <sub>2</sub> PCR  | P5₁PCR               | P5₀PCR               | ポート 5         |
| H'DC         | DADR0      | 8     |                      |                                         |                      |                      |                     |                      |                      |                      | D/A 変換器       |
| H'DD         | DADR1      | 8     |                      |                                         |                      |                      |                     |                      |                      |                      |               |
| H'DE         | DACR       | 8     | DAOE1                | DAOE0                                   | DAE                  |                      |                     |                      |                      |                      |               |
| H'DF         | リザーブ領地     | 或(アクセ | ス禁止)                 |                                         | <u> </u>             |                      | <u> </u>            |                      |                      |                      |               |

| 下位       | レジスタ   | データ     | ビット名  |       |                    |        |        |        |        | モジュール  |              |
|----------|--------|---------|-------|-------|--------------------|--------|--------|--------|--------|--------|--------------|
| アド<br>レス | 名      | バス幅     | ビット7  | ビット6  | ビット5               | ビット4   | ビット3   | ビット2   | ビット1   | ビット0   | 名            |
| H'E0     | ADDRAH | 8       | AD9   | AD8   | AD7                | AD6    | AD5    | AD4    | AD3    | AD2    | A/D 変換器      |
| H'E1     | ADDRAL | 8       | AD1   | AD0   |                    |        |        |        |        |        |              |
| H'E2     | ADDRBH | 8       | AD9   | AD8   | AD7                | AD6    | AD5    | AD4    | AD3    | AD2    |              |
| H'E3     | ADDRBL | 8       | AD1   | AD0   |                    |        |        |        |        |        |              |
| H'E4     | ADDRCH | 8       | AD9   | AD8   | AD7                | AD6    | AD5    | AD4    | AD3    | AD2    |              |
| H'E5     | ADDRCL | 8       | AD1   | AD0   |                    |        |        |        |        |        |              |
| H'E6     | ADDRDH | 8       | AD9   | AD8   | AD7                | AD6    | AD5    | AD4    | AD3    | AD2    |              |
| H'E7     | ADDRDL | 8       | AD1   | AD0   |                    |        |        |        |        |        |              |
| H'E8     | ADCSR  | 8       | ADF   | ADIE  | ADST               | SCAN   | CKS    | CH2    | CH1    | CH0    |              |
| H'E9     | ADCR   | 8       | TRGE  |       |                    |        |        |        |        |        |              |
| H'EA     | リザーブ領地 | 或(アクセ)  | ス禁止)  | I     |                    | I      | I      | I      | I      |        |              |
| H'EB     |        |         |       |       |                    |        |        |        |        |        |              |
| H'EC     | ABWCR  | 8       | ABW7  | ABW6  | ABW5               | ABW4   | ABW3   | ABW2   | ABW1   | ABW0   | バスコント        |
| H'ED     | ASTCR  | 8       | AST7  | AST6  | AST5               | AST4   | AST3   | AST2   | AST1   | AST0   | ローラ          |
| HEE      | WCR    | 8       |       |       |                    |        | WMS1   | WMS0   | WC1    | WC0    |              |
| H'EF     | WCER   | 8       | WCE7  | WCE6  | WCE5               | WCE4   | WCE3   | WCE2   | WCE1   | WCE0   |              |
| H'F0     | リザーブ領地 | 或 (アクセ. | ス禁止)  |       |                    |        |        |        |        |        |              |
| H'F1     | MDCR   | 8       |       |       |                    |        |        | MDS2   | MDS1   | MDS0   | システム         |
| H'F2     | SYSCR  | 8       | SSBY  | STS2  | STS1               | STS0   | UE     | NMIEG  |        | RAME   | 制御           |
| H'F3     | BRCR   | 8       | A23E  | A22E  | A21E               |        |        |        |        | BRLE   | バスコント<br>ローラ |
| H'F4     | ISCR   | 8       |       |       | IRQ5SC             | IRQ4SC | IRQ3SC | IRQ2SC | IRQ1SC | IRQ0SC | 割込みコン        |
| H'F5     | IER    | 8       |       |       | IRQ5E              | IRQ4E  | IRQ3E  | IRQ2E  | IRQ1E  | IRQ0E  | トローラ         |
| H'F6     | ISR    | 8       |       |       | IRQ5F              | IRQ4F  | IRQ3F  | IRQ2F  | IRQ1F  | IRQ0F  |              |
| H'F7     | リザーブ領地 | 或 (アクセ. | ス禁止)  |       |                    |        |        | •      | •      | •      |              |
| H'F8     | IPRA   | 8       | IPRA7 | IPRA6 | IPRA5              | IPRA4  | IPRA3  | IPRA2  | IPRA1  | IPRA0  |              |
| H'F9     | IPRB   | 8       | IPRB7 | IPRB6 | IPRB5              |        | IPRB3  | IPRB2  | IPRB1  |        |              |
| H'FA     | リザーブ領地 | 或 (アクセ  | ス禁止)  |       |                    |        |        |        |        |        |              |
| H'FB     |        |         |       |       |                    |        |        |        |        |        |              |
| H'FC     |        |         |       |       |                    |        |        |        |        |        |              |
| H'FD     |        |         |       |       |                    |        |        |        |        |        |              |
| H'FE     |        |         |       |       |                    |        |        |        |        |        |              |
| H'FF     |        |         |       |       | → <b>4</b> % → (1) |        |        |        |        |        |              |

- 【注】\*1 出力トリガの設定によりアドレスが変化します。
  - \*2 TCSR、TCNT、RSTCSR のライトについては「12.2.4 レジスタ書換え時の注意」を参照してください。

## 【記号説明】

DMC : DMA コントローラ

ITU : 16 ビットインテグレーテッドタイマユニット TPC : プログラマブルタイミングパターンコントローラ

WDT : ウォッチドッグタイマ

SCI : シリアルコミュニケーションインターフェース

# B.2 機能一覧



# H'20、H'21、H'22、H'23: メモリアドレスレジスタ 0A R、E、H、L MAR0A R、E、H、L: DMAC0

| ビット:  | 31  | 30  | 29  | 28  | 27  | 26          | 25  | 24  | 23       | 22  | 21  | 20  | 19   | 18  | 17  | 16  |
|-------|-----|-----|-----|-----|-----|-------------|-----|-----|----------|-----|-----|-----|------|-----|-----|-----|
|       |     |     |     |     |     |             |     |     |          |     |     |     |      |     |     |     |
| 初期値:  |     |     |     |     |     |             |     | 不   | 定        |     |     |     |      |     |     |     |
| R/W : |     |     |     |     |     |             |     | ر   | R/W      | R/W | R/W | R/W | R/W  | R/W | R/W | R/W |
|       |     |     |     | MAR | 0AR |             |     |     |          |     |     | MAR | OAE  |     |     |     |
| ビット:  | 15  | 14  | 13  | 12  | 11  | 10          | 9   | 8   | 7        | 6   | 5   | 4   | 3    | 2   | 1   | 0   |
|       |     |     |     |     |     |             |     |     |          |     |     |     |      |     |     |     |
| 初期値:  |     |     |     | 不   | 定   |             |     |     |          |     |     | 不   | 定    |     |     |     |
| R/W : | R/W | R/W | R/W | R/W | R/W | R/W         | R/W | R/W | R/W      | R/W | R/W | R/W | R/W  | R/W | R/W | R/W |
|       |     |     |     | MAR | 0AH |             |     |     |          |     |     | MAR | ROAL |     |     |     |
|       |     |     |     |     |     |             |     |     |          |     |     |     |      |     |     |     |
|       |     |     | ソ   | ースフ | ァドレ | ノ<br>ス<br>ま | たはっ | デステ | ゙<br>ィネ・ | ーシ= | ンア  | ドレ  | スを訳  | 定   |     |     |

# H'24、H'25: 転送カウントレジスタ 0A H、L ETCR0A H、L: DMAC0

ショートアドレスモード

(1) I/O モードまたはアイドルモード



## (2) リピートモード



# H'24、H'25: 転送カウントレジスタ 0A H、L ETCR0A H、L: DMAC0

(前頁より続く)

フルアドレスモード

## (1) ノーマルモード



転送カウンタ

## (2) ブロック転送モード



# H'26:I/O アドレスレジスタ 0A IOAR0A:DMAC0



ショートアドレスモード: ソースアドレスまたはデスティネーション

アドレスを設定

フルアドレスモード : 未使用

## H'27:データトランスファコントロールレジスタ 0A DTCR0A: DMAC0

### ショートアドレスモード



(次頁へ続く)

## H'27:データトランスファコントロールレジスタ 0A DTCR0A: DMAC0

(前頁より続く)

フルアドレスモード



# H'28、H'29、H'2A、H'2B: メモリアドレスレジスタ 0B R、E、H、L MAR0B R、E、H、L: DMAC0

| ビット:  | 31  | 30  | 29  | 28  | 27  | 26  | 25  | 24  | 23  | 22  | 21  | 20  | 19  | 18  | 17  | 16  |
|-------|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|
|       |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |
| 初期値:  |     |     |     |     |     |     |     | 不   | 定   |     |     |     |     |     |     |     |
| R/W : |     |     |     |     |     |     |     |     | R/W | R/W | R/W | R/W | R/W | R/W | R/W | R/W |
|       |     |     |     | MAR | 0BR |     |     |     |     |     |     | MAR | 0BE |     |     |     |
| ビット:  | 15  | 14  | 13  | 12  | 11  | 10  | 9   | 8   | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|       |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |
| 初期値:  |     |     |     | 不   | 定   |     |     |     |     |     |     | 不   | 定   |     |     |     |
| R/W : | R/W | R/W | R/W | R/W | R/W | R/W | R/W | R/W | R/W | R/W | R/W | R/W | R/W | R/W | R/W | R/W |
|       |     |     |     | MAR | 0BH |     |     |     |     |     |     | MAR | 0BL |     |     |     |
|       |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |
|       |     |     | 1)  | ースフ | フドレ | スま  | たはっ | デステ | ィネ・ | ーショ | シア  | ドレ  | スを訳 | 定   |     |     |

# H'2C、H'2D: 転送カウントレジスタ 0B H、L ETCR0B H、L: DMAC0

ショートアドレスモード

(1) I/O モードまたはアイドルモード



## (2) リピートモード



# H'2C、H'2D:転送カウントレジスタ 0B H、L ETCR0B H、L:DMAC0

(前頁より続く)

フルアドレスモード

## (1) ノーマルモード



 $\mathsf{R/W} \quad : \quad \underline{\mathsf{R/W}} \; \mathsf{R/W} \; \mathsf{R$ 

未使用

## (2) ブロック転送モード



ブロック転送カウンタ

## H'2E: I/O アドレスレジスタ 0B IOAR0B: DMAC0



ショートアドレスモード: ソースアドレスまたはデスティネーション

アドレスを設定

フルアドレスモード : 未使用

## H'2F:データトランスファコントロールレジスタ 0B DTCR0B: DMAC0

### ショートアドレスモード



0 データ転送を禁止 1 データ転送を許可

(次頁へ続く)

# H'2F: データトランスファコントロールレジスタ 0B DTCR0B: DMAC0

(前頁より続く)

フルアドレスモード

| ビット:  | 7    | 6   | 5    | 4     | 3   | 2     | 1     | 0     |
|-------|------|-----|------|-------|-----|-------|-------|-------|
|       | DTME |     | DAID | DAIDE | TMS | DTS2B | DTS1B | DTS0B |
| 初期値:  | 0    | 0   | 0    | 0     | 0   | 0     | 0     | 0     |
| R/W : | R/W  | R/W | R/W  | R/W   | R/W | R/W   | R/W   | R/W   |
|       |      |     |      |       |     |       |       |       |

| データ   | トランフフ | マヤレク | <b>►2B~0B</b> - |
|-------|-------|------|-----------------|
| , – , | にノノスノ | アヒレン | 1 2 D ~ UD -    |

| <u> </u> | <i></i> | , , <u></u> | 7   12B ~ UB —       |                    |
|----------|---------|-------------|----------------------|--------------------|
| ビット2     | ビット1    | ビット0        | データ転送                | の起動要因              |
| DTS2B    | DTS1B   | DTS0B       | ノーマルモード              | ブロック転送モード          |
|          |         | 0           | オートリクエスト ( バーストモード ) | ITUチャネル0のコンペアマッチ / |
|          | _       | U           |                      | インプットキャプチャA割込みで起動  |
|          | 0       | 4           | 使用できません              | ITUチャネル1のコンペアマッチ / |
| 0        |         | l I         |                      | インプットキャプチャA割込みで起動  |
| 0        |         | 0           | オートリクエスト             | ITUチャネル2のコンペアマッチ / |
|          | _       | 0           | (サイクルスチールモード)        | インプットキャプチャA割込みで起動  |
|          | ı       |             | 使用できません              | ITUチャネル3のコンペアマッチ / |
|          |         | 1           |                      | インプットキャプチャA割込みで起動  |
|          | 0       | 0           | 使用できません              | 使用できません            |
|          | 0       | 1           | 使用できません              | 使用できません            |
| 1        | 1       | 0           | DREQ端子の立下がりで起動       | DREQ端子の立下がりで起動     |
|          | '       | 1           | DREQ端子のLowレベルで起動     | 使用できません            |

ト ■ フロック転送モード時、デスティネーション側をブロックエリアとして転送 ■ プロック転送モード時、ソース側をブロックエリアとして転送

デスティネーションアドレスインクリメント / デクリメント (ビット5) デスティネーションアドレスインクリメント / デクリメントイネーブル (ビット4)

| ビット5 | ビット4  | インクリメント / デクリメントイネーブル           |
|------|-------|---------------------------------|
| DAID | DAIDE | 1 フクリメント / デクリメント 1 ネーフル        |
|      | 0     | MARB固定                          |
| 0    | 1     | インクリメント:DTSZ=0のとき、転送後MARBを+1    |
|      | ı     | DTSZ=1のとき、転送後MARBを+2            |
|      | 0     | MARB固定                          |
| 1    | 1     | デクリメント : DTSZ=0のとき、転送後MARBを - 1 |
|      | 1     | DTSZ=1のとき、転送後MARBを - 2          |

## データトランスファマスタイネーブル

0 データ転送を禁止 1 データ転送を許可

# H'30、H'31、H'32、H'33: メモリアドレスレジスタ 1A R、E、H、L MAR1A R、E、H、L: DMAC1



機能はDMAC0と同じです。

## H'34, H'35: 転送カウントレジスタ 1A H、L ETCR1A H、L: DMAC1



機能はDMAC0と同じです。

## H'36:I/O アドレスレジスタ 1A IOAR1A:DMAC1



機能はDMAC0と同じです。

# H'37: データトランスファコントロールレジスタ 1A DTCR1A: DMAC1 ショートアドレスモード

| ビット:  | 7   | 6    | 5    | 4   | 3    | 2    | 1    | 0    |
|-------|-----|------|------|-----|------|------|------|------|
|       | DTE | DTSZ | DTID | RPE | DTIE | DTS2 | DTS1 | DTS0 |
| 初期値:  | 0   | 0    | 0    | 0   | 0    | 0    | 0    | 0    |
| R/W : | R/W | R/W  | R/W  | R/W | R/W  | R/W  | R/W  | R/W  |

## フルアドレスモード

| ビット:  | 7   | 6    | 5    | 4     | 3    | 2     | 1     | 0     |
|-------|-----|------|------|-------|------|-------|-------|-------|
|       | DTE | DTSZ | SAID | SAIDE | DTIE | DTS2A | DTS1A | DTS0A |
| 初期値:  | 0   | 0    | 0    | 0     | 0    | 0     | 0     | 0     |
| R/W : | R/W | R/W  | R/W  | R/W   | R/W  | R/W   | R/W   | R/W   |

機能はDMAC0と同じです。

# H'38、H'39、H'3A、H'3B: メモリアドレスレジスタ 1B R、E、H、L MAR1B R、E、H、L: DMAC1



機能はDMAC0と同じです。

## H'3C、H'3D: 転送カウントレジスタ 1BH、L ETCR1BH、L: DMAC1





機能はDMAC0と同じです。

# H'3E: I/O アドレスレジスタ 1B IOAR1B: DMAC1

| ビット:  | 7   | 6   | 5   | 4   | 3     | 2   | 1   | 0   |
|-------|-----|-----|-----|-----|-------|-----|-----|-----|
|       |     |     |     |     |       |     |     |     |
| 初期値:  |     |     |     | 不   | <br>定 |     |     |     |
| R/W : | R/W | R/W | R/W | R/W | R/W   | R/W | R/W | R/W |

機能はDMAC0と同じです。

# H'3F: データトランスファコントロールレジスタ 1B DTCR1B: DMAC1 ショートアドレスモード

| ビット:    | 7   | 6    | 5    | 4   | 3    | 2    | 1    | 0    |
|---------|-----|------|------|-----|------|------|------|------|
|         | DTE | DTSZ | DTID | RPE | DTIE | DTS2 | DTS1 | DTS0 |
| 初期値:    | 0   | 0    | 0    | 0   | 0    | 0    | 0    | 0    |
| R/\// · | R/M | R/M  | R/M  | R/W | R/M  | R/W  | R/M  | R/W  |

## フルアドレスモード

| ビット:  | 7    | 6   | 5    | 4     | 3   | 2     | 1     | 0     |
|-------|------|-----|------|-------|-----|-------|-------|-------|
|       | DTME |     | DAID | DAIDE | TMS | DTS2B | DTS1B | DTS0B |
| 初期値:  | 0    | 0   | 0    | 0     | 0   | 0     | 0     | 0     |
| R/W : | R/W  | R/W | R/W  | R/W   | R/W | R/W   | R/W   | R/W   |

機能はDMAC0と同じです。

# H'40: フラッシュメモリコントロールレジスタ1 FLMCR1: フラッシュメモリ



【注】\* モード5、6、7(内蔵フラッシュメモリが有効)のとき初期値はH'00になります。 モード1、2、3、4(内蔵フラッシュメモリが無効)のときは、リードすると常にH'FFが読み出され、 ライトも無効となります。

## H'41: フラッシュメモリコントロールレジスタ2 FLMCR2: フラッシュメモリ



【注】\* モード5、6、7(内蔵フラッシュメモリが有効)のとき初期値はH'00になります。 モード1、2、3、4(内蔵フラッシュメモリが無効)のときは、リードすると常にH'FFが読み出され、 ライトも無効となります。

## H'42:消去ブロック指定レジスタ1 EBR1:フラッシュメモリ

ビット: 7 6 5 4 3 2 1 0 EB7 EB6 EB5 EB4 EB3 EB2 EB1 EB0 初期值\*: 0 0 0 0 0 0 0 0 R/W : R/W\* R/W\* R/W\* R/W\* R/W\* R/W\* R/W\* R/W\* 消去ブロック指定ビット1 消去プロテクト状態 消去可能状態 1

【注】\* モード5、6、7(内蔵ROMが有効)のとき初期値はH'00になります。モード1、2、3、4(内蔵ROMが無効)のときは、リードすると常にH'FFが読み出され、ライトも無効となります。

## H'43:消去ブロック指定レジスタ2 EBR2:フラッシュメモリ



【注】\* モード5、6、7(内蔵ROMが有効)のとき初期値はH'00になります。 モード1、2、3、4(内蔵ROMが無効)のときは、リードすると常にH'FFが読み出され、 ライトも無効となります。

H'47:RAM コントロールレジスタ RAMCR:フラッシュメモリ

| ビット:  | 7 | 6 | 5 | 4 | 3     | 2     | 1                | (    | )                   |
|-------|---|---|---|---|-------|-------|------------------|------|---------------------|
|       |   |   |   |   | RAMS  | RAM2  | RAM <sup>2</sup> | I RA | MO                  |
| 初期値:  | 1 | 1 | 1 | 1 | 0     | 0     | 0                | . (  | )                   |
| R/W : | R | R | R | R | R/W   | R/W   | R/W              | R/   | W                   |
|       |   |   |   |   |       |       |                  |      | _                   |
|       |   |   |   |   | RAMセ! | ノクト、F | RAM2 ~ (         | )    |                     |
|       |   |   |   |   | ビット3  | ビット2  | ビット1             | ビット0 | RAMエリア              |
|       |   |   |   |   | RAMS  | RAM2  | RAM1             | RAM0 | KAWILTY             |
|       |   |   |   |   | 0     | 1/0   | 1/0              | 1/0  | H'FFE000 ~ H'FFEFFF |
|       |   |   |   |   |       |       | 0                | 0    | H'000000 ~ H'000FFF |
|       |   |   |   |   |       | 0     | U                | 1    | H'001000 ~ H'001FFF |
|       |   |   |   |   |       | 0     | 4                | 0    | H'002000 ~ H'002FFF |
|       |   |   |   |   | 1     |       | 1                | 1    | H'003000 ~ H'003FFF |
|       |   |   |   |   | '     |       | 0                | 0    | H'004000 ~ H'004FFF |
|       |   |   |   |   |       | 1     | 0                | 1    | H'005000 ~ H'005FFF |
|       |   |   |   |   |       | '     | 4                | 0    | H'006000 ~ H'006FFF |

# H'5C D/A スタンバイコントロールレジスタ DASTCR:システム制御

H'007000 ~ H'007FFF



# H'5D:分周比コントロールレジスタ DIVCR:システム制御



## H'5E: モジュールスタンバイコントロールレジスタ MSTCR: システム制御



## H'5F:チップセレクトコントロールレジスタ CSCR:システム制御



# H'60: タイマスタートレジスタ TSTR: ITU (共通)



# H'61: タイマシンクロレジスタ TSNC: ITU (共通)



# H'62:タイマモードレジスタ TMDR:ITU(共通)



# H'63:タイマファンクションコントロールレジスタ TFCR:ITU(共通)



### コンビネーションモード1、0

| ビット5 | ビット4 | チャネル3、4の動作モードの指定              |
|------|------|-------------------------------|
| CMD1 | CMD0 | テャイル3、4の動作モードの指定              |
| 0    | 0    | チャネル3、4は通常動作                  |
| 0    | 1    | デヤイル3、4は世帯動1F<br>             |
| 1    | 0    | チャネル3、4を組み合わせ、相補PWMモードで動作     |
| ı    | 1    | チャネル3、4を組み合わせ、リセット同期PWMモードで動作 |

### H'64:タイマコントロールレジスタ 0 TCR0:ITU0



#### カウンタクリア1、0

| ビット6  | ビット5  | TCNTのクリアソース                       |
|-------|-------|-----------------------------------|
| CCLR1 | CCLR0 | TCN1009079-X                      |
| 0     | 0     | TCNTのクリア禁止                        |
| U     | 1     | GRAのコンペアマッチ / インプットキャプチャでTCNTをクリア |
|       | 0     | GRBのコンペアマッチ / インプットキャプチャでTCNTをクリア |
| 1     | 4     | 同期クリア。同期動作中の他のタイマのカウンタクリアに同期      |
|       | I     | してTCNTをクリア                        |

# H'65: タイマ I/O コントロールレジスタ TIOR0: ITU0

| ビット:  | 7 | 6    | 5    | 4    | 3 | 2    | 1    | 0    |
|-------|---|------|------|------|---|------|------|------|
|       |   | IOB2 | IOB1 | IOB0 |   | IOA2 | IOA1 | IOA0 |
| 初期値:  | 1 | 0    | 0    | 0    | 1 | 0    | 0    | 0    |
| R/W : |   | R/W  | R/W  | R/W  |   | R/W  | R/W  | R/W  |
|       |   |      |      |      |   |      |      |      |

| 1/0コン | トロール | A2~0 — |            |                        |  |  |  |  |  |  |  |
|-------|------|--------|------------|------------------------|--|--|--|--|--|--|--|
| ビット2  | ビット1 | ビット0   |            | GRAの機能の選択              |  |  |  |  |  |  |  |
| IOA2  | IOA1 | IOA0   |            | GRAの機能の選択              |  |  |  |  |  |  |  |
|       | 0    | 0      |            | コンペアマッチによる端子出力禁止       |  |  |  |  |  |  |  |
| 0     |      | 1      | GRAはアウトプット | GRAのコンペアマッチで0出力        |  |  |  |  |  |  |  |
| 0     | 1    | 0      | コンペアレジスタ   | GRAのコンペアマッチで1出力        |  |  |  |  |  |  |  |
|       |      | 1      |            | GRAのコンペアマッチでトグル出力      |  |  |  |  |  |  |  |
|       | _    | 0      |            | 立上がりエッジでGRAへインプットキャプチャ |  |  |  |  |  |  |  |
| 1     | 0    | 1      | GRAはインプット  | 立下がりエッジでGRAへインプットキャプチャ |  |  |  |  |  |  |  |
| '     | 4    | 0      | キャプチャレジスタ  | 立上がり / 立下がり両エッジでGRAへ   |  |  |  |  |  |  |  |
|       | T    | 1      |            | インプットキャプチャ             |  |  |  |  |  |  |  |

| 1/0コン1 | /OコントロールB2~0 |      |            |                        |  |  |  |  |  |  |  |
|--------|--------------|------|------------|------------------------|--|--|--|--|--|--|--|
| ビット6   | ビット5         | ビット4 |            | GRBの機能の選択              |  |  |  |  |  |  |  |
| IOB2   | IOB1         | IOB0 |            | GNDの機能の送が、             |  |  |  |  |  |  |  |
|        | 0            | 0    |            | コンペアマッチによる端子出力禁止       |  |  |  |  |  |  |  |
| 0      |              | 1    | GRBはアウトプット | GRBのコンペアマッチで0出力        |  |  |  |  |  |  |  |
| 0      | 1            | 0    | コンペアレジスタ   | GRBのコンペアマッチで1出力        |  |  |  |  |  |  |  |
|        |              | 1    |            | GRBのコンペアマッチでトグル出力      |  |  |  |  |  |  |  |
|        | 0            | 0    |            | 立上がりエッジでGRBへインプットキャプチャ |  |  |  |  |  |  |  |
| 1      | 0            | 1    | GRBはインプット  | 立下がりエッジでGRBへインプットキャプチャ |  |  |  |  |  |  |  |
| 1 1    | 1            | 0    | キャプチャレジスタ  | 立上がり/立下がり両エッジでGRBへ     |  |  |  |  |  |  |  |
|        | ı            | 1    |            | インプットキャプチャ             |  |  |  |  |  |  |  |

# H'66:タイマインタラプトイネーブルレジスタ 0 TIER0:ITU0



オーバフローインタラプトイネーブル

 0
 OVFフラグによる割込み(OVI)要求を禁止

 1
 OVFフラグによる割込み(OVI)要求を許可

### H'67: タイマステータスレジスタ 0 TSR0: ITU0



【注】\* フラグクリアのための0ライトのみ可能です。

### H'68、H'69:タイマカウンタ0H、L TCNT0H、L:ITU0



### H'6A、H'6B:ジェネラルレジスタ A0 H、L GRA0 H、L:ITU0

アウトプットコンペア/インプットキャプチャ兼用レジスタ

### H'6C、H'6D:ジェネラルレジスタBOH、L GRBOH、L:ITU0

アウトプットコンペア / インプットキャプチャ兼用レジスタ

### H'6E:タイマコントロールレジスタ1 TCR1:ITU1

ビット: 6 4 3 0 CCLR1 CCLR0 CKEG1 CKEG0 TPSC2 TPSC1 TPSC0 初期値: 0 0 0 0 0 0 0 R/W R/W R/W R/W R/W : R/W R/W R/W

機能はITU0と同じです。

### H'6F:タイマ I/O コントロールレジスタ 1 TIOR1: ITU1

| ビット:  | 7 | 6    | 5    | 4    | 3 | 2    | 1    | 0    |
|-------|---|------|------|------|---|------|------|------|
|       |   | IOB2 | IOB1 | IOB0 |   | IOA2 | IOA1 | IOA0 |
| 初期値:  | 1 | 0    | 0    | 0    | 1 | 0    | 0    | 0    |
| R/W : |   | R/W  | R/W  | R/W  |   | R/W  | R/W  | R/W  |

機能はITU0と同じです。

# H'70: タイマインタラプトイネーブルレジスタ1 TIER1: ITU1

| ビット:  | 7 | 6 | 5 | 4 | 3 | 2    | 1     | 0     |
|-------|---|---|---|---|---|------|-------|-------|
|       |   |   |   |   |   | OVIE | IMIEB | IMIEA |
| 初期値:  | 1 | 1 | 1 | 1 | 1 | 0    | 0     | 0     |
| R/W : |   |   |   |   |   | R/W  | R/W   | R/W   |

### H'71: タイマステータスレジスタ 1 TSR1: ITU1



機能はITU0と同じです。

【注】\* フラグクリアのための0ライトのみ可能です。

### H'72、H'73:タイマカウンタ1H、L TCNT1H、L:ITU1



### H'74、H'75:ジェネラルレジスタ A1 H、L GRA1 H、L:ITU1



 $\mathsf{R/W}: \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \ \mathsf{R/W} \$ 

機能はITU0と同じです。

### H'76、H'77:ジェネラルレジスタ B1 H、L GRB1 H、L: ITU1



### H'78: タイマコントロールレジスタ2 TCR2: ITU2

ビット: 7 6 5 4 3 2 1 0 CCLR1 TPSC2 TPSC1 TPSC0 CCLR0 CKEG1 CKEG0 初期値: 0 0 0 0 0 0 0 R/W: R/W R/W R/W R/W R/W R/W R/W

機能はITU0と同じです。

【注】 チャネル2を位相計数モードに設定したとき、TPSC2~TPSC0ビットによる カウントクロックの選択は無効となります。

### H'79:タイマ I/O コントロールレジスタ 2 TIOR2: ITU2

| ビット:  | 7 | 6    | 5    | 4    | 3 | 2    | 1    | 0    |
|-------|---|------|------|------|---|------|------|------|
|       |   | IOB2 | IOB1 | IOB0 |   | IOA2 | IOA1 | IOA0 |
| 初期値:  | 1 | 0    | 0    | 0    | 1 | 0    | 0    | 0    |
| R/W : |   | R/W  | R/W  | R/W  |   | R/W  | R/W  | R/W  |

機能はITU0と同じです。

# H'7A:タイマインタラプトイネーブルレジスタ2 TIER2:ITU2



### H'7B:タイマステータスレジスタ2 TSR2:ITU2



【注】\* フラグクリアのための0ライトのみ可能です。

### H'7C、H'7D:タイマカウンタ2H、L TCNT2H、L:ITU2



位相計数モード時:アップ/ダウンカウンタ その他のモード時:アップカウンタ

# H'7E、H'7F:ジェネラルレジスタ A2 H、L GRA2 H、L:ITU2



R/W: R/W R/W R/W R/W R/W R/W R/W R/W R/W R/W R/W R/W R/W R/W R/W

### H'80、H'81:ジェネラルレジスタ B2 H、L GRB2 H、L:ITU2

 ビット:
 15
 14
 13
 12
 11
 10
 9
 8
 7
 6
 5
 4
 3
 2
 1
 0

 初期値:
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1</td

機能はITU0と同じです。

### H'82:タイマコントロールレジスタ3 TCR3:ITU3

| ビット:  | 7 | 6     | 5     | 4     | 3     | 2     | 1     | 0     |
|-------|---|-------|-------|-------|-------|-------|-------|-------|
|       |   | CCLR1 | CCLR0 | CKEG1 | CKEG0 | TPSC2 | TPSC1 | TPSC0 |
| 初期値:  | 1 | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| R/W : |   | R/W   |

機能はITU0と同じです。

# H'83: タイマ I/O コントロールレジスタ 3 TIOR3: ITU3

| ビット:  | 7 | 6    | 5    | 4    | 3 | 2    | 1    | 0    |
|-------|---|------|------|------|---|------|------|------|
|       |   | IOB2 | IOB1 | IOB0 |   | IOA2 | IOA1 | IOA0 |
| 初期値:  | 1 | 0    | 0    | 0    | 1 | 0    | 0    | 0    |
| R/W : |   | R/W  | R/W  | R/W  |   | R/W  | R/W  | R/W  |

機能はITU0と同じです。

### H'84: タイマインタラプトイネーブルレジスタ3 TIER3: ITU3

| ビット:  | 7 | 6 | 5 | 4 | 3 | 2    | 1     | 0     |
|-------|---|---|---|---|---|------|-------|-------|
|       |   |   |   |   |   | OVIE | IMIEB | IMIEA |
| 初期値:  | 1 | 1 | 1 | 1 | 1 | 0    | 0     | 0     |
| R/W : |   |   |   |   |   | R/W  | R/W   | R/W   |

### H'85: タイマステータスレジスタ3 TSR3: ITU3



【注】\* フラグクリアのための0ライトのみ可能です。

### H'86、H'87:タイマカウンタ3H、L TCNT3H、L:ITU3



相補PWMモード時: アップ / ダウンカウンタ その他のモード時: アップカウンタ

### H'88、H'89:ジェネラルレジスタ A3 H、L GRA3 H、L:ITU3



### H'8A、H'8B:ジェネラルレジスタ B3 H、L GRB3 H、L: ITU3



# H'8C、H'8D:バッファレジスタ A3 H、L BRA3 H、L:ITU3

バッファ動作時にGRAと組み合わせて使用

# H'8E、H'8F:バッファレジスタB3H、L BRB3H、L:ITU3

 $\mathsf{R/W} \quad : \quad \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W}$ 

バッファ動作時にGRBと組み合わせて使用

# H'90:タイマアウトプットマスタイネーブルレジスタ TOER:ITU(共通)



#### マスタイネーブルTOCXB4

0TFCRの設定にかかわらず、TOCXB4端子は出力禁止1TFCRの設定に従い、TOCXB4端子は出力許可

### H'91:タイマアウトプットコントロールレジスタ TOCR:ITU(共通)



【注】\* 外部トリガ発生時、TOERのビット5~0が0にクリアされ、ITU出力が禁止されます。

### H'92:タイマコントロールレジスタ4 TCR4:ITU4

| ビット:  | 7 | 6     | 5     | 4     | 3     | 2     | 1     | 0     |
|-------|---|-------|-------|-------|-------|-------|-------|-------|
|       |   | CCLR1 | CCLR0 | CKEG1 | CKEG0 | TPSC2 | TPSC1 | TPSC0 |
| 初期値:  | 1 | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| R/W : |   | R/W   |

機能はITU0と同じです。

### H'93:タイマ I/O コントロールレジスタ 4 TIOR4: ITU4

| ビット:  | 7 | 6    | 5    | 4    | 3 | 2    | 1    | 0    |
|-------|---|------|------|------|---|------|------|------|
|       |   | IOB2 | IOB1 | IOB0 |   | IOA2 | IOA1 | IOA0 |
| 初期值:  | 1 | 0    | 0    | 0    | 1 | 0    | 0    | 0    |
| R/W : |   | R/W  | R/W  | R/W  |   | R/W  | R/W  | R/W  |

# H'94: タイマインタラプトイネーブルレジスタ4 TIER4: ITU4

| ビット:  | 7 | 6 | 5 | 4 | 3 | 2    | 1     | 0     |
|-------|---|---|---|---|---|------|-------|-------|
|       |   |   |   |   |   | OVIE | IMIEB | IMIEA |
| 初期値:  | 1 | 1 | 1 | 1 | 1 | 0    | 0     | 0     |
| R/W : |   |   |   |   |   | R/W  | R/W   | R/W   |

機能はITU0と同じです。

### H'95: タイマステータスレジスタ4 TSR4: ITU4

| ビット:  | 7 | 6 | 5 | 4 | 3 | 2      | 1      | 0      |
|-------|---|---|---|---|---|--------|--------|--------|
|       |   |   |   |   |   | OVF    | IMFB   | IMFA   |
| 初期値:  | 1 | 1 | 1 | 1 | 1 | 0      | 0      | 0      |
| R/W : |   |   |   |   |   | R/(W)* | R/(W)* | R/(W)* |

機能はITU0と同じです。

【注】\* フラグクリアのための0ライトのみ可能です。

### H'96、H'97:タイマカウンタ4H、L TCNT4H、L:ITU4



機能はITU3と同じです。

### H'98、H'99: ジェネラルレジスタ A4 H、L GRA4 H、L: ITU4



R/W: R/W R/W R/W R/W R/W R/W R/W R/W R/W R/W R/W R/W R/W R/W R/W R/W

H'9A、H'9B:ジェネラルレジスタB4H、L GRB4H、L:ITU4

 $\mathsf{R/W} \quad : \quad \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W}$ 

機能はITU3と同じです。

H'9C、H'9D:バッファレジスタ A4 H、L BRA4 H、L:ITU4

 ビット:
 15
 14
 13
 12
 11
 10
 9
 8
 7
 6
 5
 4
 3
 2
 1
 0

 初期値:
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1
 1</td

 $\mathsf{R/W} \quad : \quad \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W} \; \mathsf{R/W}$ 

機能はITU3と同じです。

H'9E、H'9F:バッファレジスタB4H、L BRB4H、L:ITU4

# H'A0: TPC 出力モードレジスタ TPMR: TPC



|   |   | TPC出力グループ3は通常動作                              |
|---|---|----------------------------------------------|
| ı | U | 選択されたITUのコンペアマッチAで出力値を更新                     |
|   |   | TPC出力グループ3は、選択されたITUのコンペアマッチA、Bによりノンオーバラップ動作 |
|   |   | マッチA、Bによりノンオーバラップ動作                          |

# H'A1: TPC 出力コントロールレジスタ TPCR: TPC

| ビット:  | 7      | 6      | 5      | 4      | 3      | 2      | 1      | 0      |
|-------|--------|--------|--------|--------|--------|--------|--------|--------|
|       | G3CMS1 | G3CMS0 | G2CMS1 | G2CMS0 | G1CMS1 | G1CMS0 | G0CMS1 | G0CMS0 |
| 初期値:  | 1      | 1      | 1      | 1      | 1      | 1      | 1      | 1      |
| R/W : | R/W    | R/W    | R/W    | R/W    | R/W    | R/W    | R/W    | R/W    |
|       |        |        |        |        |        |        |        |        |

グループ0コンペアマッチセレクト1、

| <u> 7 11 - 7 </u> | ロコンハ   | アマツテビレントに、U                    |
|-------------------|--------|--------------------------------|
| ビット1              | ビット0   | 出力トリガとなるITUのチャネル選択             |
| G0CMS1            | G0CMS0 | 山力トリカとなるロロのテヤネル選択              |
|                   | 0      | TPC出力グループ0 ( TP3 ~ TPo端子 ) の出力 |
| 0                 | U      | トリガはITUチャネル0のコンペアマッチ           |
| U                 | 1      | TPC出力グループ0 ( TP3 ~ TPo端子 ) の出力 |
|                   | '      | トリガはITUチャネル1のコンペアマッチ           |
| 0                 |        | TPC出力グループ0 ( TP3 ~ TPo端子 ) の出力 |
| 1                 | 0      | トリガはITUチャネル2のコンペアマッチ           |
| '                 | 4      | TPC出力グループ0 ( TP3 ~ TPo端子 ) の出力 |
|                   | '      | トリガはITUチャネル3のコンペアマッチ           |

### グループ1コンペアマッチセレクト1、0

| ビット3   | ビット2   | │<br>│ 出力トリガとなるITUのチャネル選択 |
|--------|--------|---------------------------|
| G1CMS1 | G1CMS0 | 山力ドリカとなるロロのデヤネル選択         |
|        | 0      | TPC出力グループ1 (TP7~TP4端子)の出力 |
| 0      | U      | トリガはITUチャネル0のコンペアマッチ      |
| 0      | 1      | TPC出力グループ1 (TP7~TP4端子)の出力 |
|        | ı      | トリガはITUチャネル1のコンペアマッチ      |
|        | 0      | TPC出力グループ1 (TP7~TP4端子)の出力 |
| _      | U      | トリガはITUチャネル2のコンペアマッチ      |
| 1      | 1      | TPC出力グループ1 (TP7~TP4端子)の出力 |
|        | 1      | トリガはITUチャネル3のコンペアマッチ      |

### グループ2コンペアマッチセレクト1、0

| ビット5   | ビット4   | 出力トリガとなるITUのチャネル選択              |
|--------|--------|---------------------------------|
| G2CMS1 | G2CMS0 | 山力ドリカとなるロロのディネル選択               |
|        | 0      | TPC出力グループ2 ( TP11 ~ TP8端子 ) の出力 |
| 0      | U      | トリガはITUチャネル0のコンペアマッチ            |
| 0      | 1      | TPC出力グループ2 ( TP11 ~ TP8端子 ) の出力 |
|        | Į.     | トリガはITUチャネル1のコンペアマッチ            |
|        | 0      | TPC出力グループ2 ( TP11 ~ TP8端子 ) の出力 |
| 4      | U      | トリガはITUチャネル2のコンペアマッチ            |
| '      | 4      | TPC出力グループ2 ( TP11 ~ TP8端子 ) の出力 |
|        | 1      | トリガはITUチャネル3のコンペアマッチ            |

#### グループ3コンペアマッチセレクト1、0

| 110 1  | <u> </u> | , , , , <u> </u>                |
|--------|----------|---------------------------------|
| ビット7   | ビット6     | 出力トリガとなるITUのチャネル選択              |
| G3CMS1 | G3CMS0   | 山力トリカとなるロロのテヤネル選択               |
|        | 0        | TPC出力グループ3(TP15~TP12端子)の出力      |
|        | U        | トリガはITUチャネル0のコンペアマッチ            |
| 0      | 4        | TPC出力グループ3(TP15~TP12端子)の出力      |
|        | '        | トリガはITUチャネル1のコンペアマッチ            |
|        | 0        | TPC出力グループ3( TP15 ~ TP12端子 ) の出力 |
| 1      | U        | トリガはITUチャネル2のコンペアマッチ            |
|        | 1        | TPC出力グループ3( TP15~TP12端子 ) の出力   |
|        |          | トリガはITUチャネル3のコンペアマッチ            |

# H'A2: ネクストデータイネーブルレジスタB NDERB: TPC



#### ネクストデータイネーブル15~8

| ビット7~0  |                             |               |  |  |  |
|---------|-----------------------------|---------------|--|--|--|
| NDER15  | 説                           | 明             |  |  |  |
| ~ NDER8 |                             |               |  |  |  |
|         | TPC出力TP15~TP8を禁             |               |  |  |  |
| 0       | (NDR15~NDR8からPB7~PB0への転送禁止) |               |  |  |  |
| 4       | TPC出力TP15~TP8を許             | 可             |  |  |  |
| 1       | (NDR15~NDR8からPI             | B7~PB0への転送許可) |  |  |  |

# H'A3: ネクストデータイネーブルレジスタ A NDERA: TPC

| ビット:  | 7     | 6     | 5     | 4     | 3     | 2     | 1     | 0     |
|-------|-------|-------|-------|-------|-------|-------|-------|-------|
|       | NDER7 | NDER6 | NDER5 | NDER4 | NDER3 | NDER2 | NDER1 | NDER0 |
| 初期値:  | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| R/W : | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   | R/W   |
|       |       |       |       |       |       |       |       |       |

ネクストデータイネーブル7~0

| ビット7~0  |                            |   |  |  |  |  |
|---------|----------------------------|---|--|--|--|--|
| NDER7   | 説                          | 明 |  |  |  |  |
| ~ NDER0 |                            |   |  |  |  |  |
|         | TPC出力TP7~TP0を禁止            |   |  |  |  |  |
| 0       | (NDR7~NDR0からPA7~PAoへの転送禁止) |   |  |  |  |  |
| 4       | TPC出力TP7~TP0を許可            |   |  |  |  |  |
| Į.      | (NDR7~NDR0からPA7~PA0への転送許可) |   |  |  |  |  |

# H'A4/H'A6:ネクストデータレジスタB NDRB:TPC

TPC 出力グループ 2、3 の出力トリガが同一の場合

#### (1) アドレス: H'FFA4



#### (2) アドレス: H'FFA6



TPC 出力グループ 2、3の出力トリガが異なる場合

#### (1) アドレス: H'FFA4



#### (2) アドレス: H'FFA6



# H'A5/H'A7:ネクストデータレジスタA NDRA: TPC

TPC 出力グループ 0、1 の出力トリガが同一の場合

### (1) アドレス: H'FFA5



### (2) アドレス: H'FFA7



TPC 出力グループ 0、1 の出力トリガが異なる場合

#### (1) アドレス: H'FFA5



### (2) アドレス: H'FFA7



# H'A8: タイマコントロール / ステータスレジスタ TCSR: WDT

| ビット: | 7     | 6                                                           | 5                                                                                       | 4                                                                | 3                                                                  | 2        | 1    | 0            |
|------|-------|-------------------------------------------------------------|-----------------------------------------------------------------------------------------|------------------------------------------------------------------|--------------------------------------------------------------------|----------|------|--------------|
|      | OVF   | WT/ĪT                                                       | TME                                                                                     | · ·                                                              |                                                                    | CKS2     | CKS1 | CKS0         |
| 初期値: | 0     | 0                                                           | 0                                                                                       | 1                                                                | 1                                                                  | 0        | 0    | 0            |
| R/W: | -     | R/W                                                         | R/W                                                                                     | •                                                                | •                                                                  | R/W      | R/W  | R/W          |
| 1000 |       | 1000                                                        |                                                                                         |                                                                  |                                                                    | 1000     | 1000 | 1000         |
|      |       |                                                             |                                                                                         | クロック                                                             | フセレクト                                                              | 2~0      |      |              |
|      |       |                                                             |                                                                                         |                                                                  |                                                                    |          | 0 0  | /2           |
|      |       |                                                             |                                                                                         |                                                                  |                                                                    | 0        | 1    | /32          |
|      |       |                                                             |                                                                                         |                                                                  |                                                                    |          | 1 0  | /64          |
|      |       |                                                             |                                                                                         |                                                                  |                                                                    |          | . 0  | /128<br>/256 |
|      |       |                                                             |                                                                                         |                                                                  |                                                                    |          | 0 1  | /512         |
|      |       |                                                             |                                                                                         |                                                                  |                                                                    | 1        | , 0  | /2048        |
|      |       |                                                             |                                                                                         |                                                                  |                                                                    |          | 1 1  | /4096        |
|      | 0 0 0 | 0 イ<br>1 (ウ<br>1 (ウ<br>クリア条件<br>VF = 1の状<br>VFフラグド<br>セット条件 | ロック・リカー は で で ライト は で で ライト ままま で で ライト ままま こ で ライト まままま まままままままままままままままままままままままままままままま | カウントファイマイネー<br>TCNTはカ<br>CPUへの記<br>クト<br>リタイマを<br>バルタイマ<br>ラヴを発生 | 00にイニシ<br>マップを停]<br>- ブル<br>- ブントアッポ<br>関連<br>選択<br>と選択<br>- ドした後、 | 上のプ開始を許可 | U,   |              |

【注】\* フラグをクリアするための0ライトのみ可能です。

### H'A9 リード時、H'A8 ライト時:タイマカウンタ TCNT:WDT



# H'AB リード時、H'AA ライト時:

リセットコントロール / ステータスレジスタ RSTCSR: WDT



【注】\* ビット7は、フラグをクリアする0ライトのみ可能です。 ビット6は、1セット禁止です。ライトするときは必ず0をライトしてください。

### H'AC: リフレッシュコントロールレジスタ RFSHCR

PSRAMのセルフリフレッシュが可能

### : リフレッシュコントローラ



# H'AD: リフレッシュタイマコントロール / ステータスレジスタ RTMCSR: リフレッシュコントローラ



【注】\* フラグをクリアするための0ライトのみ可能です。

### H'AE: リフレッシュタイマカウンタ RTCNT: リフレッシュコントローラ



H'AF: リフレッシュタイムコンスタントレジスタ RTCOR

: リフレッシュコントローラ



RTCNTとのコンペアマッチ周期を設定

### H'B0:シリアルモードレジスタ SMR:SCIO



# H'B1:ビットレートレジスタ BRR:SCIO



シリアル送信/受信のビットレートを設定

# H'B2:シリアルコントロールレジスタ SCR: SCI0

| ビット:  | 7   | 6   | 5                                   | 4                                                                      | 3                                           | 2                                                          | 1               | 0          |                            |  |  |
|-------|-----|-----|-------------------------------------|------------------------------------------------------------------------|---------------------------------------------|------------------------------------------------------------|-----------------|------------|----------------------------|--|--|
|       | TIE | RIE | TE                                  | RE                                                                     | MPIE                                        | TEIE                                                       | CKE1            | CKE0       |                            |  |  |
| 初期値:  | 0   | 0   | 0                                   | 0                                                                      | 0                                           | 0                                                          | 0               | 0          | I                          |  |  |
| R/W : | R/W | R/W | R/W                                 | R/W                                                                    | R/W                                         | R/W                                                        | R/W             | R/W        |                            |  |  |
|       |     |     |                                     | <u>クロック・</u>                                                           | イネーブリ                                       | k1. 0 —                                                    |                 |            |                            |  |  |
|       |     |     |                                     | ビット1                                                                   | ビット0                                        |                                                            | クロックの           | 選択、出力      | ]の許可                       |  |  |
|       |     |     |                                     | CKE1                                                                   | CKE0                                        | 歩同期式モート                                                    | ウェ ウェ           | フロック / SCI | K端子は入出力ポート                 |  |  |
|       |     |     |                                     |                                                                        | n <u>===</u>                                | ロック同期式モ                                                    |                 |            | K端子は同期クロック出力               |  |  |
|       |     |     |                                     | 0                                                                      | 1 🗀                                         | 歩同期式モート<br> ロック同期式モ                                        |                 |            | K端子はクロック出力<br>K端子は同期クロック出力 |  |  |
|       |     |     |                                     |                                                                        | o 調                                         | 歩同期式モート                                                    | 外部な             | フロック / SCI | K端子はクロック入力                 |  |  |
|       |     |     |                                     | 1 クロック同期式モード 外部クロック / SCK端子は同期クロック /<br>調歩同期式モード 外部クロック / SCK端子はクロック入力 |                                             |                                                            |                 |            |                            |  |  |
|       |     | トラン | マルチブ<br>マルチブ<br>0 マ<br>1 マ<br>シーブイネ | 送信終了<br>プロセッサー<br>ルチプロセルチプロセーブル<br>作を禁止<br>イネーブル<br>イネーブル              | 「割込み (<br>「割込み (<br>インタラフ<br>フッサ割込<br>フッサ割込 | 「ンタラプト<br>TEI)要求を<br>TEI)要求を<br>プトイネーブ<br>みを禁止(〕<br>みを禁止(〕 | :禁止<br>:許可<br>ル |            |                            |  |  |
|       |     |     | データフル<br>データフル                      | 割込み (F<br>割込み (F                                                       | RXI)要求<br>RXI)要求                            | 、受信エラ <b>-</b><br>、受信エラ-                                   |                 |            |                            |  |  |

トランスミットインタラプトイネーブル 0 送信データエンプティ割込み (TXI) 要求を禁止 1 送信データエンプティ割込み(TXI)要求を許可

# H'B3:トランスミットデータレジスタ TDR:SCIO



### H'B4:シリアルステータスレジスタ SSR:SCIO



【注】\* フラグをクリアするための0ライトのみ可能です。

### H'B5:レシーブデータレジスタ RDR:SCI0

| ビット: _ | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|--------|---|---|---|---|---|---|---|---|
|        |   |   |   |   |   |   |   |   |
| 初期値:   | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| R/W :  | R | R | R | R | R | R | R | R |
|        |   |   |   |   |   |   |   |   |

シリアル受信データを格納

### H'B6:スマートカードモードレジスタ SCMR:SCIO



### H'B8:シリアルモードレジスタ SMR:SCI1

| ビット:  | 7   | 6   | 5   | 4   | 3    | 2   | 1    | 0    |
|-------|-----|-----|-----|-----|------|-----|------|------|
|       | C/A | CHR | PE  | O/E | STOP | MP  | CKS1 | CKS0 |
| 初期値:  | 0   | 0   | 0   | 0   | 0    | 0   | 0    | 0    |
| R/W : | R/W | R/W | R/W | R/W | R/W  | R/W | R/W  | R/W  |

機能はSCIOと同じです。

### H'B9:ビットレートレジスタ BRR:SCI1

| ビット:  | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|-------|-----|-----|-----|-----|-----|-----|-----|-----|
|       |     |     |     |     |     |     |     |     |
| 初期値:  | 1   | 1   | 1   | 1   | 1   | 1   | 1   | 1   |
| R/W · | R/W | R/W | R/W | R/W | R/W | R/W | R/W | R/W |

機能はSCIOと同じです。

### H'BA:シリアルコントロールレジスタ SCR:SCI1

| ビット:  | 7   | 6   | 5   | 4   | 3    | 2    | 1    | 0    |
|-------|-----|-----|-----|-----|------|------|------|------|
|       | TIE | RIE | TE  | RE  | MPIE | TEIE | CKE1 | CKE0 |
| 初期値:  | 0   | 0   | 0   | 0   | 0    | 0    | 0    | 0    |
| R/W : | R/W | R/W | R/W | R/W | R/W  | R/W  | R/W  | R/W  |

機能はSCIOと同じです。

# H'BB:トランスミットデータレジスタ TDR:SCI1

| ビット:  | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|-------|-----|-----|-----|-----|-----|-----|-----|-----|
|       |     |     |     |     |     |     |     |     |
| 初期値:  | 1   | 1   | 1   | 1   | 1   | 1   | 1   | 1   |
| R/W : | R/W | R/W | R/W | R/W | R/W | R/W | R/W | R/W |

機能はSCIOと同じです。

# H'BC:シリアルステータスレジスタ SSR: SCI1

| ビット:  | 7      | 6      | 5      | 4      | 3      | 2    | 1   | 0    |
|-------|--------|--------|--------|--------|--------|------|-----|------|
|       | TDRE   | RDRF   | ORER   | FER    | PER    | TEND | MPB | MPBT |
| 初期値:  | 1      | 0      | 0      | 0      | 0      | 1    | 0   | 0    |
| R/W : | R/(W)* | R/(W)* | R/(W)* | R/(W)* | R/(W)* | R    | R   | R/W  |

機能はSCIOと同じです。

【注】\* フラグをクリアするための0ライトのみ可能です。

# H'BD:レシーブデータレジスタ RDR:SCI1

| ビット:  | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|-------|---|---|---|---|---|---|---|---|
|       |   |   |   |   |   |   |   |   |
| 初期値:  | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| R/W : | R | R | R | R | R | R | R | R |

機能はSCIOと同じです。

# H'C0: ポート1データディレクションレジスタ P1DDR: ポート1



# H'C1:ポート2データディレクションレジスタ P2DDR:ポート2



# H'C2: ポート1 データレジスタ P1DR: ポート1



ポート1の各端子のデータを格納

# H'C3: ポート2 データレジスタ P2DR: ポート2

| ビット:  | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|-------|-----|-----|-----|-----|-----|-----|-----|-----|
|       | P27 | P26 | P25 | P24 | P23 | P22 | P21 | P20 |
| 初期値:  | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |
| R/W : | R/W | R/W | R/W | R/W | R/W | R/W | R/W | R/W |
|       |     |     |     |     |     |     |     |     |

ポート2の各端子のデータを格納

# H'C4: ポート3 データディレクションレジスタ P3DDR: ポート3

| ビット:  | 7      | 6      | 5      | 4      | 3                              | 2      | 1      | 0      |
|-------|--------|--------|--------|--------|--------------------------------|--------|--------|--------|
|       | P37DDR | P36DDR | P35DDR | P34DDR | P33DDR                         | P32DDR | P31DDR | P30DDR |
| 初期値:  | 0      | 0      | 0      | 0      | 0                              | 0      | 0      | 0      |
| R/W : | W      | W      | W      | W      | W                              | W      | W      | W      |
|       |        |        |        | - 1    | <br><u>、出力選択</u><br>ポート<br>ポート |        |        |        |

# H'C5: ポート4 データディレクションレジスタ P4DDR: ポート4



# H'C6: ポート3 データレジスタ P3DR: ポート3



ポート3の各端子のデータを格納

## H'C7: ポート4 データレジスタ P4DR: ポート4

| ビット:  | 7   | 6   | 5   | 4   | 3   | 2   | 1   | 0   |
|-------|-----|-----|-----|-----|-----|-----|-----|-----|
|       | P47 | P46 | P45 | P44 | P43 | P42 | P41 | P40 |
| 初期値:  | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |
| R/W : | R/W | R/W | R/W | R/W | R/W | R/W | R/W | R/W |
|       |     |     |     |     |     |     |     |     |

ポート4の各端子のデータを格納

## H'C8: ポート5データディレクションレジスタ P5DDR: ポート5



# H'C9: ポート6データディレクションレジスタ P6DDR: ポート6



# H'CA: ポート5データレジスタ P5DR: ポート5



ポート5の各端子のデータを格納

## H'CB: ポート6 データレジスタ P6DR: ポート6



ポート6の各端子のデータを格納

#### H'CD: ポート 8 データディレクションレジスタ P8DDR: ポート 8



## H'CE: ポート 7 データレジスタ P7DR: ポート 7



ポート7の各端子の状態を読出す

【注】\* P77~P70端子により決定されます。

## H'CF: ポート8 データレジスタ P8DR: ポート8



ポート8の各端子のデータを格納

## H'D0: ポート9 データディレクションレジスタ P9DDR: ポート9



#### H'D1:ポートAデータディレクションレジスタ PADDR:ポートA



ボートA入出力選択 0 入力ポート 1 出力ポート

## H'D2: ポート9 データレジスタ P9DR: ポート9



ポート9の各端子のデータを格納

## H'D3:ポートAデータレジスタ PADR:ポートA

| ビット:  | 7               | 6               | 5               | 4   | 3   | 2               | 1               | 0               |
|-------|-----------------|-----------------|-----------------|-----|-----|-----------------|-----------------|-----------------|
|       | PA <sub>7</sub> | PA <sub>6</sub> | PA <sub>5</sub> | PA4 | РАз | PA <sub>2</sub> | PA <sub>1</sub> | PA <sub>0</sub> |
| 初期値:  | 0               | 0               | 0               | 0   | 0   | 0               | 0               | 0               |
| R/W : | R/W             | R/W             | R/W             | R/W | R/W | R/W             | R/W             | R/W             |
|       |                 |                 |                 |     |     |                 |                 |                 |

ポートAの各端子のデータを格納

# H'D4:ポートBデータディレクションレジスタ PBDDR:ポートB

| ビット:                            | 7      | 6      | 5      | 4      | 3      | 2      | 1      | 0                   |  |  |  |
|---------------------------------|--------|--------|--------|--------|--------|--------|--------|---------------------|--|--|--|
|                                 | PB7DDR | PB6DDR | PB5DDR | PB4DDR | PB3DDR | PB2DDR | PB1DDR | PB <sub>0</sub> DDR |  |  |  |
| 初期値:                            | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0                   |  |  |  |
| R/W :                           | W      | W      | W      | W      | W      | W      | W      | W                   |  |  |  |
| ポートB入出力選択<br>0 入力ポート<br>1 出力ポート |        |        |        |        |        |        |        |                     |  |  |  |

#### H'D6: ポートB データレジスタ PBDR: ポートB

| ビット:  | 7   | 6   | 5               | 4   | 3               | 2               | 1               | 0               |
|-------|-----|-----|-----------------|-----|-----------------|-----------------|-----------------|-----------------|
|       | PB7 | PB6 | PB <sub>5</sub> | PB4 | PB <sub>3</sub> | PB <sub>2</sub> | PB <sub>1</sub> | PB <sub>0</sub> |
| 初期値:  | 0   | 0   | 0               | 0   | 0               | 0               | 0               | 0               |
| R/W : | R/W | R/W | R/W             | R/W | R/W             | R/W             | R/W             | R/W             |
|       |     |     |                 |     |                 |                 |                 |                 |

ポートBの各端子のデータを格納

# H'D8: ポート2入力プルアップ MOS コントロールレジスタ P2PCR : ポート2



ポート2入力プルアップMOSコントロール $7 \sim 0$ 0 入力プルアップMOSはOFF
1 入力プルアップMOSはON

P2DDRを0に指定したとき(入力ポートに指定)

## H'DA:ポート4入力プルアップ MOS コントロールレジスタ P4PCR:ポート4



ポート4入力プルアップMOSコントロール7  $\sim$  0 入力プルアップMOSはOFF 1 入力プルアップMOSはON

P4DDRを0に指定したとき(入力ポートに指定)

#### H'DB:ポート5入力プルアップ MOS コントロールレジスタ P5PCR:ポート5



ポート5入力プルアップMOSコントロール3~0 0 入力プルアップMOSはOFF 1 入力プルアップMOSはON

P5DDRを0に指定したとき(入力ポートに指定)

#### H'DC: D/A データレジスタ 0 DADR0: D/A



#### H'DD: D/A データレジスタ 1 DADR1: D/A



D/A変換データを格納

#### H'DE: D/A コントロールレジスタ DACR: D/A



# H'E0、H'E1: A/D データレジスタAH、L ADDRAH、L: A/D



#### H'E2、H'E3: A/D データレジスタBH、L ADDRBH、L: A/D



#### H'E4、H'E5: A/D データレジスタ C H、L ADDRC H、L: A/D



# H'E6、H'E7: A/D データレジスタ D H、L ADDRD H、L: A/D



#### H'E8: A/D コントロール/ ステータスレジスタ ADCSR: A/D



【注】\* フラグをクリアするための0ライトのみ可能です。

#### H'E9: A/D コントロールレジスタ ADCR: A/D



【注】\* ビット0は、1セット禁止です。ライトするときは必ず0をライトしてください。

## H'EC:バス幅コントロールレジスタ ABWCR:バスコントローラ

|            | ビット:  | 7    | 6    | 5                       | 4       | 3       | 2     | 1     | 0    |  |
|------------|-------|------|------|-------------------------|---------|---------|-------|-------|------|--|
|            |       | ABW7 | ABW6 | ABW5                    | ABW4    | ABW3    | ABW2  | ABW1  | ABW0 |  |
| モード1,3,5,6 | 初期値:  | 1    | 1    | 1                       | 1       | 1       | 1     | 1     | 1    |  |
| モード2,4,7   | 初期値:  | 0    | 0    | 0                       | 0       | 0       | 0     | 0     | 0    |  |
|            | R/W : | R/W  | R/W  | R/W                     | R/W     | R/W     | R/W   | R/W   | R/W  |  |
|            |       |      |      |                         |         |         |       |       |      |  |
|            |       |      |      | エリア7~                   | - 0バス幅= | コントロール  | V     |       |      |  |
|            |       |      |      | ビット7~                   | 0       |         |       |       |      |  |
|            |       |      |      | ABW7 アクセス空間の指定          |         |         |       |       |      |  |
|            |       |      |      | ~ ABW                   | o       |         |       |       |      |  |
|            |       |      |      | 0 エリア7~0を16ビットアクセス空間に設定 |         |         |       |       |      |  |
|            |       |      |      | 1                       | エリア7    | 7~0を8ビ、 | ットアクセ | ス空間に設 | 定    |  |

#### H'ED: アクセスステートコントロールレジスタ ASTCR: バスコントローラ



#### H'EE:ウェイトコントロールレジスタ WCR:バスコントローラ



## H'EF: ウェイトステートコントローライネーブルレジスタ WCER : バスコントローラ



## H'F1:モードコントロールレジスタ MDCR:システム制御



【注】\* モード端子(MD2~MD0)の状態により決定されます。

#### H'F2:システムコントロールレジスタ SYSCR:システム制御



## H'F3: バスリリースコントロールレジスタ BRCR: バスコントローラ



#### H'F4: IRQ センスコントロールレジスタ ISCR: 割込みコントローラ



#### H'F5: IRQ イネーブルレジスタ IER: 割込みコントローラ



### H'F6: IRQ ステータスレジスタ ISR: 割込みコントローラ



【注】\* フラグをクリアするための0ライトのみ可能です。

## H'F8: インタラプトプライオリティレジスタ A IPRA: 割込みコントローラ



#### 割込み要因と各ビットの対応

|  | ビット  | ビット7 | ビット6             | ビット5  | ビット4  | ビット3  | ビット2   | ビット1  | ビット0  |       |
|--|------|------|------------------|-------|-------|-------|--------|-------|-------|-------|
|  |      | しゅド  | IPRA7            | IPRA6 | IPRA5 | IPRA4 | IPRA3  | IPRA2 | IPRA1 | IPRA0 |
|  | IPRA | 割込み  | IRQ <sub>0</sub> | IRQ1  | IRQ2、 | IRQ4、 | WDT,   | ITU   | ITU   | ITU   |
|  |      | 要因   |                  |       | IRQ3  | IRQ5  | リフレッシュ | チャネル0 | チャネル1 | チャネル2 |
|  |      |      |                  |       |       |       | コントローラ |       |       |       |

1 プライオリティレベル1(優先)

#### H'F9: インタラプトプライオリティレジスタB IPRB: 割込みコントローラ



#### 割込み要因と各ビットの対応

|      | ビット | ビット7  | ビット6  | ビット5  | ビット4 | ビット3  | ビット2  | ビット1  | ビット0 |
|------|-----|-------|-------|-------|------|-------|-------|-------|------|
| IDDD |     | IPRB7 | IPRB6 | IPRB5 |      | IPRB3 | IPRB2 | IPRB1 |      |
| IPRB | 割込み | ITU   | ITU   | DMAC  |      | SCI   | SCI   | A/D   |      |
|      | 要因  | チャネル3 | チャネル4 |       |      | チャネル0 | チャネル1 | 変換器   |      |

# C. I/O ポートブロック図

## C.1 ポート1ブロック図



図 C.1 ポート 1 ブロック図

## C.2 ポート2ブロック図



図 C.2 ポート 2 ブロック図

## C.3 ポート3ブロック図



図 C.3 ポート 3 ブロック図

## C.4 ポート4ブロック図



図 C.4 ポート 4 ブロック図

## C.5 ポート5ブロック図



図 C.5 ポート5ブロック図

# C.6 ポート6ブロック図



図 C.6 (a) ポート 6 ブロック図 (P6 端子)



図 C.6 (b) ポート 6 ブロック図 (P6,端子)



図 C.6(c) ポート 6 ブロック図(P6<sub>2</sub>端子)



図 C.6 (d) ポート 6 ブロック図 (P6<sub>6</sub> ~ P6<sub>3</sub>端子)

## C.7 ポート 7 ブロック図



C.7 (a) ポート 7 ブロック図 (P7<sub>0</sub> ~ P7₅端子)



C.7 (b) ポート 7 ブロック図(P7<sub>6</sub>~P7<sub>7</sub>端子)

# C.8 ポート8ブロック図



図 C.8 (a) ポート 8 ブロック図 (P8<sub>0</sub>端子)



図 C.8 (b) ポート 8 ブロック図 (P8<sub>1</sub>、P8<sub>2</sub>、P8<sub>3</sub>端子)



図 C.8(c) ポート 8 ブロック図 (P8<sub>4</sub>端子)

# C.9 ポート9ブロック図



図 C.9(a) ポート 9 ブロック図 (P9<sub>0</sub>端子)



図 C.9(b) ポート 9 ブロック図 (P9<sub>4</sub>端子)



図 C.9 (c) ポート 9 ブロック図 (P9<sub>2</sub>、P9<sub>3</sub>端子)



図 C.9 (d) ポート 9 ブロック図 (P9<sub>4</sub>、 P9<sub>5</sub>端子)

# C.10 ポートAブロック図



図 C.10 (a) ポート A ブロック図 (PA<sub>、、</sub>PA<sub>、</sub>端子)



図 C.10 (b) ポート A ブロック図 (PA,、PA,端子)



図 C.10 (c) ポート A ブロック図 (PA<sub>4</sub> ~ PA<sub>6</sub>端子)



図 C.10 ( d ) ポート A ブロック図 ( PA<sub>7</sub>端子 )

# C.11 ポートB ブロック図



図 C.11 (a) ポート B ブロック図 ( PB<sub>0</sub> ~ PB<sub>3</sub>端子 )



図 C.11 (b) ポート B ブロック図 (PB<sub>4</sub>、PB<sub>5</sub>端子)



図 C.11 (c) ポート B ブロック図 (PB<sub>6</sub>端子)



図 C.11 (d) ポート B ブロック図 (PB<sub>7</sub>端子)

# D. 端子状態

## D.1 各処理状態におけるポートの状態

表 D.1 各ポートの状態一覧

|                                   |       |              |          |        | - トの状態一覧 |         |                                              |
|-----------------------------------|-------|--------------|----------|--------|----------|---------|----------------------------------------------|
| ポート名                              | Ŧ     | ード           | リセット     | ハードウェア | ソフトウェア   | バス権解放状態 | プログラム                                        |
| 端子名                               |       |              |          | スタンバイ  | スタンバイ    |         | 実行状態                                         |
|                                   |       |              |          | モード    | モード      |         | スリープモード                                      |
|                                   | -     |              | クロック     | Т      | Н        | クロック出力  | クロック出力                                       |
|                                   |       |              | 出力       |        |          |         |                                              |
| P1, ~ P1 <sub>0</sub>             | 1     | ~ 4          | L        | Т      | Т        | T       | $A_7 \sim A_0$                               |
|                                   | 5     | 5、6          | Т        | Т      | keep     | Т       | [DDR=0]<br>入力ポート                             |
|                                   |       |              |          |        | Т        | Т       | [DDR=1]<br>A <sub>7</sub> ~ A <sub>0</sub>   |
|                                   |       | 7            | Т        | Т      | keep     | -       | 入出力ポート                                       |
| P2, ~ P2 <sub>0</sub>             | 1     | ~ 4          | L        | Т      | Т        | Т       | A <sub>15</sub> ~ A <sub>8</sub>             |
|                                   | 5, 6  |              | Т        | Т      | keep     | Т       | [DDR=0]<br>入力ポート                             |
|                                   |       |              |          |        | Т        | Т       | [DDR=1]<br>A <sub>15</sub> ~ A <sub>8</sub>  |
|                                   |       | 7            | Т        | Т      | keep     | -       | 入出力ポート                                       |
| P3, ~ P3 <sub>0</sub>             | 1     | ~ 6          | Т        | Т      | Т        | Т       | D <sub>15</sub> ~ D <sub>8</sub>             |
|                                   |       | 7            | Т        | Т      | keep     | -       | 入出力ポート                                       |
| P4, ~ P4 <sub>0</sub>             | 1~6   | 8 ビット<br>バス  | Т        | Т      | keep     | keep    | 入出力ポート                                       |
|                                   |       | 16 ビッ<br>トバス | Т        | Т      | Т        | Т       | D <sub>7</sub> ~ D <sub>0</sub>              |
|                                   | 7     |              | Т        | Т      | keep     | -       | 入出力ポート                                       |
| P5 <sub>3</sub> ~ P5 <sub>0</sub> | 1 ~ 4 |              | L        | Т      | Т        | Т       | A <sub>19</sub> ~ A <sub>16</sub>            |
| 3 0                               | 5、6   |              | Т        | Т      | keep     | Т       | [DDR=0]<br>入力ポート                             |
|                                   |       |              |          |        | Т        | Т       | [DDR=1]<br>A <sub>19</sub> ~ A <sub>16</sub> |
|                                   |       | 7            | Т        | Т      | keep     | -       | 入出力ポート                                       |
| P6 <sub>o</sub>                   | 1     | ~ 6          | Т        | Т      | keep     | keep    | 入出力ポート<br>WAIT                               |
|                                   |       | 7            | Т        | Т      | keep     | -       | 入出力ポート                                       |
| P6,                               | 1     | ~ 6          | Т        | Т      | [BRLE=0] | Т       | 入出力ポート                                       |
| '                                 |       |              |          |        | keep     |         | BREQ                                         |
|                                   |       |              |          |        | [BRLE=1] |         |                                              |
|                                   |       |              |          |        | T        |         |                                              |
|                                   |       |              | <u> </u> | _      |          |         | \ \\\\ <del>\</del>                          |
| 7                                 |       | Т            | Т        | keep   | -        | 入出力ポート  |                                              |

| ポート名端子名                           | モード     | リセット | ハードウェア<br>スタンバイ<br>モード | ソフトウェア<br>スタンバイ<br>モード | バス権解放状態   | プログラム<br>実行状態<br>スリープモード                             |
|-----------------------------------|---------|------|------------------------|------------------------|-----------|------------------------------------------------------|
| P6,                               | 1~6     | Т    | T                      | [BRLE=0]               | L         | [BRLE=0]                                             |
| . 02                              |         |      |                        | keep                   | _         | 入出力ポート                                               |
|                                   |         |      |                        | [BRLE=1]               |           | [BRLE=1]                                             |
|                                   |         |      |                        | H                      |           | BACK                                                 |
|                                   | 7       | Т    | Т                      | keep                   | -         | 入出力ポート                                               |
| P6 <sub>6</sub> ~ P6 <sub>3</sub> | 1~6     | H*²  | Т                      | Т                      | Т         | AS, RD, HWR,<br>LWR                                  |
|                                   | 7       | Т    | Т                      | keep                   | -         | 入出力ポート                                               |
| P7, ~ P7 <sub>0</sub>             | 1~7     | Т    | Т                      | Т                      | T*1       | 入力ポート                                                |
| P8 <sub>0</sub>                   | 1 ~ 6   | Т    | Т                      | [RFSHE=0]              | [RFSHE=0] | [RFSHE=0]                                            |
|                                   |         |      |                        | keep                   | keep      | 入出力ポート                                               |
|                                   |         |      |                        | [RFSHE=1]              | [RFSHE=1] | [RFSHE=1]                                            |
|                                   |         |      |                        | RFSH                   | Н         | RFSH                                                 |
|                                   | 7       | Т    | Т                      | keep                   | -         | 入出力ポート                                               |
| P8 <sub>3</sub> ~ P8 <sub>1</sub> | 1~6     | Т    | Т                      | [DDR=0]                | [DDR=0]   | [DDR=0]                                              |
|                                   |         |      |                        | Т                      | keep      | 入力ポート                                                |
|                                   |         |      |                        | [DDR=1]                | [DDR=1]   | [DDR=1]                                              |
|                                   |         |      |                        | Н                      | Н         | $\overline{CS}_3 \sim \overline{CS}_1$               |
|                                   | 7       | Т    | Т                      | keep                   | -         | 入出力ポート                                               |
| P8 <sub>4</sub>                   | 1 ~ 6   | L    | Т                      | [DDR=0]                | [DDR=0]   | [DDR=0]                                              |
|                                   |         |      |                        | Т                      | keep      | 入力ポート                                                |
|                                   |         |      |                        | [DDR=1]                | [DDR=1]   | [DDR=1]                                              |
|                                   |         |      |                        | L                      | Н         | $\overline{\text{CS}}_{\scriptscriptstyle{0}}$       |
|                                   | 7       | Т    | Т                      | keep                   | -         | 入出力ポート                                               |
| P9 <sub>6</sub> ~ P9 <sub>0</sub> | 1 ~ 7   | Т    | Т                      | keep                   | keep*1    | 入出力ポート                                               |
| PA <sub>3</sub> ~ PA <sub>0</sub> | 1~7     | Т    | Т                      | keep                   | keep*1    | 入出力ポート                                               |
| PA <sub>6</sub> ~ PA <sub>4</sub> | 3、4、6   | T*3  | Т                      | [CS 出力時]               | [CS 出力時]  | [CS 出力時]                                             |
|                                   |         |      |                        | Н                      | Н         | $\overline{\text{CS}}_6 \sim \overline{\text{CS}}_4$ |
|                                   |         |      |                        | [アドレス出力時]              | [アドレス出力時] | [アドレス出力時]                                            |
|                                   |         |      |                        | Т                      | Т         | A <sub>23</sub> ~ A <sub>21</sub>                    |
|                                   |         |      |                        | [上記以外]                 | [上記以外]    | [上記以外]                                               |
|                                   |         |      |                        | keep                   | keep      | 入出力ポート                                               |
|                                   | 1、2、5、7 | T*3  | Т                      | keep                   | keep*1    | 入出力ポート                                               |

|                                   | ,       |      |                 |                    |          |                              |
|-----------------------------------|---------|------|-----------------|--------------------|----------|------------------------------|
| ポート名<br>端子名                       | モード     | リセット | ハードウェア<br>スタンバイ | ソフトウェア<br>スタンバイモード | バス権解放状態  | プログラム<br>実行状態スリープ            |
|                                   |         |      | モード             |                    |          | モード                          |
| PA,                               | 3、4、6   | L*3  | Т               | T                  | T        | A <sub>20</sub>              |
|                                   | 1、2、5、7 | T*3  | Т               | keep               | keep*1   | 入出力ポート                       |
| PB <sub>2</sub>                   | 1~7     | Т    | Т               | keep               | keep*1   | 入出力ポート                       |
| PB <sub>5</sub> ~ PB <sub>0</sub> |         |      |                 |                    |          |                              |
| PB <sub>6</sub>                   | 3、4、6   | Т    | Т               | [CS 出力時]           | [CS 出力時] | [CS 出力時]                     |
|                                   |         |      |                 | Н                  | Н        | $\overline{\mathtt{CS}}_{7}$ |
|                                   |         |      |                 | [上記以外]             | [上記以外]   | [上記以外]                       |
|                                   |         |      |                 | keep               | keep     | 入出力ポート                       |
|                                   | 1、2、5、7 | Т    | Т               | keep               | keep*1   | 入出力ポート                       |

### 【記号説明】

H : High レベル L : Low レベル

T : ハイインピーダンス

keep : 入力ポートはハイインピーダンス、出力ポートは保持

DDR : データディレクションレジスタ

【注】\*1 モード7ではバス解放状態は存在しません。

\*2 電源投入時は、発振安定時間までは、HまたはTとなります。

\*3 電源投入時は、発振安定時間までは、H、L、Tのいずれかになります。

### D.2 リセット時の端子状態

### (1) T1 ステートでのリセット

外部メモリアクセス中の TI ステートで、 $\overline{RES}$  端子が Low レベルになったときのタイミングを図 D.1 に示します。

RES 端子が Low レベルになると同時に各ポートはイニシャライズされ入力ポートになります。また、 $\overline{AS}$ 、 $\overline{RD}$ 、 $\overline{HWR}$ 、 $\overline{LWR}$  が High レベル、データバスはハイインピーダンスになります。アドレスバスは RES 端子が Low レベルをサンプリング ( の立下がりでサンプリング ) してから、0.5 ステート後にイニシャライズされアドレスバスは Low レベル出力となります。



図 D.1 メモリアクセス中のリセット(T1 ステートでのリセット)

#### (2) T2 ステートでのリセット

外部メモリアクセス中の T2 ステートで、 $\overline{RES}$  端子が Low レベルになったときのタイミングを図 D.2 に示します。

RES 端子が Low レベルになると同時に各ポートはイニシャライズされ入力ポートになります。 また、AS、RD、HWR、LWR が High レベルになると、データバスはハイインピーダンスになり ます。

アドレスバスは  $\overline{\text{RES}}$  端子が Low レベルをサンプリングしてから、0.5 ステート後にイニシャライズされアドレスバスは Low レベルとなります。

Twサイクルでのリセットについても同様です。



図 D.2 メモリアクセス中のリセット(T2ステートでのリセット)

#### (3) T3 ステートでのリセット

外部 3 ステート空間アクセス中の T3 ステートで、 $\overline{RES}$  端子が Low レベルになったときのタイミングを図 D.3 に示します。

RES 端子が Low レベルになると同時に各ポートはイニシャライズされ入力ポートになります。また、 $\overline{AS}$ 、 $\overline{RD}$ 、 $\overline{HWR}$ 、 $\overline{LWR}$  が High レベル、データバスはハイインピーダンスになります。 アドレスバスは T3 ステート中保持されます。

2 ステートアクセス空間の T2 ステートでのリセットについても同様です。



図 D.3 メモリアクセス中のリセット(T3 ステートでのリセット)

## E. ハードウェアスタンバイモード遷移 / 復帰時のタイミング について

### E.1 ハードウェアスタンバイモードの遷移タイミング

(1) SYSCR の RAME ビットを 1 にセットした状態で RAM の内容を保持する場合 下記に示すように STBY 信号の立下がりに対し、10 システムクロック前に RES 信号を Low としてください。

また、RES 信号の立上がりは、STBY 信号の立下がりに対し、min Ons です。



図 E.1 ハードウェアスタンバイモードからの復帰タイミング(1)

(2) SYSCR の RAME ビットを 0 にクリアした状態または RAM の内容を保持しない場合 (1) のように RES 信号を Low にする必要はありません。

## E.2 ハードウェアスタンバイモードからの復帰タイミング

STBY 信号の立上がりに対し、約 100ns 前に RES 信号を Low としてください。



図 E.2 ハードウェアスタンバイモードからの復帰タイミング(2)

# F. 型名一覧

表 F.1 H8/3052F-ZTAT 型名一覧

| 秋1.1 110/00021 21/7(1 至日 克 |      |               |               |                        |
|----------------------------|------|---------------|---------------|------------------------|
| 製品分類                       |      | 製品型名          | マーク型名         | パッケージ                  |
|                            |      |               |               | (日立パッケージコード)           |
| H8/3052F-ZTAT              | 5V 版 | HD64F3052TE   | HD64F3052TE   | 100 ピン TQFP(TFP-100B)  |
|                            |      | HD64F3052F    | HD64F3052F    | 100 ピン QFP ( FP-100B ) |
| H8/3052F-ZTAT              | 5V 版 | HD64F3052BTE  | HD64F3052BTE  | 100 ピン TQFP(TFP-100B)  |
| Bマスク品                      |      | HD64F3052BF   | HD64F3052BF   | 100 ピン QFP (FP-100B)   |
|                            | 3V 版 | HD64F3052BVTE | HD64F3052BVTE | 100 ピン TQFP(TFP-100B)  |
|                            |      | HD64F3052BVF  | HD64F3052BVF  | 100 ピン QFP ( FP-100B ) |

# G. 外形寸法図

本 LSI の外形寸法図 FP-100B を図 G.1、TFP-100B を図 G.2 に示します。



図 G.1 外形寸法図 (FP-100B)



図 G.2 外形寸法図 (TFP-100B)

# H. H8/3052F-ZTAT と H8/3048F-ZTAT との相違点

| 項目                   | H8/3048F-ZTAT                                                                                                                                      | H8/3052F-ZTAT                                                                                                                                         |
|----------------------|----------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------|
| 端子仕様                 | 1ピン V <sub>cc</sub>                                                                                                                                | 5V 動作品       1 ピン V <sub>cL</sub> 外付け容量 0.1 μ F を付けて V <sub>ss</sub> に接続         3V 動作品       1 ピン V <sub>cc</sub> 電源電圧に接続                            |
|                      | 10ピン V <sub>pp</sub> /RESO                                                                                                                         | 10 ピン FWE                                                                                                                                             |
| ROM / RAM            | FLASH メモリ 128k バイト 2 電源方式<br>RAM4k バイト                                                                                                             | FLASH メモリ 512k バイト 単一電源方式 RAM8k バイト                                                                                                                   |
| 書き込み消去電圧             | 12V 印加                                                                                                                                             | V <sub>cc</sub> 単一電源                                                                                                                                  |
| V <sub>PP</sub> 端子機能 | RESO 端子とマルチプレクス                                                                                                                                    | FWE 機能のみ(RESO 機能削除)                                                                                                                                   |
| ブートモード設定方法           | RESO = 12V                                                                                                                                         | FWE = 1  MD2 MD1 MD0  モード5 0 0 1  モード6 0 1 0  モード7 0 1 1  モード5のときモード1 モード6のときモード2 モード7のときモード2 サード7のときモード3に設定 リセット解除                                   |
| ユーザプログラムモー<br>ド設定方法  | RESO = 12V                                                                                                                                         | FWE = 1                                                                                                                                               |
| 書き込み処理               | 書き込み前に書き込み対象アドレスに相<br>当するプロックを EBR1/EBR2 に設定                                                                                                       | 設定なし                                                                                                                                                  |
| FLMCR                | FLMCR(H'FF40)                                                                                                                                      | FLMCR1(H'FF40)  FWE   SWE1   ESU1   PSU1   EV1   PV1   E1   P1    FLMCR2(H'FF41)  FLER   SWE2   ESU2   PSU2   EV2   PV2   E2   P2                     |
| EBR                  | EBR1(HFF42)  [LB7   LB6   LB5   LB4   LB3   LB2   LB1   LB0    EBR2(HFF43)  [SB7   SB6   SB5   SB4   SB3   SB2   SB1   SB0    複数ビット選択可(書き込み/消去時設定) | EBR1(H'FF42)  [EB7   EB6   EB5   EB4   EB3   EB2   EB1   EB0    EBR2(H'FF43)  [EB15   EB14   EB13   EB12   EB11   EB10   EB9   EB8    1ピットのみ選択(消去時設定) |
| RAMCR                | RAMCR(H'FF48)  FLER RAMS RAM2 RAM1 RAM0                                                                                                            | RAMCR(HFF47) RAMS RAM2 RAM1 RAM0                                                                                                                      |

| 項目                                        | H8/3048F-ZTAT                                                                                                                                                                                                     | H8/3052F-ZTAT                                                                                                                                                                                         |
|-------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| FLASH メモリブロック<br>分割                       | 16ブロック分割<br>16kパイト×8:LB0~LB6<br>12kパイト×1:LB7<br>512kパイト×8:SB0~SB7                                                                                                                                                 | 16ブロック分割<br>4kバイト×8:EB0~EB7<br>32kバイト×1:EB8<br>64kパイト×7:EB9~EB15                                                                                                                                      |
|                                           | FLASH≯モリ  LB0(16KB) LB1(16KB) LB2(16KB) LB3(16KB) LB4(16KB) LB5(16KB) LB6(16KB) LB7(12KB) SB0(512B) SB1(512B) SB2(512B) SB3(512B) SB4(512B) SB4(512B) SB5(512B) SB6(512B) SB6(512B) SB7(512B) SB7(512B) SB7(512B) | EB0(4KB) EB1(4KB) EB2(4KB) EB3(4KB) EB3(4KB) EB4(4KB) EB4(4KB) EB6(4KB) EB6(4KB) EB7(4KB) EB8(32KB) EB9(64KB) EB10(64KB) EB11(64KB) EB12(64KB) EB12(64KB) EB13(64KB) EB13(64KB) EB13(64KB) EB15(64KB) |
| RAM エミュレーション<br>ブロック分割                    | 内蔵RAM FLASHメモリ H'FE10 H'F000 H'F1FF  H'100000 H'11F200 H'17F200 H'17F000 H'17F000 H'17F000 H'17F000 H'17F000 H'17F000 H'17F000 H'17FFF                                                                            | 内蔵RAM FLASHメモリ H'DF10 H'E000 H'E000 H'10000 H'01000 H'02000 H'03000 H'04000 H'05000 H'06000 H'077000 H'07000 H'077000 H'77FFF                                                                         |
| リフレッシュ<br>コントローラ                          | モード 1、2、3、4、5、6 時、<br>エリア 3 に DRAM もしくは PSRAM を<br>直接接続可。                                                                                                                                                         | モード 1、2、3、4、6 時、<br>エリア 3 に DRAM もしくは PSRAM を<br>直接接続可。<br>モード 5 の時使用不可。(エリア 3 に<br>FLASH エリアが重なるため)                                                                                                  |
| DMAC Ø<br>MAROAR、MAROBR、<br>MAR1AR、MAR1BR | MAROAR(H'FF20)、MAROBR(H'FF28)、<br>MAR1AR(H'FF30)、MAR1BR(H'FF38)<br>全ビットリザーブビットでリードすると<br>常に 1 が読める。ライトは無効。                                                                                                        | MAROAR(H'FF20)、MAROBR(H'FF28)、<br>MAR1AR(H'FF30)、MAR1BR(H'FF38)<br>全ビットリザーブビットでリード値は不<br>定である。ライトは無効。                                                                                                 |
| A/D Ø ADCR                                | ADCR(H'FFE9)<br>初期値 H'7F<br>ビット 7 のみリードライト可。<br>その他はリザーブビット。リードすると<br>常に 1 が読める。ライトは無効。                                                                                                                           | ADCR(H'FFE9)<br>初期値 H7E<br>ビット 7 のみリードライト可。<br>ビット 0 はリザーブビットで 1 セット禁止。<br>その他はリザーブビット。リードすると<br>常に 1 が読める。ライトは無効。                                                                                    |
| WDT Φ RSTCSR                              | RSTCSR(H'FFAB)<br>初期値'3F<br>ビット 7、6 のみリードライト可。<br>その他はリザーブビット。リードすると<br>常に 1 が読める。ライトは無効。                                                                                                                         | RSTCSR(H'FFAB)<br>初期値'3F<br>ビット 7、6 のみリードライト可。<br>ビット 6 はリザーブビットで 1 セット禁止。<br>その他はリザーブビット。リードすると<br>常に 1 が読める。ライトは無効。                                                                                 |

【注】 本 LSI の書き込み / 消去フローは H8/3048F-ZTAT とは異なります。

H8/3052F-ZTAT™ハードウェアマニュアル

発行年月 1999 年 9 月 第 1 版 2001 年 3 月 第 2 版

発 行 株式会社 日立製作所

半導体グループ電子統括営業本部

編

集 株式会社 日立小平セミコン 技術ドキュメントグループ ©株式会社 日立製作所 1999